有隔離變壓器的互補驅動電路
(2)有隔離變壓器的互補驅動電路。如圖10所示,V1、V2為互補工作,電容C起隔離直流的作用,T1為高頻、高磁率的磁環或磁罐。
導通時隔離變壓器上的電壓為(1-D)Ui、關斷時為D Ui,若主功率管S可靠導通電壓為12V,而隔離變壓器原副邊匝比N1/N2為12/(1-D)/ Ui。為保證導通期間GS電壓穩定C值可稍取大些。該電路具有以下優點:
①電路結構簡單可靠,具有電氣隔離作用。當脈寬變化時,驅動的關斷能力不會隨著變化。
②該電路只需一個電源,即為單電源工作。隔直電容C的作用可以在關斷所驅動的管子時提供一個負壓,從而加速了功率管的關斷,且有較高的抗干擾能力。
但該電路存在的一個較大缺點是輸出電壓的幅值會隨著占空比的變化而變化。當D 較小時,負向電壓小,該電路的抗干擾性變差,且正向電壓較高,應該注意使其幅值不超過MOSFET柵極的允許電壓。當D大于0.5時驅動電壓正向電壓小于其負向電壓,此時應該注意使其負電壓值不超過MOAFET柵極允許電壓。所以該電路比較適用于占空比固定或占空比變化范圍不大以及占空比小于0.5的場合。
(3)集成芯片UC3724/3725構成的驅動電路
集成芯片UC3724/3725構成的驅動電路
電路構成如圖11 所示。其中UC3724用來產生高頻載波信號,載波頻率由電容CT和電阻RT決定。一般載波頻率小于600kHz,4腳和6腳兩端產生高頻調制波,經高頻小磁環變壓器隔離后送到UC3725芯片7、8兩腳經UC3725進行調制后得到驅動信號,UC3725內部有一肖特基整流橋同時將7、8腳的高頻調制波整流成一直流電壓供驅動所需功率。一般來說載波頻率越高驅動延時越小,但太高抗干擾變差;隔離變壓器磁化電感越大磁化電流越小,UC3724發熱越少,但太大使匝數增多導致寄生參數影響變大,同樣會使抗干擾能力降低。根據實驗數據得出:對于開關頻率小于100kHz的信號一般取(400~500)kHz載波頻率較好,變壓器選用較高磁導如5K、7K等高頻環形磁芯,其原邊磁化電感小于約1毫亨左右為好。這種驅動電路僅適合于信號頻率小于100kHz的場合,因信號頻率相對載波頻率太高的話,相對延時太多,且所需驅動功率增大,UC3724和UC3725芯片發熱溫升較高,故100kHz以上開關頻率僅對較小極電容的MOSFET才可以。對于1kVA左右開關頻率小于100kHz的場合,它是一種良好的驅動電路。該電路具有以下特點:單電源工作,控制信號與驅動實現隔離,結構簡單尺寸較小,尤其適用于占空比變化不確定或信號頻率也變化的場合。
5.功率MOSFE發展與研發
MOSFET漏源之間的電流通過一個溝道(CHANNEL)上的柵(GATE)來控制。按MOSFET的原意,MOS代表金屬(METAL)-氧化物(OXIDE)-半導體(SEMICONDUCTOR),即以金屬層(M)的柵極隔著氧化層(O)利用電場的效應來控制半導體(S)。FET (FIELDEFFECTTRANSISTOR場效應晶體管)的名字也由此而來。然而我HEXFET中的柵極并不是金屬做的,而是用多晶硅(POLY)來做柵極,這也就是圖中所注明的硅柵極(SILICONGATE)。IR在1978年時是用金屬做柵極的,1979年的GEN-1HEXFET是世界上第一個采用多晶硅柵極的多原胞型功率MOSFET。
IR 功率MOSFET的基本結構中每一個六角形是一個MOSFET的原胞(CELL)。正因為原胞是六角形的(HEXANGULAR),因而IR常把它稱為 HEXFET。功率MOSFET通常由許多個MOSFET原胞組成。已風行了十余年的IR第三代(GEN-3)HEXFET每平方厘米約有18萬個原胞,目前世界上密度最高的IR第八代(GEN-8)HEXFET每平方厘米已有1740萬個原胞。這就完全可以理解,現代功率半導體器件的精細工藝已和微電子電路相當。新一代功率器件的制造技術已進入亞微米時代。
作為功率MOSFET 來說,有兩項參數是最重要的。一個是RDS(ON),即通態時的漏源電阻。另一個是QG,即柵極電荷,實際即柵極電容。柵極電容細分起來可分成好幾個部分,與器件的外特性輸入與輸出電容也有較復雜的關系。除此之外有些瞬態參數也需要很好考慮,這些我們留到后面再談。
5.1通態漏源電阻RDS(ON)的降低
為降低RDS(ON),先要分析一下RDS(ON)是由哪些部分組成。這些電阻主要包括:
5.1.1 RCH:溝道電阻,即柵極下溝道的電阻。
5.1.2 RJ:JFET電阻,即把各原胞的P-基區(P-BASE)所夾住的那部分看為JEFT。JEFT是結型場效應晶體管(JUNCTIONFET)的簡稱。結型場效應管是以PN結上的電場來控制所夾溝道中的電流。雖同稱為場效應晶體管,但它和MOSFET是以表面電場來控制溝道中的電流情況不同,所以 MOSFET有時也被稱為表面場效應管。
5.1.3 RD:漂移層電阻,主要是外延層中的電阻。一般做功率MOSFET都采用外延片。所謂外延片即在原始的低阻襯底(SUBSTRATE)硅片上向外延伸一層高阻層。高阻層用來耐受電壓,低阻襯底作為支撐又不增加很多電阻。對MOSFET來說,載流子(電子或空穴)在這些區域是在外界電壓下作漂移(DRIFT)運動,故而相關的電阻稱為RD。若要求MOSFET的耐壓高,就必須提高高阻層(對N溝道MOSFET來說,稱N-層)的電阻率,但當外延層的電阻率提高時,RD也隨之提高。這也是很少出現一千伏以上的高壓MOSFET的原因。
(1)降低溝道電阻首先我們來看如何降低溝道電阻。前面已經提到,當前功率MOSFET發展的一個重要趨勢就是把單個原胞的面積愈做愈小,原胞的密度愈做愈高,其原因就是為了降低溝道電阻。為什么提高原胞的密度可降低溝道電阻呢?從圖一可以看出:HEXFET的電流在柵極下橫向流過溝道。其電阻的大小和通過溝道時的截面有關。而這個截面隨器件內原胞周界的增長而增大。當原胞密度增大時,在一定的面積內,圍繞著所有原胞的總周界長度也迅速擴大,從而使溝道電阻得以下降。
IR公司1995 年發展的第五代HEXFET,其原胞密度已比第三代大5倍。因此通過同樣電流時的硅片面積有希望縮小到原來的2/5。第五代的另一個特點是,其工藝大為簡化,即從第三代的6塊光刻板減為4塊,這樣器件的制造成本就可能降低。當今世界上最流行的仍是IR的第三代和第五代,第三代常用于較高電壓的器件(如 200~600伏),而第五代常用于較低電壓的器件(如30~250伏)。高密度結構在較低電壓器件中顯示更優越作用的原因是因為低壓器件的體電阻RD較小,因而降低溝道電阻更易于顯出效果。過去有多年工作經驗的電力電子工作者,常對當前生產廠熱中于發展低壓器件不感興趣或不可理解。這主要是電力電子技術的應用面已大大拓寬,一些低壓應用已成為新技術發展中的關鍵。最典型的是電腦中電源的需求。正在研究的是1伏甚至到0.5伏的電源,同時必須迅速通過50 或100安這樣大的電流,這種要求對半導體器件是十分苛刻的。就像要求一個非常低壓力的水源,瞬間流出大量的水一樣。
為進一步增加原胞密度,也可以采用挖槽工藝。通常稱為TRENCH(溝槽)MOSFET。將溝槽結構作了一個簡單圖示。溝槽結構的溝道是縱向的,所以其占有面積比橫向溝道為小。從而可進一步增加原胞密度。有趣的是,最早做功率稍大的垂直型縱向MOSFET時,就是從挖槽工藝開始的,當初稱為VVMOS,但由于工藝不成熟,因而只有當平面型的VDMOS出現后,才有了新一代的功率半導體器件的突破。在半導體器件的發展過程中,因為半導體工藝的迅速發展,或是一種新的應用要求,使一些過去認為不成熟的技術又重新有了發展,這種事例是相當普遍的。當前一統天下的縱向結構功率MOSFET,也有可能吸納橫向結構而為低壓器件注入新的發展方向。
(2)降低JFET電阻
為降低JFET電阻,很早就采用了一種工藝,即增加所夾溝道中的摻雜濃度,以求減小JFET的溝道電阻。
溝槽式結構也為降低JFET電阻帶來好處。原結構中的JFET在溝槽型結構中已經消失。這也就使其RDS(ON)得以進一步下降。然而溝槽式的缺點是其工藝成本要比原平面型的結構較高。
(3)降低漂移電阻
上面的討論已涉及到如何降低溝道電阻RCH和JFET電阻RJ。現在剩下的是如何來減小芯片的體電阻RD。上面已經提到,當要求MOSFET工作于較高電壓時,必需提高硅片的電阻率。在雙極型晶體管中(晶閘管也一樣),有少數載流子注入基區來調節體內電阻,所以硅片電阻率的提高對內阻的增加影響較小。但 MOSFET則不屬于雙極型晶體管,它依賴多數載流子導電,所以完全是以外延層的電阻率來決定其RD。因而使MOSFET的RDS(ON)與器件耐壓有一個大概2.4到2.6次方的關系。即要求器件的耐壓提高時,其RDS(ON)必然有一個十分迅速的上升。這也是為什么在600伏以上常采用IGBT的原因。IGBT是絕緣柵雙極型晶體管的簡稱,IGBT雖然結構與MOSFET相似,但卻是一種雙極型器件。它也是采用少數載流子的注入來降低其體電阻的。
一個十分聰明的構思又為功率MOSFET提供了一條新出路。如果N-溝道MOSFET中的P基區向體內伸出較長形成一個P柱。則當漏源之間加上電壓時,其電場分布就會發生根本的變化。通常PN結加上電壓時,電位線基本上是平行于PN結面的。但這種P柱在一定的設計下可使電位線幾乎和元件表面平行。就像P柱區和N-區已被中和為一片高阻區一樣。于是就可以采用較低的電阻率去取得器件較高的耐壓。這樣,RDS(ON)就因較低的電阻率而大大下降,和耐壓的關系也不再遵循前面所提到的2.4到2.6次方的關系了。這樣一種思路為MOSFET拓寬了往高壓的發展,今后和IGBT在高壓領域的競爭就大為有利了。
通過上面的各種努力,IR公司MOSFET的RDS(ON)正逐年下降,或者說,正在逐季下降。應用工作者如何抓住機會跟上器件的發展,及時把更好性能的器件用上去,就變得十分重要了。
5.2柵電荷QG的降低
MOSFET常常用在頻率較高的場合。開關損耗在頻率提高時愈來愈占主要位置。降低柵電荷,可有效降低開關損耗。
為了降低柵電荷,從減小電容的角度很容易理解在制造上應采取的措施。為減小電容,增加絕緣層厚度(在這兒是增加氧化層厚度)當然是措施之一。減低電容板一側的所需電荷(現在是降低溝道區的攙雜濃度)也是一個相似的措施。此外,就需要縮小電容板的面積,這也就是要減小柵極面積。縮小原胞面積增加原胞密度從單個原胞來看,似乎可以縮小多晶層的寬度,但從整體來講,其總的柵極覆蓋面積實際上是增加的。從這一點來看,增加原胞密度和減小電容有一定的矛盾。
采用了上述措施,IR 產生了第3.5代。也稱為低柵電荷MOSFET。第3.5代的米勒電容下降80%,柵電荷下降40%。當然第3.5代還有許多其它措施來降低RDS (ON)(降低了15%),這樣所帶來的好處不僅是開通速度快了,溫升降低了,也帶來了DV/DT能力的提高,柵漏電壓的增高,同時也降低了驅動電路的費用。所以對應用工作者來說,將大家最為熟悉的第三代改換用第3.5代的時機已經來到。為緩解原胞密度增高后柵面積增大引起柵電荷過分增大的問題,一種折衷的結構也隨之出現。那就是將漏極的原胞結構改為條狀漏極。這時候可以有同樣窄的柵極(條密度很高)而不至于增加太多柵極面積,所以柵電荷得以減小。
評論
查看更多