精密時鐘發生器電路圖
精密時鐘發生器電路圖
- 精密(18377)
相關推薦
時鐘發生器由哪些部分組成?鎖相環pll的特點是什么?
時鐘發生器由哪些部分組成?鎖相環pll的特點是什么?如何用硬件配置pll? 時鐘發生器是指通過特定的電路設計產生適合各種電子設備使用的時鐘信號的器件。時鐘發生器由多個部分組成,其中最核心的是鎖相環
2023-10-13 17:39:5099
評估低抖動PLL時鐘發生器的電源噪聲抑制
本文討論電源噪聲干擾對基于PLL的時鐘發生器的影響,并介紹幾種用于評估由此產生的確定性抖動(DJ)的測量技術。派生關系顯示了如何使用頻域雜散測量來評估時序抖動行為。實驗室臺架測試結果用于比較測量技術,并演示如何可靠地評估參考時鐘發生器的電源噪聲抑制(PSNR)性能。
2023-04-11 11:06:39478
采用MAX9489/MAX9471多路輸出時鐘發生器的集成時鐘源方案
與典型的“本地”時鐘解決方案相比,使用集成的多輸出時鐘發生器具有許多優勢。本文討論集中式時鐘發生器(如MAX9489和MAX9471)在降低系統成本、良好信號完整性和消除干擾方面的優勢。它包括電路板設計,說明如何使用中央時鐘源克服一些基本設計挑戰。
2023-02-09 11:57:14706
一個帶有COB的1Hz時鐘發生器電路
這是帶有板上芯片(COB)的1Hz時鐘發生器電路。通常,為數字時鐘和計數器電路應用產生1Hz時鐘的電路將IC與晶體和微調電容器等結合使用。
2022-06-07 10:43:501598
Cypress時鐘發生器的分類,它有哪些應用
Cypress時鐘發生器應用在車輛、工業生產、消費品和網絡服務的EMI降低和非EMI降低時鐘發生器。 Cypress具有廣泛的時鐘發生器組合,兼容700MHz的頻率和不超過0.7PS的RMS相位抖動
2022-04-22 09:02:09679
基于lmk03806的高性能可編程時鐘發生器的設計與fpga實現 畢...
我要做畢業設計 叫 基于lmk03806的高性能可編程時鐘發生器的設計與fpga實現,需要有protel 99se畫 lmk03806的原理圖和fpga的配置電路,用vhdl編程仿真,用fpga來配置lmk03806,求高手求助{:1:}
2013-05-03 23:06:27
如何選擇合適的時鐘發生器
系統設計師通常側重于為應用選擇最合適的數據轉換器,在向數據轉換器提供輸入的時鐘發生器件的選擇上往往少有考慮。然而,如果不慎重考慮時鐘發生器的相位噪聲和抖動性能,數據轉換器動態范圍和線性度性能可能受到嚴重的影響。
2020-11-22 11:34:382489
Microchip新推小尺寸MEMS時鐘發生器
據麥姆斯咨詢報道,Microchip推出了業界尺寸最小的MEMS時鐘發生器DSC613。這款新器件可在電路板上最多替換掉三個晶振和振蕩器,從而減少高達80%的時鐘元件布板空間。
2018-11-15 16:38:263736
數據轉換器中時鐘發生器件對系統性能的影響
系統設計師通常側重于為應用選擇最合適的數據轉換器,在向數據轉換器提供輸入的時鐘發生器件的選擇上往往少有考慮。然而,如果不慎重考慮時鐘發生器、相位噪聲和抖動性能,數據轉換器、動態范圍和線性度性能可能受到嚴重的影響。
2017-11-17 02:00:58671
Silicon Labs發布Si538x 系列無線時鐘發生器
Silicon Labs(亦稱“芯科科技”)最新發布的Si538x 系列無線時鐘發生器利用我們的最新第四代
2017-10-17 09:36:306830
MAX3636寬頻率范圍可編程時鐘發生器
MAX3636是一個高度靈活,高精度鎖相環(PLL)時鐘發生器為下一代網絡設備的要求低抖動時鐘發生器和強大的高速數據傳輸的分布進行了優化。
2011-10-11 11:15:221267
GPS時鐘發生器技術方案
如何利用GPS OEM來進行二次開發,產生高精度時鐘發生器是一個研究的熱點問題。在電力系統、CDMA2000、DVB、DMB等系統中,高精度的GPS
2010-07-24 15:45:26748
MAX3679A高性能四路輸出時鐘發生器(Maxim)
MAX3679A高性能四路輸出時鐘發生器(Maxim)
Maxim推出用于以太網設備的高性能、四路輸出時鐘發生器MAX3679A。器件采用低噪聲
2010-04-14 16:51:49722
MAX3625B 抖動僅為0.36ps的PLL時鐘發生器
MAX3625B 抖動僅為0.36ps的PLL時鐘發生器
概述
MAX3625B是一款低抖動、精密時鐘發生器,優化用于網絡設備。器件內置晶體振蕩器和鎖相環(PLL)
2010-03-01 08:56:181282
MAX3625B中文資料,pdf,低抖動、精密時鐘發生器
MAX3625B是一款低抖動、精密時鐘發生器,優化用于網絡設備。器件內置晶體振蕩器和鎖相環(PLL)時鐘倍頻器,以產生高頻時鐘輸出,用于以太網、10G光纖通道及其它網絡設備。Ma
2010-03-01 08:54:52126
評估低抖動PLL時鐘發生器的電源噪聲抑制性能
評估低抖動PLL時鐘發生器的電源噪聲抑制性能
本文介紹了電源噪聲對基于PLL的時鐘發生器的干擾,并討論了幾種用于評估確定性抖動(DJ)的技術方案。推導出的關系式提
2009-09-18 08:46:321424
利用MAX9489/MAX9471多輸出時鐘發生器構建集成時
摘要:與典型的“本地”時鐘方案相比,集成的多輸出時鐘發生器有許多優勢。本文探討了集中時鐘發生器(如MAX9489和MAX9471)的優點,如:降低系統成本、良好的信號完整性、抑制干
2009-05-03 11:07:05616
利用MAX9489/MAX9471多輸出時鐘發生器構建集成時
摘要:與典型的“本地”時鐘方案相比,集成的多輸出時鐘發生器有許多優勢。本文探討了集中時鐘發生器(如MAX9489和MAX9471)的優點,如:降低系統成本、良好的信號完整性、抑制干
2009-04-22 10:11:53392
高精度時鐘發生器MAX945x的元件選擇和性能測試
摘要:MAX9450/MAX9451/MAX9452是集成了VCXO,具有相同PLL內核和三種不同輸出(LVPECL, HSTL,LVDS)的高精度時鐘發生器。MAX945x時鐘發生器具有四個主要的特點:集成VCXO,工作頻率范圍寬,PLL
2009-04-22 09:42:01913
Si5338 業界首個任意頻率、任意輸出的時鐘發生器
Si5338 業界首個任意頻率、任意輸出的時鐘發生器
高性能模擬與混合信號領導廠商Silicon Laboratories日前發表全新的時鐘發生器和緩沖器系列,可為業
2008-11-10 09:39:441654
MAX9489/MAX9471多輸出時鐘發生器構建集成時鐘源
MAX9489/MAX9471多輸出時鐘發生器構建集成時鐘源
摘要:與典型的“本地”時鐘方案相比,集成的多輸出時鐘發生器有許多優勢。本文探討了集中時鐘發生器(如
2008-10-04 20:43:25865
評論
查看更多