可配置振蕩器,可配置振蕩器結構原理是什么?
可配置振蕩器,可配置振蕩器結構原理是什么?
可配置振蕩器既具備可編程振蕩器交付時間短的優勢,又避免了其噪聲高的缺陷,其內部結構如圖2所示??膳渲谜袷幤魇褂昧四軐ψ罱K產品的噪聲有更強控制功能的構造塊(Building-block),而沒有采用通用(one-part-fits-all)的結構。
和可編程振蕩器類似,可配置振蕩器內部也包含常規的晶體振蕩器。但是,與可編程振蕩器使用整數PLL不同,它根據最終所需頻率所在的頻帶,選用幾個分數-N PLL中的一個。由于分數-N PLL并不是將參考頻率分頻,從而避免了20logN規則帶來的問題。
然而,分數-N PLL的無規律因數會產生尖峰噪聲。為補償這一噪聲,加入了一個4階Δ-Σ調節(DSM)塊,通過將尖峰分布到不同的點來降低其總幅值。
DSM塊產生了振蕩器噪聲的鏡像,從而有效的消除了這一噪聲。噪聲消除(Noise-canceling)耳機就是這一原理在日常生活中應用的例子。
可配置振蕩器結構中的最后一環是根據應用的需求從三種輸出緩沖中選擇一種,其中HCMOS(方波)是最普遍的,適合于大多數應用;LVPECL(低電壓正發射極耦合邏輯)和LVDS(低電壓差動信號)輸出主要用于高頻(高于100MHz),例如,4Gb和10Gb光纖通道、10Gb以太網和其他光通信。
通過使用這種模塊化的方法,設計師就能夠根據應用所需的頻率和輸出類型以及噪聲要求來選擇晶體、分數-N PLL、DSM和輸出緩沖,配置出最終的振蕩器。這樣組合而成的可配置振蕩器可作為1~250MHz的HCMOS振蕩器、1MHz~1.2GHz的LVPECL振蕩器,或1MHz~1.2GHz的LVDS振蕩器。
不論是以上哪種情況,振蕩器都能工作在客戶定制的頻率,并具有可編程振蕩器的快速交付時間和常規振蕩器低噪聲的特性。ASIC在各種可配置振蕩器模塊中的應用使產品更加精確,并具有高成本效益。另外,由于使用常規頻率,振蕩器電路的裸片尺寸小,可配置振蕩器能夠以比常規振蕩器更低的價格達到理想的性能。
物理屬性和性能特征的平衡使得可配置振蕩器成為小批量應用中高成本效益的理想選擇。這種可配置的設計同樣也緩解了低噪聲要求和快速交付需求之間的矛盾。然而,很重要的一點是,高效和經濟性使可配置振蕩器成為比常規振蕩器更快、更經濟高效的解決方案,甚至是在大批量低成本的應用中,但這些結論都是在不考慮低噪聲性能的前提下得出的。
非常好我支持^.^
(6) 66.7%
不好我反對
(3) 33.3%
相關閱讀:
- [電子說] 全志R128應用開發案例—獲取真隨機數 2023-10-24
- [控制/MCU] 單片機學習筆記 2023-10-24
- [電子說] 運算放大器反相輸入端電壓高于同相輸入端會怎樣?輸出是什么樣子? 2023-10-24
- [電子說] 經典的簡單型晶體測試儀電路圖講解 2023-10-24
- [電子說] 基于555芯片的振蕩器電路分析 2023-10-24
- [電子說] MLCC的結構、特點、應用及發展趨勢 2023-10-23
- [電子說] 提高支付體驗:YXC揚興科技 有源晶振 YSO110TR高精度刷卡器 2023-10-23
- [模擬技術] 談談雙三極管驅動LED的多諧振蕩器 2023-10-23
( 發表人:admin )