多比較器快速(Flash)ADC,什么是多比較器快速(Fla
多比較器快速(Flash)ADC,什么是多比較器快速(Flash)ADC
閃爍型(FLASH)ADC又叫做全并行ADC,它是將采樣信號一步轉(zhuǎn)換成二進(jìn)制數(shù)。閃爍型ADC轉(zhuǎn)換速率最高,通常用干低分辨率(8^10位),離速20-50MSPS應(yīng)用場合,一般用于視頻和通信領(lǐng)域。
基本原理:
Flash A/D轉(zhuǎn)換器的工作原理框圖如圖所示,它主要由分壓電阻串、比較器陣列、鎖存器陣列、編碼器和輸出寄存器組成。
組成一個 具有N位分辨率的A/D轉(zhuǎn)換器,要求有2N-1個比較器。外接基準(zhǔn)電壓VR經(jīng)電阻網(wǎng)絡(luò)分壓,分成每份都等于1LSB電壓值的2N-1等份。模擬信號同時輸入到2N-1個帶鎖存的比較器中,每一個比較器的參考電壓都比下一個的參考電壓高出一個LSB所代表的電壓值。輸入信號進(jìn)來后,轉(zhuǎn)換是同時進(jìn)行的。輸入為0時,全部比較器關(guān)閉;輸入為ILSB的電壓值時.最低位的比較器翻轉(zhuǎn);輸入電壓繼續(xù)增加會有越來越多的比較器改變狀態(tài)。當(dāng)輸入的模擬信號出現(xiàn)在各比較器端口時,輸入信號高于門限電壓時,比較器輸出為邏輯“1”,反之,比較器輸出為邏輯“0”。在ADC時鐘信號同步下.一系列數(shù)字鎖存器(每個比較器后接一個鎖存器)對比較器輸出狀態(tài)進(jìn)行判斷并鎖存,鎖存器輸出數(shù)字信號然后經(jīng)編碼器編寫成輸出所需的數(shù)字碼。
并行式A/D轉(zhuǎn)換器內(nèi)一般不含參考電壓產(chǎn)生電路,必須由外部提供。有些并行式A/D轉(zhuǎn)換器有一個參考電壓檢測(sense)管腳,用來補(bǔ)償由于管腳及引線引起的電壓下降(如MAXIMA)。并行式A/D轉(zhuǎn)換器可能需要提供一個或多個參考電壓,通常需要經(jīng)過低阻抗驅(qū)動后輸入,以獲得較好的積分線性度。對于參考電壓的旁路電容,當(dāng)采樣速率高于20MHz時,必須采用分布電感小的陶瓷電容(0.1 u F),位置盡可能靠近A/D轉(zhuǎn)換器的管腳。當(dāng)并 行 式 A/D轉(zhuǎn)換器的轉(zhuǎn)換速率大于200MHz時,輸出數(shù)據(jù)的緩存將成為一個重要問題。在實際使用時,常常把輸出的高速數(shù)據(jù)流分成兩路,以便采用價格較低,響應(yīng)速率不太高的CMOS或TTL存儲器。在一些新型的并行式A/D轉(zhuǎn)換器,已直接將上述分頻緩沖存儲部分集于片內(nèi),從而解決了高速數(shù)據(jù)存儲所帶來的問題。由于輸出數(shù)據(jù)流速率很高,輸出數(shù)據(jù)常用ECL電平,在使用時,要通過一定的電平轉(zhuǎn)換電路,把ECL電平轉(zhuǎn)換成TTL 以適應(yīng)后端的數(shù)據(jù)處理。
非常好我支持^.^
(5) 100%
不好我反對
(0) 0%
相關(guān)閱讀:
- [電子說] STM32速成筆記(12)—Flash閃存 2023-10-24
- [電子說] 研華工業(yè)存儲SQFlash 730系列:高性能、低功耗 PCIe Gen.4 SSD 2023-10-24
- [電子說] STM32驅(qū)動FLASH(W25Q64) 2023-10-24
- [電子說] 如何提高FLASH使用壽命以實現(xiàn)EEPROM的功能呢 ? 2023-10-23
- [電子說] 用STM32_FLASH模擬實現(xiàn)EEPROM功能 2023-10-23
- [電子說] 什么是存算一體芯片?存算一體芯片的優(yōu)勢和應(yīng)用領(lǐng)域 2023-10-23
- [控制/MCU] Holtek新推出HT67F2452紅外線驅(qū)動A/D與LCD型Flash MCU 2023-10-23
- [電子說] 講講嵌入式設(shè)備,如何防止被抄襲? 2023-10-23
( 發(fā)表人:admin )