RAM,RAM工作原理是什么?
RAM (Random Access Memory隨機存貯器)是指通過指令可以隨機地、個別地對每個存儲單元進行訪問、訪問所需時間基本固定、且與存儲單元地址無關的可以讀寫的存儲器。幾乎所有的計算機系統和智能電子產品中,都是采用RAM作為主存。
在系統內部,RAM是僅次于CPU的最重要的器件之一。它們之間的關系,就如人的大腦中思維與記憶的關系一樣,實際上是密不可分的。但在計算機內部,它們卻是完全獨立的器件,沿著各自的道路向前發展。第一代個人電腦的CPU8088時鐘頻率還不到IOMHZ,而現在高檔的Pentium Pro CPU的時鐘頻率已達到2GHz甚至更高。在CPU和RAM之間有一條高速數據通道,CPU所要處理的數據和指令必須先放到RAM中等待.而CPU也把大部分正在處理的中間數據暫時放置在RAM中,這就要求RAM和CPU之間的速度保持匹配。
然而遺憾的是,這些年來,雖然半導體設計制造工藝越來越先進,單個芯片內部能集成的存貯單元越來越多,但是R人M的絕對存取速度并沒有明顯地提高。
基本原理:
DRAM (Dynamic RAM)即動態RAM,是RAM家族中最大的成員,通常所講的RAM即指DRAM. DRAM由晶體管和小容f電容存儲單元組成。每個存儲單元都有一小的蝕刻晶體管,這個晶體管通過小電容的電荷保持存儲狀態,即開和關。電容類似于小充電電池。它可以用電壓充電以代表1,放電后代表0,但是被充電的電容會因放電而丟掉電荷,所以它們必須由一新電荷持續地“刷新氣。
下圖所示的是標準的DRAM結構的框架圖,和SRAM不同的是,標準DRAM的地址線分成兩組以減少輸入地址引腳的數量,提高封裝的效率。雖然在標準的DRAM結構中,輸入地址引腳的數量可以通過安排多元的地址方式來減少,但是這樣的話,標準DRAM存儲單元的時鐘控制就會變得更加復雜,同時運行速度會受到影響。為了滿足對于高速DRAM應用的需求,一般都用分開的地址輸入引腳來減少時鐘控制的復雜性和提高運行速度。
DRAM的控制器提供行地址選通脈沖-M (Row Address Strobe)和列地址選通脈沖CAS(Column Address Strobe)來鎖定行地址和列地址。正如圖所示,標準DRAM的引腳為:
地址?: 分成兩組,行地址引腳,列地址引腳;
地址控制信號引腳:RAS和CAS;
寫允許信號:WRITE;
數據輸入/輸出引腳;
電源引腳。
非常好我支持^.^
(6) 66.7%
不好我反對
(3) 33.3%
相關閱讀:
- [存儲技術] 三星電子和SK海力士計劃四季度全面提高DDR5產量 2023-10-24
- [電子說] BBCube3D以混合3D方法實現異構集成 2023-10-23
- [電子說] 動態隨機存取存儲器(DRAM)的相關知識 2023-10-23
- [電子說] 三星宣布開發業界首款車用級5nm eMRAM 2023-10-23
- [電子說] 單芯片超過 100Gb,三星表示將挑戰業界最高密度 DRAM 芯片 2023-10-23
- [可編程邏輯] FPGA引入光芯片設計是未來矩陣計算新模式? 2023-10-22
- [電子說] Diagrams :基于Python繪制云系統架構的模塊 2023-10-21
- [電子說] 樹莓派5到底值不值得買? 2023-10-20
( 發表人:admin )