CMOS邏輯電路,CMOS邏輯電路是什么意思
CMOS邏輯電路,CMOS邏輯電路是什么意思
CMOS是單詞的首字母縮寫,代表互補的金屬氧化物半導(dǎo)體(Complementary Metal-Oxide-Semiconductor),它指的是一種特殊類型的電子集成電路(IC)。集成電路是一塊微小的硅片,它包含有幾百萬個電子元件。術(shù)語IC隱含的含義是將多個單獨的集成電路集成到一個電路中,產(chǎn)生一個十分緊湊的器件。在通常的術(shù)語中,集成電路通常稱為芯片,而為計算機應(yīng)用設(shè)計的IC稱為計算機芯片。
CMOS 邏輯電路
雖然制造集成電路的方法有多種,但對于數(shù)字邏輯電路而言CMOS是主要的方法。桌面?zhèn)€人計算機、工作站、視頻游戲以及其它成千上萬的其它產(chǎn)品都依賴于CMOS集成電路來完成所需的功能。當(dāng)我們注意到所有的個人計算機都使用專門的CMOS芯片,如眾所周知的微處理器,來獲得計算性能時, CMOS IC的重要性就不言而喻了。CMOS之所以流行的一些原因為:
?邏輯函數(shù)很容易用CMOS電路來實現(xiàn)。
?CMOS允許極高的邏輯集成密度。其含義就是邏輯電路可以做得非常小,可以制造在極小的面積上。
?用于制造硅片CMOS芯片的工藝已經(jīng)是眾所周知,并且CMOS芯片的制造和銷售價格十分合理。
這些特征及其它特征都為CMOS成為制造IC的主要工藝提供了基礎(chǔ)。
CMOS可以作為學(xué)習(xí)在電子網(wǎng)絡(luò)中如何實現(xiàn)邏輯功能的工具。CMOS它允許我們用簡單的概念和模型來構(gòu)造邏輯電路。而理解這些概念只需要基本的電子學(xué)概念。
CMOS邏輯門電路的系列及主要參數(shù):
1.CMOS邏輯門電路的系列
CMOS集成電路誕生于20世紀(jì)60年代末,經(jīng)過制造工藝的不斷改進(jìn),在應(yīng)用的廣度上已與TTL平分秋色,它的技術(shù)參數(shù)從總體上說,已經(jīng)達(dá)到或接近TTL的水平,其中功耗、噪聲容限、扇出系數(shù)等參數(shù)優(yōu)于TTL。CMOS集成電路主要有以下幾個系列。
(1)基本的CMOS——4000系列。
這是早期的CMOS集成邏輯門產(chǎn)品,工作電源電壓范圍為3~18V,由于具有功耗低、噪聲容限大、扇出系數(shù)大等優(yōu)點,已得到普遍使用。缺點是工作速度較低,平均傳輸延遲時間為幾十ns,最高工作頻率小于5MHz。
(2)高速的CMOS——HC(HCT)系列。
該系列電路主要從制造工藝上作了改進(jìn),使其大大提高了工作速度,平均傳輸延遲時間小于10ns,最高工作頻率可達(dá)50MHz。HC系列的電源電壓范圍為2~6V。HCT系列的主要特點是與TTL器件電壓兼容,它的電源電壓范圍為4.5~5.5V。它的輸入電壓參數(shù)為VIH(min)=2.0V;VIL(max)=0.8V,與TTL完全相同。另外,74HC/HCT系列與74LS系列的產(chǎn)品,只要最后3位數(shù)字相同,則兩種器件的邏輯功能、外形尺寸,引腳排列順序也完全相同,這樣就為以CMOS產(chǎn)品代替TTL產(chǎn)品提供了方便。
(3)先進(jìn)的CMOS——AC(ACT)系列
該系列的工作頻率得到了進(jìn)一步的提高,同時保持了CMOS超低功耗的特點。其中ACT系列與TTL器件電壓兼容,電源電壓范圍為4.5~5.5V。AC系列的電源電壓范圍為1.5~5.5V。AC(ACT)系列的邏輯功能、引腳排列順序等都與同型號的HC(HCT)系列完全相同。
2.CMOS邏輯門電路的主要參數(shù)
CMOS門電路主要參數(shù)的定義同TTL電路,下面主要說明CMOS電路主要參數(shù)的特點。
(1)輸出高電平VOH與輸出低電平VOL。CMOS門電路VOH的理論值為電源電壓VDD,VOH(min)=0.9VDD;VOL的理論值為0V,VOL(max)=0.01VDD。所以CMOS門電路的邏輯擺幅(即高低電平之差)較大,接近電源電壓VDD值。
(2)閾值電壓Vth。從CMOS非門電壓傳輸特性曲線中看出,輸出高低電平的過渡區(qū)很陡,閾值電壓Vth約為VDD/2。
(3)抗干擾容限。CMOS非門的關(guān)門電平VOFF為0.45VDD,開門電平VON為0.55VDD。因此,其高、低電平噪聲容限均達(dá)0.45VDD。其他CMOS門電路的噪聲容限一般也大于0.3VDD,電源電壓VDD越大,其抗干擾能力越強。
(4)傳輸延遲與功耗。CMOS電路的功耗很小,一般小于1 mW/門,但傳輸延遲較大,一般為幾十ns/門,且與電源電壓有關(guān),電源電壓越高,CMOS電路的傳輸延遲越小,功耗越大。前面提到74HC高速CMOS系列的工作速度己與TTL系列相當(dāng)。
(5)扇出系數(shù)。因CMOS電路有極高的輸入阻抗,故其扇出系數(shù)很大,一般額定扇出系數(shù)可達(dá)50。但必須指出的是,扇出系數(shù)是指驅(qū)動CMOS電路的個數(shù),若就灌電流負(fù)載能力和拉電流負(fù)載能力而言,CMOS電路遠(yuǎn)遠(yuǎn)低于TTL電路。
CMOS邏輯門電路是在TTL電路問世之后 ,所開發(fā)出的第二種廣泛應(yīng)用的數(shù)字集成器件,從發(fā)展趨勢來看,由于制造工藝的改進(jìn),CMOS電路的性能有可能超越TTL而成為占主導(dǎo)地位的邏輯器件 。CMOS電路的工作速度可與TTL相比較,而它的功耗和抗干擾能力則遠(yuǎn)優(yōu)于TTL。此外,幾乎所有的超大規(guī)模存儲器件 ,以及PLD器件都采用CMOS藝制造,且費用較低。 早期生產(chǎn)的CMOS門電路為4000系列 ,隨后發(fā)展為4000B系列。當(dāng)前與TTL兼容的CMO器件如74HCT系列等可與TTL器件交換使用。
MOS管主要參數(shù):1.開啟電壓VT
?開啟電壓(又稱閾值電壓):使得源極S和漏極D之間開始形成導(dǎo)電溝道所需的柵極電壓;?標(biāo)準(zhǔn)的N溝道MOS管,VT約為3~6V;?通過工藝上的改進(jìn),可以使MOS管的VT值降到2~3V。
2. 直流輸入電阻RGS
?即在柵源極之間加的電壓與柵極電流之比
?這一特性有時以流過柵極的柵流表示
?MOS管的RGS可以很容易地超過1010Ω。
3. 漏源擊穿電壓BVDS
?在VGS=0(增強型)的條件下 ,在增加漏源電壓過程中使ID開始劇增時的VDS稱為漏源擊穿電壓BVDS
?ID劇增的原因有下列兩個方面:
(1)漏極附近耗盡層的雪崩擊穿
(2)漏源極間的穿通擊穿
?有些MOS管中,其溝道長度較短,不斷增加VDS會使漏區(qū)的耗盡層一直擴展到源區(qū),使溝道長度為零,即產(chǎn)生漏源間的穿通,穿通后源區(qū)中的多數(shù)載流子,將直接受耗盡層電場的吸引,到達(dá)漏區(qū),產(chǎn)生大的ID
4. 柵源擊穿電壓BVGS
?在增加?xùn)旁措妷哼^程中,使柵極電流IG由零開始劇增時的VGS,稱為柵源擊穿電壓BVGS。
5. 低頻跨導(dǎo)gm
?在VDS為某一固定數(shù)值的條件下 ,漏極電流的微變量和引起這個變化的柵源電壓微變量之比稱為跨導(dǎo)
?gm反映了柵源電壓對漏極電流的控制能力
?是表征MOS管放大能力的一個重要參數(shù)
?一般在十分之幾至幾mA/V的范圍內(nèi)
6. 導(dǎo)通電阻RON
?導(dǎo)通電阻RON說明了VDS對ID的影響 ,是漏極特性某一點切線的斜率的倒數(shù)
?在飽和區(qū),ID幾乎不隨VDS改變,RON的數(shù)值很大 ,一般在幾十千歐到幾百千歐之間
?由于在數(shù)字電路中 ,MOS管導(dǎo)通時經(jīng)常工作在VDS=0的狀態(tài)下,所以這時的導(dǎo)通電阻RON可用原點的RON來近似
?對一般的MOS管而言,RON的數(shù)值在幾百歐以內(nèi)
7. 極間電容
?三個電極之間都存在著極間電容:柵源電容CGS 、柵漏電容CGD和漏源電容CDS
?CGS和CGD約為1~3pF
?CDS約在0.1~1pF之間
8. 低頻噪聲系數(shù)NF
?噪聲是由管子內(nèi)部載流子運動的不規(guī)則性所引起的
?由于它的存在,就使一個放大器即便在沒有信號輸人時,在輸出端也出現(xiàn)不規(guī)則的電壓或電流變化
?噪聲性能的大小通常用噪聲系數(shù)NF來表示,它的單位為分貝(dB)
?這個數(shù)值越小,代表管子所產(chǎn)生的噪聲越小
?低頻噪聲系數(shù)是在低頻范圍內(nèi)測出的噪聲系數(shù)
?場效應(yīng)管的噪聲系數(shù)約為幾個分貝,它比雙極性三極管的要小
非常好我支持^.^
(1) 100%
不好我反對
(0) 0%
相關(guān)閱讀:
- [電子說] AR/VR是否是能為Prophesee打開批量市場的領(lǐng)域? 2023-10-24
- [制造/封裝] 晶圓鍵合的種類和應(yīng)用 2023-10-24
- [電子說] 三星宣布正開發(fā)RGB OLEDoS 蘋果考慮采用 2023-10-24
- [電子說] 為什么我們需要SERDES?SERDES的優(yōu)點有哪些? 2023-10-23
- [模擬技術(shù)] 基于Gesi BiCMOS工藝的TIA跨阻放大器設(shè)計 2023-10-23
- [模擬技術(shù)] 詳解模擬芯片內(nèi)部的電路結(jié)構(gòu) 2023-10-23
- [電子說] 如何減小cmos帶隙基準(zhǔn)溫度系數(shù)工藝角的影響? 2023-10-23
- [電子說] CMOS運放的本質(zhì)是電流鏡? 2023-10-23
( 發(fā)表人:admin )