VHDL與其他傳統(tǒng)集成電路描述語(yǔ)言相比具有什么優(yōu)勢(shì)?VHDL語(yǔ)言為核心的EDA技術(shù)在醫(yī)學(xué)中的應(yīng)用
2021-05-07 06:38:41
eda 2 9個(gè)實(shí)驗(yàn)用VHDL語(yǔ)言
2013-06-18 22:40:54
有哪位大神知道eda里的QUARTURE II軟件下的VHDL語(yǔ)言設(shè)計(jì)能生成電路圖嗎?
2016-05-12 18:35:50
vhdl實(shí)用教程pdf下載本書(shū)比較系統(tǒng)地介紹了VHDL的基本語(yǔ)言現(xiàn)象和實(shí)用技術(shù)。全書(shū)以實(shí)用和可操作為基點(diǎn),介紹了VHDL基于EDA技術(shù)的理論與實(shí)踐方面的知識(shí)。包括VHDL語(yǔ)句語(yǔ)法基礎(chǔ)知識(shí)(第1章~第
2008-06-04 10:31:29
在Proteus仿真中如何查看電流波形?
我用示波器只能查看電壓波形,查看不了電流波形,過(guò)程具體詳細(xì)點(diǎn),不然看不懂
2023-04-26 16:45:44
VHDL 主要用于描述數(shù)字系統(tǒng)的結(jié)構(gòu)、行為、功能和接口。除了含有許多具有硬件特征的語(yǔ)句外,VHDL 在語(yǔ)言形式、描述風(fēng)格和句法上與一般的計(jì)算機(jī)高級(jí)語(yǔ)言十分相似。VHDL 的程序結(jié)構(gòu)特點(diǎn)是將一項(xiàng)
2018-09-07 09:04:45
MATLAB在異步電機(jī)仿真中的應(yīng)用摘要:在同步旋轉(zhuǎn)坐標(biāo)系上(M、 T 坐標(biāo)系) 推導(dǎo)出異步電機(jī)數(shù)學(xué)模型, 并應(yīng)用 MATLAB/ SIMULINK 對(duì)其進(jìn)行實(shí)際仿真,并且運(yùn)用電機(jī)的參數(shù)驗(yàn)證了所建
2021-09-03 08:11:18
MATLAB語(yǔ)言在電機(jī)控制系統(tǒng)仿真研究中的應(yīng)用宋凌鋒李立毅程樹(shù)康【摘要】簡(jiǎn)要介紹了MATLAB語(yǔ)言,并把MATLAB語(yǔ)言應(yīng)用于電機(jī)控制系統(tǒng)的仿真研究中,同時(shí)以一個(gè)具體實(shí)例較為深入地對(duì)其進(jìn)行了說(shuō)明
2021-08-27 06:43:16
、引言電路仿真指的是在電路模型上進(jìn)行的系統(tǒng)性能分析與研究的方法,它所遵循的基本原則是相似原理。隨著科學(xué)技術(shù)的飛速發(fā)展,電子工業(yè)也得到了日新月異的進(jìn)步,大規(guī)模、超大規(guī)模集成電路在各種電子產(chǎn)業(yè)里廣泛使用,印制板電路的制作日趨精密和復(fù)雜。利用EDA(ElectronicDesign全文下載
2010-05-06 08:56:41
IGBT在matlab仿真中柵極怎么連接?為什么我畫(huà)的IGBT的柵極和電源、PWM連接不上?
2018-11-15 13:26:27
proteus仿真中系統(tǒng)時(shí)鐘是在芯片的選項(xiàng)中設(shè)定的,而不是有外接的晶振電路決定的!我在仿真msp430f1121時(shí),外接晶振根本沒(méi)用,只有在選項(xiàng)中設(shè)定MCLK和SMCLK,以及ACLK,才能仿真出來(lái)。
2011-07-02 13:52:31
有需要:MATLAB在電力電子電路仿真中的應(yīng)用 這個(gè)文檔的嗎?我找到一個(gè)可以免費(fèi)下載的地方喲~下載鏈接為:***/Wk_index_fileview_id_23401.html (不能發(fā)鏈接,只好發(fā)
2014-09-16 11:28:59
的、設(shè)計(jì)重用的、可綜合性和可測(cè)試性等方面的規(guī)則檢查; 代碼覆蓋率分析.研究仿真中的測(cè)試矢量是否足夠;設(shè)計(jì)性能和面積分析.在設(shè)計(jì)邏輯綜合過(guò)程中分析所設(shè)計(jì)的RTL所能達(dá)到的性能和面積要求;可測(cè)性分析:IP核
2021-09-01 19:32:45
成為描述、驗(yàn)證和設(shè)計(jì)數(shù)字系統(tǒng)中最重要的標(biāo)準(zhǔn)語(yǔ)言之一。由于VHDL在語(yǔ)法和風(fēng)格上類(lèi)似于高級(jí)編程語(yǔ)言,可讀性好,描述能力強(qiáng),設(shè)計(jì)方法靈活,可移植性強(qiáng),因此它已成為廣大EDA工程師的首選。目前,使用VHDL
2019-06-18 07:45:03
(PLD)的發(fā)展而發(fā)展起來(lái)的。它是一種面向設(shè)計(jì)、多層次的硬件描述語(yǔ)言,是集行為描述、RTL描述、門(mén)級(jí)描述功能為一體的語(yǔ)言,并已成為描述、驗(yàn)證和設(shè)計(jì)數(shù)字系統(tǒng)中最重要的標(biāo)準(zhǔn)語(yǔ)言之一。由于VHDL在語(yǔ)法和風(fēng)格上類(lèi)似于高級(jí)編程語(yǔ)言,可讀性好,描述能力強(qiáng),設(shè)計(jì)方法靈活,可移植性強(qiáng),因此它已成為廣大EDA工程師的首選。
2019-08-28 08:05:46
在語(yǔ)法和風(fēng)格上類(lèi)似于高級(jí)編程語(yǔ)言,可讀性好,描述能力強(qiáng),設(shè)計(jì)方法靈活,可移植性強(qiáng),因此它已成為廣大EDA工程師的首選。目前,使用VHDL語(yǔ)言進(jìn)行CPLD/FPGA設(shè)計(jì)開(kāi)發(fā),Altera和Lattice
2019-08-08 07:08:00
`本書(shū)比較系統(tǒng)地介紹了VHDL的基本語(yǔ)言現(xiàn)象和實(shí)用技術(shù) 全書(shū)以實(shí)用和可操作為基點(diǎn) 簡(jiǎn)潔而又不失完整地介紹了 VHDL基于 EDA技術(shù)的理論與實(shí)踐方面的知識(shí)其中包括VHDL語(yǔ)句語(yǔ)法基礎(chǔ)知識(shí) 第1章 第
2012-02-27 13:52:50
我這個(gè)是輸電線路故障測(cè)距的
仿真,M文件;但是這個(gè)示波器出來(lái)的電流故障圖像不是是時(shí)域的,我想要利用小波變換得到時(shí)域的圖像,要怎么
在仿真中實(shí)現(xiàn)小波變換,請(qǐng)大家?guī)蛶兔?/div>
2019-04-24 16:29:19
我在仿真中沒(méi)有找到???請(qǐng)幫幫我
2015-05-06 21:11:47
VHDL硬件描述語(yǔ)言教學(xué):包括fpga講義,VHDL硬件描述語(yǔ)言基礎(chǔ),VHDL語(yǔ)言的層次化設(shè)計(jì)的教學(xué)幻燈片
2006-03-27 23:46:4993 第1章 緒論 1.1 關(guān)于EDA 1.2 關(guān)于VHDL 1.3 關(guān)于自頂向下的系統(tǒng)設(shè)計(jì)方法 1.4 關(guān)于應(yīng)用 VHDL的 EDA過(guò)程 1.5 關(guān)于在系統(tǒng)編程技術(shù) 1.6 關(guān)于FPGA/CPLD的優(yōu)勢(shì) 1.7
2008-06-04 10:24:061679
VHDL的定義和功能VHDL的發(fā)展概況程序編程語(yǔ)言和硬件描述語(yǔ)言的對(duì)比引入硬件描述語(yǔ)言對(duì)系統(tǒng)進(jìn)
2008-09-03 12:58:4139 VHDL語(yǔ)言及其應(yīng)用是在作者歷時(shí)七年為通信與信息系統(tǒng)、信號(hào)與信息處理專(zhuān)業(yè)研究生講授VHDL語(yǔ)言及其應(yīng)用課程的教學(xué)實(shí)踐基礎(chǔ)上編寫(xiě)而成的。全書(shū)共分15章,以教授完整的VHDL語(yǔ)言體
2009-02-12 09:41:38172 EDA/VHDL講座主要內(nèi)容一、EDA、EDA技術(shù)及其應(yīng)用與發(fā)展二、硬件描述語(yǔ)言三、FPGA和CPLD四、EDA工具軟件五、電子設(shè)計(jì)競(jìng)賽幾個(gè)實(shí)際問(wèn)題的討論六、VHDL語(yǔ)言初步七
2009-03-08 10:54:1039 TEXTIO 在VHDL 仿真與磁盤(pán)文件之間架起了橋梁,使用文本文件擴(kuò)展VHDL 的仿真功能。本文介紹TEXTIO 程序包,以一個(gè)加法器實(shí)例說(shuō)明TEXTIO 的使用方法,最后使用ModelSim對(duì)設(shè)計(jì)進(jìn)行仿真,
2009-04-15 10:37:2635 剖析硬件描述語(yǔ)言VHDL-AMS 的新特性。通過(guò)對(duì)A/D 轉(zhuǎn)換器和D/A 轉(zhuǎn)換器進(jìn)行建模和仿真分析可以看出,VHDL-AMS 突破了VHDL 只能設(shè)計(jì)數(shù)字電路的限制,使得VHDL 可以應(yīng)用于模擬以及混合信
2009-07-08 09:49:2322 VHDL語(yǔ)言及其應(yīng)用是在作者歷時(shí)七年為通信與信息系統(tǒng)、信號(hào)與信息處理專(zhuān)業(yè)研究生講授VHDL語(yǔ)言及其應(yīng)用課程的教學(xué)實(shí)踐基礎(chǔ)上編寫(xiě)而成的。全書(shū)共分15章,以教授完整的VHDL語(yǔ)言體
2009-07-10 17:21:4418 VHDL語(yǔ)言及其應(yīng)用的主要內(nèi)容:第一章 硬件模型概述第二章 基本的VHDL編程語(yǔ)言第三章 VHDL模型的組織第四章 VHDL綜合工具第五章 VHDL應(yīng)用樣例附錄A VHDL
2009-07-20 12:06:150 VHDL語(yǔ)言概述:本章主要內(nèi)容:硬件描述語(yǔ)言(HDL)VHDL語(yǔ)言的特點(diǎn)VHDL語(yǔ)言的開(kāi)發(fā)流程
1.1 1.1 硬件描述語(yǔ)言( 硬件描述語(yǔ)言(HDL HDL)H
2009-08-09 23:13:2047 討論了 VHDL 語(yǔ)言在 EDA 中的諸多優(yōu)點(diǎn),結(jié)合定時(shí)/計(jì)數(shù)接口芯片的開(kāi)發(fā)實(shí)例,討論了ISP技術(shù)在電子設(shè)計(jì)自動(dòng)化中的應(yīng)用。同時(shí)給出了實(shí)例的具體例程和時(shí)序仿真波形。在計(jì)算機(jī)控制
2009-08-11 08:20:1420 VHDL語(yǔ)言描述數(shù)字系統(tǒng):本章介紹用 VHDL 描述硬件電路的一些基本手段和基本方法。 VHDL 語(yǔ)言是美國(guó)國(guó)防部在 20 世紀(jì) 80 年代初為實(shí)現(xiàn)其高速集成電路計(jì)劃(VHSIC)而提出的
2009-09-01 09:02:4037 VHDL 語(yǔ)言程序的元素:本章主要內(nèi)容:VHDL語(yǔ)言的對(duì)象VHDL語(yǔ)言的數(shù)據(jù)類(lèi)型VHDL語(yǔ)言的運(yùn)算符VHDL語(yǔ)言的標(biāo)識(shí)符VHDL語(yǔ)言的詞法單元
2009-09-28 14:32:2141 vhdl數(shù)字系統(tǒng)設(shè)計(jì)是數(shù)字電路自動(dòng)化設(shè)計(jì)(EDA)入門(mén)的工具書(shū)。其內(nèi)容主要包括:用VHDL語(yǔ)言設(shè)計(jì)的基本組合電路、時(shí)序電路、數(shù)字綜合電路、電路圖輸入法要領(lǐng)概述、實(shí)用VHDL語(yǔ)句
2009-10-08 21:54:010 EDA技術(shù)培訓(xùn)與VHDL之實(shí)用電路模塊設(shè)計(jì)
2009-12-05 16:31:1495 數(shù)字電池EDA入門(mén)之VHDL程序?qū)崿F(xiàn)集
2009-12-07 14:14:570 PROTEUS VSM在單片機(jī)系統(tǒng)仿真中的應(yīng)用::介紹了單片機(jī)系統(tǒng)仿真工具PROTEUS VSM 及其在單片機(jī)系統(tǒng)仿真中的應(yīng)用,給出了具體的應(yīng)用實(shí)例,詳細(xì)地介紹了PROTEUS VSM 與Keil uVision3的接口
2010-03-20 16:39:3552 本文介紹一種利用 EDA技術(shù) 和VHDL 語(yǔ)言 ,在MAX+PLUSⅡ環(huán)境下,設(shè)計(jì)了一種新型的智能密碼鎖。它體積小、功耗低、價(jià)格便宜、安全可靠,維護(hù)和升級(jí)都十分方便,具有較好的應(yīng)用前景。
2010-08-03 16:51:430 FRED在背光板仿真中的應(yīng)用
2010-12-22 16:02:0934 實(shí)驗(yàn)八、VHDL語(yǔ)言的組合電路設(shè)計(jì)一? 實(shí)驗(yàn)?zāi)康?掌握VHDL語(yǔ)言的基本結(jié)構(gòu)及設(shè)計(jì)的輸入方法。2掌握VHDL語(yǔ)言的組合電路設(shè)計(jì)方法。二? 實(shí)驗(yàn)設(shè)備與儀器
2009-03-13 19:26:582368 【摘 要】 通過(guò)設(shè)計(jì)實(shí)例詳細(xì)介紹了用VHDL(VHSIC Hardware DescriptionLanguage)語(yǔ)言開(kāi)發(fā)FPGA/CPLD的方法,以及與電路圖輸入和其它HDL語(yǔ)言相比,使用VHDL語(yǔ)言的優(yōu)越性。
2009-05-10 19:47:301111 基于VHDL語(yǔ)言的智能撥號(hào)報(bào)警器的設(shè)計(jì)
介紹了以EDA技術(shù)作為開(kāi)發(fā)手段的智能撥號(hào)報(bào)警系統(tǒng)的實(shí)現(xiàn)。本系統(tǒng)基于VHDL語(yǔ)言,采用FPGA作為控制核心,實(shí)現(xiàn)了遠(yuǎn)程防盜報(bào)警。該
2009-10-12 19:08:431167 基于VHDL語(yǔ)言的按鍵消抖電路設(shè)計(jì)及仿真
按鍵開(kāi)關(guān)是電子設(shè)備實(shí)現(xiàn)人機(jī)對(duì)話的重要器件之一。由于大部分按鍵是機(jī)械觸點(diǎn),在觸點(diǎn)閉合和斷開(kāi)時(shí)都會(huì)產(chǎn)生抖動(dòng)。為避免
2010-01-04 10:39:135588 本書(shū)比較系統(tǒng)地介紹了VHDL 的基本語(yǔ)言現(xiàn)象和實(shí)用技術(shù)全書(shū)以實(shí)用和可操作 為基點(diǎn)簡(jiǎn)潔而又不失完整地介紹了VHDL 基于EDA 技術(shù)的理論與實(shí)踐方面的知識(shí) 其中包括VHDL 語(yǔ)句語(yǔ)法基礎(chǔ)知識(shí)第1 章第7 章邏輯綜合與編程技術(shù)第9 章 有限狀態(tài)機(jī)及其設(shè)計(jì)第10 章基于FPGA
2011-03-03 15:47:130 簡(jiǎn)要介紹了 VHDL 語(yǔ)言進(jìn)行工程設(shè)計(jì)的優(yōu)點(diǎn),并詳細(xì)說(shuō)明了利用VHDL語(yǔ)言設(shè)計(jì)狀態(tài)機(jī)電電路的過(guò)程,最后進(jìn)行了仿真,仿真結(jié)果證明該設(shè)計(jì)能夠?qū)崿F(xiàn)狀態(tài)機(jī)電路的功能。
2011-07-18 10:31:2083 第1章-EDA設(shè)計(jì)導(dǎo)論 第2章-可編程邏輯器件設(shè)計(jì)方法 第3章-VHDL語(yǔ)言基礎(chǔ) 第4章-數(shù)字邏輯單元設(shè)計(jì) 第5章-VHDL高級(jí)設(shè)計(jì)技術(shù) 第6章-基于HDL和原理圖的設(shè)計(jì)輸入 第7章-設(shè)計(jì)綜合和行為仿真 第8章
2012-09-18 11:35:36550 第1章 數(shù)字系統(tǒng)EDA設(shè)計(jì)概論 第2章 可編程邏輯器件設(shè)計(jì)方法 第3章 VHDL語(yǔ)言基礎(chǔ) 第4章 數(shù)字邏輯單元設(shè)計(jì) 第5章 數(shù)字系統(tǒng)高級(jí)設(shè)計(jì)技術(shù)(*) 第6章 基于HDL設(shè)計(jì)輸入 第7章 基于原理圖設(shè)計(jì)輸
2012-09-18 13:38:46163 本文主要分析了QuartusⅡ的特點(diǎn)和虛擬仿真軟件的優(yōu)越性,以交通燈控制系統(tǒng)為例,介紹了在虛擬仿真軟件Multisim平臺(tái)上使用VHDL硬件描述語(yǔ)言進(jìn)行程序編寫(xiě)、電路建模和仿真的方法。
2012-10-25 14:58:319562 文中著重介紹了一種基于FPGA利用VHDL硬件描述語(yǔ)言的數(shù)字秒表設(shè)計(jì)方法,在設(shè)計(jì)過(guò)程中使用基于VHDL的EDA工具M(jìn)odelSim對(duì)各個(gè)模塊仿真驗(yàn)證,并給出了完整的源程序和仿真結(jié)果。
2012-12-25 11:19:246071 本文介紹一種利用 EDA 技術(shù) 和 VHDL 語(yǔ)言 ,在 MAX+PLUSⅡ環(huán)境下,設(shè)計(jì)了一種新型的智能密碼鎖。它體積小、功耗低、價(jià)格便宜、安全可靠,維護(hù)和升級(jí)都十分方便,具有較好的應(yīng)用前景。
2013-01-10 14:40:032246 PSpice教程:PSpice仿真中收斂問(wèn)題的研究
2013-04-07 15:33:570 電子發(fā)燒友網(wǎng)站提供《VHDl實(shí)用教程(潘松_王國(guó)棟編著)_EDA技術(shù)叢書(shū).txt》資料免費(fèi)下載
2015-03-11 11:46:570 三菱PLC模擬仿真中文軟件。
2016-01-14 16:46:4458 VHDL語(yǔ)言(修改)有需要的朋友下來(lái)看看
2016-08-05 17:32:5324 VHDL語(yǔ)言編程學(xué)習(xí)之VHDL硬件描述語(yǔ)言
2016-09-01 15:27:270 硬件描述語(yǔ)言VHDL的學(xué)習(xí)文檔,詳細(xì)的介紹了VHDL
2016-09-02 17:00:5312 VHDL語(yǔ)言要素,大學(xué)EDA課程必備資料,在實(shí)際的應(yīng)用中,VHDL仿真器講INTEGER類(lèi)型的數(shù)據(jù)作為有符號(hào)數(shù)處理,而綜合器將INTEGER作為無(wú)符號(hào)數(shù)處理. VHDL綜合器要求利用RANGE子句
2016-11-21 15:40:340 VHDL入門(mén)--EDA資料,大學(xué)EDA課程必備資料,感興趣的小伙伴們可以瞧一瞧。
2016-11-21 15:40:340 MATLAB在供電系統(tǒng)仿真中的研究與應(yīng)用_張惠萍
2017-03-19 11:27:342 介紹了VHDL語(yǔ)言的特點(diǎn)及優(yōu)勢(shì),表明了EDA技術(shù)的先進(jìn)性,采用自上而下的設(shè)計(jì)思路,運(yùn)用分模塊的設(shè)計(jì)方法設(shè)計(jì)了數(shù)字時(shí)鐘系統(tǒng),并在QuartusⅡ環(huán)境下進(jìn)行編譯和仿真,完成了24 h計(jì)時(shí)和輔助功能設(shè)計(jì)
2017-11-28 14:55:5613 到一塊集成電路中是現(xiàn)在數(shù)字電子技術(shù)教學(xué)的重要內(nèi)容。 要讓同學(xué)學(xué)會(huì)VHDL,教師首先應(yīng)該自己先學(xué)會(huì),但是學(xué)習(xí)VHDL語(yǔ)言需要能提供文件輸入,邏輯綜合、編譯和仿真的語(yǔ)言環(huán)境,現(xiàn)在向各位推薦一個(gè)語(yǔ)言環(huán)境ALTERA公司的Max+plusⅡ軟件,該軟件可以以圖形方式、文
2017-12-05 09:00:3120 在世界范圍內(nèi),關(guān)于VHDL在多個(gè)領(lǐng)域尤其在芯片,系統(tǒng)設(shè)計(jì)方面的應(yīng)用研究已經(jīng)取得眾多矚目成果。而將VHDL與醫(yī)學(xué)相結(jié)合,勢(shì)必成為電子自動(dòng)化設(shè)計(jì)(EDA)一個(gè)全新的研究方向,本文主要研究將EDA通過(guò)VHDL應(yīng)用于醫(yī)學(xué),以對(duì)脈搏的測(cè)量為例,以實(shí)現(xiàn)數(shù)字系統(tǒng)對(duì)人體多種生理活動(dòng)及生理反應(yīng)的直觀精確測(cè)量。
2018-05-23 11:17:001729 VHDL語(yǔ)言是一種在EDA設(shè)計(jì)中廣泛流行的硬件描述語(yǔ)言,主要用于描述數(shù)字系統(tǒng)的結(jié)構(gòu)、行為、功能和接口。除了含有許多具有硬件特征的語(yǔ)句外,VHDL語(yǔ)言的句法、語(yǔ)言形式和描述風(fēng)格十分類(lèi)似于一般的計(jì)算機(jī)高級(jí)語(yǔ)言,是目前硬件描述語(yǔ)言中應(yīng)用最為廣泛的一種。
2018-03-30 16:04:2721 本文檔的主要內(nèi)容詳細(xì)介紹的是VHDL教程之VHDL語(yǔ)言元素的詳細(xì)資料概述一內(nèi)容包括了:1. VHDL語(yǔ)言的客體2 VHDL語(yǔ)言的數(shù)據(jù)類(lèi)型3 VHDL數(shù)據(jù)類(lèi)型轉(zhuǎn)換4 VHDL詞法規(guī)則與標(biāo)識(shí)符
2018-11-05 08:00:000 本文檔的主要內(nèi)容詳細(xì)介紹的是EDA教程之VHDL語(yǔ)法補(bǔ)充說(shuō)明詳細(xì)資料說(shuō)明主要內(nèi)容是:1、VHDL庫(kù) 2、子程序調(diào)用 3、VHDL編程的結(jié)構(gòu) 4、 VHDL文字規(guī)則 5、數(shù)據(jù)類(lèi)型 6、基本語(yǔ)句
2018-11-09 08:00:000 本文檔的主要內(nèi)容詳細(xì)介紹的是VHDL硬件描述語(yǔ)言入門(mén)教程資料免費(fèi)下載包括了:1. VHDL語(yǔ)言基礎(chǔ),2. VHDL基本結(jié)構(gòu),3. VHDL語(yǔ)句,4. 狀態(tài)機(jī)在VHDL中的實(shí)現(xiàn),5. 常用電路VHDL程序,6. VHDL仿真,7. VHDL綜合
2019-04-08 08:00:0041 本文檔的主要內(nèi)容詳細(xì)介紹的是使用VHDL語(yǔ)言設(shè)計(jì)比較器與實(shí)時(shí)仿真的資料合集免費(fèi)下載。
2019-06-03 08:00:000 應(yīng)用VHDL語(yǔ)言編程,進(jìn)行了多功能數(shù)字鐘的設(shè)計(jì),并在MAX PLUSⅡ環(huán)境下通過(guò)了編譯、仿真、調(diào)試。
2019-06-11 08:00:000 在VHDL程序中,實(shí)體(ENTITY)和結(jié)構(gòu)體(ARCHITECTURE)這兩個(gè)基本結(jié)構(gòu)是必須的,他們可以構(gòu)成最簡(jiǎn)單的VHDL程序。通常,最簡(jiǎn)單的VHDL程序結(jié)構(gòu)中還包含另一個(gè)最重要的部分,即庫(kù)(LIBRARY)和程序包(PACKAGE)。
2020-04-23 15:43:384224 VHDL是一種用來(lái)描述數(shù)字邏輯系統(tǒng)的“編程語(yǔ)言”。它通過(guò)對(duì)硬件行為的直接描述來(lái)實(shí)現(xiàn)對(duì)硬件的物理實(shí)現(xiàn),代表了當(dāng)今硬件設(shè)計(jì)的發(fā)展方向。VHDL是為了滿(mǎn)足邏輯設(shè)計(jì)過(guò)程中的各種需求而設(shè)計(jì)的。
2020-04-23 15:51:032362 什么是vhdl語(yǔ)言 VHDL 的英文全名是VHSIC Hardware Description Language(VHSIC硬件描述語(yǔ)言)。VHSIC是Very High Speed
2020-04-23 15:58:4910242 本文檔的主要內(nèi)容詳細(xì)介紹的是基于VHDL硬件描述語(yǔ)言實(shí)現(xiàn)CPSK調(diào)制的程序及仿真。
2021-01-19 14:34:1511 前面已經(jīng)講述了VHDL語(yǔ)法和建模,VHDL程序作為硬件的描述語(yǔ)言,可以實(shí)現(xiàn)仿真測(cè)試,包括RTL門(mén)級(jí)仿真和布線布局后仿真。通過(guò)仿真,可以很容易驗(yàn)證VHDL程序以及其描述硬件的正確性。本章將講述如何建立VHDL程序的仿真模型和平臺(tái),以及ⅤHDL語(yǔ)言的具體仿真過(guò)程
2021-01-20 17:03:5414 VHDL與Verilog硬件描述語(yǔ)言在數(shù)字電路的設(shè)計(jì)中使用的非常普遍,無(wú)論是哪種語(yǔ)言,仿真都是必不可少的。而且隨著設(shè)計(jì)復(fù)雜度的提高,仿真工具的重要性就越來(lái)越凸顯出來(lái)。在一些
2021-08-04 14:16:443307 SystemView在通信系統(tǒng)仿真中的應(yīng)用研究(依工測(cè)試測(cè)量?jī)x器)-該文檔為SystemView在通信系統(tǒng)仿真中的應(yīng)用研究講解文檔,是一份不錯(cuò)的參考資料,感興趣的可以下載看看,,,,,,,,,,,,,,,,,
2021-09-30 12:10:148 Vivado 仿真器支持混合語(yǔ)言項(xiàng)目文件及混合語(yǔ)言仿真。這有助于您在 VHDL 設(shè)計(jì)中包含 Verilog 模塊,反過(guò)來(lái)也是一樣。 本文主要介紹使用 Vivado 仿真器進(jìn)行混合語(yǔ)言仿真的一些要點(diǎn)
2021-10-28 16:24:492774 目前市面上能支持HDL語(yǔ)言聯(lián)合仿真的電源仿真軟件并不多,能支持VHDL聯(lián)合仿真的就更少了,PSIM軟件支持VHDL及verilogHDL聯(lián)合仿真,這樣對(duì)于快速驗(yàn)證HDL實(shí)現(xiàn)的新想法是十分便捷的。
2023-05-23 11:38:101714 EDA技術(shù)和VHDL是緊密相連的。在EDA設(shè)計(jì)中,VHDL通常用于描述數(shù)字電路的功能和行為,并通過(guò)邏輯分析器、仿真器等工具進(jìn)行仿真、分析和驗(yàn)證。EDA技術(shù)則提供通用的集成設(shè)計(jì)平臺(tái)和工具來(lái)支持VHDL的設(shè)計(jì)、仿真、綜合和布局等流程。
2023-08-09 12:41:001105 VHDL (VHSIC Hardware Description Language),是一種硬件描述語(yǔ)言,可以用于描述電路的結(jié)構(gòu)、功能和行為等,并進(jìn)行仿真和驗(yàn)證。VHDL具有規(guī)范性、綜合性和模擬性等特點(diǎn),已被廣泛應(yīng)用于數(shù)字電路的設(shè)計(jì)和仿真中。
2023-09-29 10:40:00554 詳解部分元等效電路法在電磁仿真中的應(yīng)用
2023-12-07 14:42:28280 上周微信群里的一個(gè)小伙伴提到的一個(gè)關(guān)于仿真中不達(dá)預(yù)期的一個(gè)問(wèn)題,其中牽涉到關(guān)于仿真中信號(hào)競(jìng)爭(zhēng)等問(wèn)題。這個(gè)問(wèn)題之前算是不求甚解。
2023-11-25 14:23:22271
評(píng)論
查看更多