目前,全球市場約有75億個處于激活狀態的移動設備,這一數字比全球人口還要多。蜂窩網絡連接對人們所產生的影響是深遠的; 例如,兩年前的研究表明,撒哈拉以南非洲地區每100人通常有1個固定電話,但有74個移動連接設備。毫無疑問,隨著無線基礎設施發展到5G,它將變得更加普遍,并與我們日常生活的方方面面完全融為一體。它將支持我們更高的帶寬需求,并擴展到更多設備和應用場景。
趨勢
硬件設計人員必須清楚市場發展的主要趨勢,首先就是對增強型移動寬帶(eMBB)和其他應用的帶寬增加需求,特別是以10倍電流速率驅動瞬時可用帶寬。此外,5G的部署也將根據頻段進行,首先部署6GHz以下,然后是mmWave頻率的連續頻段,以便在稍后階段實現更多的關鍵eMBB應用。其次,隨著物聯網(IoT)時代的到來,大量設備之間的連接需求將會出現爆發式增長。預計兩年內將有500億臺蜂窩連接設備。這些需求當中的一部分可以通過現有標準解決,另外就是要靠3GPP的Release 16版本中的mMTC規范去實現了。
此外,新的應用場景也在不斷涌現,這對移動設備及其蜂窩基礎設施提出了新的要求,如用于連接電池供電的物聯網端點,以及用于連接和監控mMTC對低帶寬、低功耗的要求;用于車輛到車輛和車輛到基礎設施的連接(C-V2X),以補充現有的V2X解決方案,如碰撞檢測,以及為遠程手術和增強/虛擬現實等新興應用提供高可靠性、低延遲支持的需求。后兩個示例將通過即將推出的超可靠、低延遲連接(URLLC)的3GPP標準來解決。
了解趨勢是邊緣分析和移動邊緣計算(MEC)的一項重要新興需求。計算重心正在從以前的將數據發送到集中式計算資源的處理過程,轉變為移到位于數據原點附近的分布式計算資源的新范例。這種轉變的原因包括嚴格的延遲要求,越來越龐大的數據量,以及優化網絡資源和能源的愿望。
第1層處理
基帶從網絡接口(例如以太網)獲取數據,并將其轉換為通過前傳(Fronthaul)接口傳輸到RF前端的復雜樣本。
SoC架構可以成功解決5G的獨特需求,該架構包括高性能CPU子系統和硬件處理元件,包括FPGA可重編程加速。這里,基帶處理的第1層可以映射到關鍵處理元件,如處理器子系統、CPU和DSP內核,以及固定和靈活的硬件加速,如圖1所示。
圖1:關鍵基帶處理元素
前傳的靈活性
除了前面描述的處理元件之外,還有一個靈活的天線接口功能塊:這是連接基帶和RF前端所需的元件。傳統上,這是通用公共無線電接口(CPRI),有時是開放式基站架構計劃(OBSAI)。然而,越來越多應用需要指定更靈活的前傳接口,以允許基帶和RF前端之間的不同映射(如圖1所示)。IEEE對下一代前傳接口NGFI(IEEE1914)進行了持續的跟進,包括用于基于分組的前傳傳輸網絡和IEEE1914.3以太網無線電(RoE)封裝和映射的IEEE1914.1標準。同時,還有其他行業計劃指定了5G前傳接口并可共享,例如eCPRI。
鑒于前傳接口的各種規范、標準和要求,FPGA很適合其應用,并通常用于支持此接口,如上面的圖1所示。
獨立架構縮短了產品上市時間
如圖2所示,其將5G所需的處理元素映射為具有獨立器件的分立式架構,包括CPU SoC,旁視FPGA加速和天線接口。此配置反映了在使用優化的5G ASIC之前,可以在5G原型設計和已經成熟量產的實施中部署。
CPU片上系統包括:ARM處理復合體以及用于第1層處理和硬化加速器的DSP內核,用于固定的、定義明確的功能。在此示例中,假設現有的4G ASIC SoC可用,因此具有通用加速(例如MACSEC)以及LTE特定加速:前向糾錯(特別是turbo編解碼器),快速傅立葉變換和離散傅里葉變換。在上行鏈路上支持SC-FDMA。
靈活的天線接口:如前所述,前傳天線接口非常適合用FPGA實現。這是在線配置的,數據從RF前端發出(在上行鏈路),然后被轉換為具有標準連接的協議,如以太網。
硬件加速FPGA:旁視加速FPGA實現了基礎SoC上不可用的所有必要的計算密集型功能。這可以是5G特定功能或先前未設想的功能。
在此處顯示的示例中,使用CCIX互連。該標準允許基于不同指令集架構的處理器將緩存一致性、對等處理的優勢擴展到包括FPGA和定制ASIC在內的多種加速器件。
圖2:加速5G上市時間的分立結構
Chiplet替代方案
圖3顯示了與圖2所示類似的架構,但是使用基于小芯片(chiplet)的方法進行了重新配置。在這種情況下,使用更高帶寬、更低延遲和更低功耗的接口將CPU SoC芯片與后備硬件加速FPGA芯片連接起來。支持與RF前端的前傳連接的FPGA器件在該示例中不是封裝集成的,但實際上,如果有足夠的資源,它可以是與硬件加速chiplet相同的chiplet器件。
圖3:基于Chiplet的方法可實現更高的集成度
封裝集成的兩種主要技術和方案是使用硅中介層或有機基板和某種形式的超短距離(USR)收發器。
完全集成的5G架構
最后,圖4顯示了此處考慮的最終、最高集成度的基帶架構。該方法包括與先前相同的處理元件,具有相同的功能,但嵌入式FPGA(eFPGA)集成在了芯片內。
圖4:采用單片集成的異構多核片上系統,應用于5G基帶
這種緊密集成的單片集成方法具有許多優點。與基于小芯片的方法相比,該接口具有更高的帶寬,更低的延遲和更低的每比特能耗。此外,資源組合可以根據所考慮的特定應用進行定制,因此避免了不需要的接口、存儲器和核心邏輯器件。這樣可以實現以上所考慮的三種架構的最低單位成本。
如前所述,這里的主要目標是提供更快的上市時間、靈活性和未來驗證。之所以加快了上市時間,是因為SoC可以提前流片,因為后期修改(例如5G中Polar碼的出現)可以針對eFPGA而不是ASIC。新算法(例如新的加密標準)的靈活性可以通過嵌入式可編程邏輯而不是軟件或外部FPGA來解決。最后,未來驗證可以延長SoC生命周期,因為大型新興需求(例如URLLC和mMTC等新標準)可以通過現有產品解決,而不需要新的開發。
從5G的角度來看,高度可編程的解決方案可以加快產品上市速度。在標準最終確定之前,不再需要推遲SoC的流片時間,后續追加的要求可以在軟件或可編程硬件中實現。對于早期5G部署所面臨的壓力,以及新標準的不斷涌現,這是一個突出優勢。
-
處理器
+關注
關注
68文章
19165瀏覽量
229123 -
FPGA
+關注
關注
1626文章
21667瀏覽量
601838 -
5G
+關注
關注
1353文章
48367瀏覽量
563371
發布評論請先 登錄
相關推薦
評論