作為全球技術(shù)最先進(jìn)的廠商之一,英特爾在10nm工藝上的一再拖延已經(jīng)讓業(yè)界對其Tick-Tock更新頻率的質(zhì)疑,乃至擔(dān)心摩爾定律是否繼續(xù)延續(xù)。但日前,Intel一口氣推出了10nm的各項細(xì)則,并對10nm寄于了厚望,也發(fā)布了22nm FDSOI工藝,叫板Globalfoundries。我們來看一下全球半導(dǎo)體巨頭的“大動作”。
提議的晶體管密度度量方法
英特爾今年將開始制造10nm芯片,它提出了一種引領(lǐng)行業(yè)晶體管密度度量方式,迫使競爭對手采用。另外,它宣布推出一款22nm低功耗FinFET(鰭式場效應(yīng)晶體管)節(jié)點,通過全耗盡型絕緣層上硅技術(shù)(FD-SOI)與Globalfoundries等對手競爭代工業(yè)務(wù)。
英特爾的10nm工藝每平方毫米將封裝10080萬個晶體管。據(jù)估計,目前臺積電和三星生產(chǎn)10nm工藝,晶體管密度只有它的一半。
英特爾度量方法的平均密度是指小型和大型邏輯單元的密度。具體而言,它使用的是有兩個有源柵極的雙輸入與非單元,以及一個有多達(dá)25個有源柵極的掃描觸發(fā)器單元。
工藝架構(gòu)與整合的資深研究員兼總監(jiān)Mark Bohr說:“我認(rèn)為這是一個全面、量化和誠實的指標(biāo)。我認(rèn)為,臺積電和三星過去曾采用它,但我猜他們不太好再用這個度量了。”
英特爾建議競爭對手重新使用這個密度度量方法來定義節(jié)點。
乘法門間距和單元高度的現(xiàn)有度量體現(xiàn)了節(jié)點相對數(shù)量的增加,而不是節(jié)點能力絕對數(shù)值的提升。此外,它不包括英特爾提出的密度度量方法所包含的各種因素。Bohr補充道。
無論是哪種度量方法,英特爾表示,都將在今年下半年開始制造10nm Cannonlake芯片,這在它推出14nm工藝的三年后。預(yù)計升級10nm工藝將繼續(xù)著為期三年的節(jié)奏,兩次年度升級可稱為10+和10++。
英特爾晶圓廠和銷售團隊執(zhí)行副總裁Stacy Smith表示:“即使節(jié)點之間的升級時間較長,我們也將保持與晶體管曲線相同的成本,我們預(yù)計10nm這一代仍將繼續(xù)這種情況。”
有趣的是,英特爾的14nm++表現(xiàn)出的性能高于它最初的10nm工藝。然而10nm節(jié)點可以提供低功耗、高密度。
英特爾對于其10nm節(jié)點透露了比以往更多的細(xì)節(jié)。x86巨頭需要通過對比競爭對手臺積電和三星正在進(jìn)行的10nm工藝,更進(jìn)一步地展示其優(yōu)勢,
具體而言,英特爾的10nm節(jié)點包括:
34nm鰭片間距
53nm 鰭片高度
36nm 最小金屬間距
272nm 單元高度
54nm 柵極間距
英特爾聲稱,節(jié)點展現(xiàn)了行業(yè)中最緊密的柵極間距和金屬間距,標(biāo)志著行業(yè)首次使用自對準(zhǔn)四重圖案成形技術(shù)(self-align quad patterning)。相比于14nm節(jié)點時,F(xiàn)inFET(鰭式場效應(yīng)晶體管)的高度和密度提高了25%。
英特爾描述了晶體管的兩個創(chuàng)新,以補償更多光刻圖案步驟帶來的成本上漲。有源柵極上接觸(contact-over-active-gate,COAG)有助于提供額外10%的密度;10nm時,單個而不是雙虛擬柵極提供了額外的縮放優(yōu)勢。
英特爾聲稱其10nm工藝的節(jié)點密度是其競爭對手的兩倍。(圖片來源:英特爾)
對10nm不吝贊美,對度量方法褒貶不一
分析師對英特爾的10nm節(jié)點印象深刻,但對于晶體管密度是否是衡量競爭節(jié)點的最佳指標(biāo)褒貶不一。他們表示,在28和16nm競爭日益激烈的情況下,現(xiàn)在還不清楚誰會贏得這一重大前沿業(yè)務(wù)。
市場觀察家VLSI研究公司總裁G. Dan Hutcheson表示:“現(xiàn)在是時候擺脫這些利用節(jié)點名稱搞的市場營銷手段了,讓大家看看節(jié)點的真面目……摩爾定律總是關(guān)于密度。”
他表示,進(jìn)行芯片級別拆解的獨立分析師能夠使用公式來檢驗芯片密度。但是較大的尺寸(例如cm2)將使得對照更接近真實SoC的大小。
Gartner半導(dǎo)體集團研究副總裁Bob Johnson說:“我們需要客觀地比較節(jié)點名稱的擴展,顯示出與它們的名稱無關(guān)的維度。”
臺積電的一位發(fā)言人說,先前基于柵極密度的度量方法比現(xiàn)在基于單元高度要好得多。
她表示:“我不知道英特爾如何進(jìn)行新的計算。它的Broadwell(第一代14nm CPU)每平方毫米有1840萬個晶體管,但在新的度量方法下,每平方毫米突然有了3750萬個晶體管。他們在玩文字游戲嗎?”
臺積電發(fā)言人還注意到,密度本身并不能直接轉(zhuǎn)化為芯片尺寸。她說,布局和其他設(shè)計規(guī)則都是影響芯片尺寸和競爭力的重要因素。
分析師Hutcheson表示:“看到英特爾10nm工藝中的數(shù)字,我震驚了。”
Linley集團的David Kanter同意這種觀點,他表示:“這是令人印象深刻的密度……但英特爾提出的觀點不到生產(chǎn)就無法證實。然而,英特爾的制造工藝會繼續(xù)領(lǐng)先,問題是轉(zhuǎn)化到產(chǎn)品中的是什么。”
Kanter 稱贊英特爾的COAG晶體管進(jìn)步。然而,直到公司發(fā)布如何制造COAG器件,才能清楚能否將該設(shè)計作為一種優(yōu)化接觸電阻的新方法,進(jìn)而區(qū)分其工藝。
對于新的22FFL,Hutcheson指出,Globalfoundries 和英特爾的代工團隊都面臨著來自競爭對手在IP(知識產(chǎn)權(quán))方面的挑戰(zhàn),例如臺積電在28nm的IP。
英特爾對于其10nm工藝透露了不同以往的大量細(xì)節(jié)。
FinFETs與 FD-SOI之爭
英特爾的22FFL相比于平面28nm具有成本和功耗優(yōu)勢
英特爾將在今年年底前啟動22FFL節(jié)點,明確針對來自Globalfoundries等公司利用FD-SOI技術(shù)制造的用于移動設(shè)備和物聯(lián)網(wǎng)的同類芯片。0.5 PDK已經(jīng)準(zhǔn)備就緒,并將出現(xiàn)在6月份的1.0版本中。
相比于同行的28nm,它的工藝包括漏電流小100倍的高性能晶體管和低功耗晶體管。它的目的是通過簡化設(shè)計規(guī)則和用于14nm FinFET的內(nèi)部連接參與28nm的成本競爭。
Intel的首席財務(wù)官Smith最近表示:“我們認(rèn)為這是業(yè)界最簡單易用的FinFET工藝,服務(wù)大眾的FinFET。”
具體而言,該22FFL工藝支持:
45nm 鰭片間距,
108nm 柵極間距
90nm 采用單一圖案成形技術(shù)的金屬間距
630nm邏輯單元高度
1880 萬晶體管/mm2
0.88mm2 SRAM位單元
英特爾的第一代FinFET 22nm節(jié)點的柵極間距和金屬間距明顯松散,分別為90nm和80nm。
Bohr展示了22FFL的漏電流數(shù)據(jù),他提出的包括亞閾值、柵氧化層和結(jié)漏電流。他表示:“所有三個問題都表明節(jié)點對于任何主流技術(shù)都擁有最小的漏電流。”
英特爾拒絕提供22FL和22nm FD-SOI之間的具體比較。然而,它的內(nèi)部產(chǎn)品有的已經(jīng)被設(shè)計為22FL,并希望吸引代工客戶。
英特爾客戶和物聯(lián)網(wǎng)業(yè)務(wù)和系統(tǒng)架構(gòu)集團總裁Murthy Renduchintala說:“我們今后的路線圖在物聯(lián)網(wǎng)和網(wǎng)絡(luò)等領(lǐng)域?qū)訌V闊,這使我們能夠獲得差異化的業(yè)績。”
Globalfoundries的產(chǎn)品管理高級副總裁Alain Mutricy回應(yīng)了Intel的22FFL的消息。Mutricy說:“我們的生產(chǎn)過程完全符合生產(chǎn)要求,我們看到客戶需求旺盛,50多個客戶積極參與到諸如移動設(shè)備、物聯(lián)網(wǎng)和汽車等高增長領(lǐng)域。”
在一篇博客中,Mutricy指出,臺積電和英特爾已經(jīng)宣布了22nm工藝,這發(fā)生在Globalfoundries宣布其FD-SOI計劃的兩年后。他寫道:“這項工作展示了前所未有的創(chuàng)新,它發(fā)生在高級節(jié)點上,相比于最前沿技術(shù)又邁進(jìn)了一到兩步。”
他補充說:“德國德累斯頓的Fab 1工廠完全符合Globalfoundries的22nm工藝生產(chǎn)要求。公司計劃到2020年將德累斯頓22nm晶圓廠的產(chǎn)能提高40%。”
此外,Globalfoundries于二月份宣布,將于2019年在中國開始合資制造22nm FD-SOI產(chǎn)品,并于去年在德累斯頓進(jìn)行了后續(xù)的12nm FD-SOI工藝計劃。“我們期望其他公司追隨我們的12FDX領(lǐng)先技術(shù)。”他寫道。
臺積電發(fā)言人說:“臺積電的22ULP節(jié)點將推動更好的RF元件,它在低功耗物聯(lián)網(wǎng)市場非常具有競爭力。”
14nm的更多詳細(xì)信息,代工廠
最后,英特爾提供了關(guān)于其當(dāng)前14nm工藝(即現(xiàn)在的第三個變種14++)的更多細(xì)節(jié)。英特爾已經(jīng)在14nm節(jié)點生產(chǎn)了三代x86處理器,以及Stratix 10 FPGA。 到今年年底,也將利用14nm節(jié)點生產(chǎn)LTE調(diào)制解調(diào)器。
具體而言,英特爾的14nm節(jié)點使用:
42nm 鰭片間距
52nm 內(nèi)部連接間距
70nm 柵極間距
399nm 單元高度
3750萬晶體管mm2
0.050mm2 SRAM單元
英特爾公司互聯(lián)技術(shù)和集成總監(jiān)Ruth Brain表示,英特爾采用自對準(zhǔn)雙重圖案成形技術(shù),這可以使成本低于使用光刻蝕技術(shù)的其他芯片制造商。
英特爾并沒有公布任何新客戶的新生代工服務(wù)。不過,英特爾在代工廠主管領(lǐng)導(dǎo)的活動上,在IP和EDA專家小組中間獲得了好評。
Synopsys首席執(zhí)行官Aart De Geus表示,英特爾的定制代工廠擁有多個回頭客戶,如果你不能成功交付產(chǎn)品,就永遠(yuǎn)不會得到它。
“代工廠現(xiàn)在準(zhǔn)備好了迎接黃金時間”,ARM公司銷售和聯(lián)盟高級副總裁Will Abbey說,該公司與英特爾的代工廠合作了大約10個月。
-
英特爾
+關(guān)注
關(guān)注
60文章
9888瀏覽量
171533 -
摩爾定律
+關(guān)注
關(guān)注
4文章
632瀏覽量
78934 -
晶體管
+關(guān)注
關(guān)注
77文章
9635瀏覽量
137854
發(fā)布評論請先 登錄
相關(guān)推薦
評論