精品国产人成在线_亚洲高清无码在线观看_国产在线视频国产永久2021_国产AV综合第一页一个的一区免费影院黑人_最近中文字幕MV高清在线视频

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

關于UVM SystemVerilog驗證IP庫的性能分析和介紹

西門子EDA ? 來源:djl ? 2019-10-12 09:25 ? 次閱讀

Mentor Graphics 公司近日宣布,推出首個完全原生的UVM SystemVerilog內存驗證IP庫,該內存驗證IP庫可用于所有常用內存設備、配置和接口。目前, Mentor 驗證IP(Mentor VIP)可支持 60 多種常用外設接口和總線架構,此次庫中又新增了1600多種內存模型。由此,Mentor成為首個向ASICFPGA SoC設計人員提供完整UVM SystemVerilog驗證IP庫的公司,該驗證IP庫可滿足各類外設接口、總線協議和內存設備需求。該完整的驗證IP庫采用和行業一致的標準格式,可縮短工程師驗證運行所需時間,從而便于工程師將關注重點放在其設計中獨一無二而高價值的部分。

新推出的內存庫支持包括尖端協議在內的各種內存模型,例如用于HyperRAM 和HyperFlash內存設備的高帶寬、低管腳數目的HyperBus接口。此外,它還支持所有的動態RAM模型,包括DDR4、低功耗DDR4、混合存儲立方體以及HBM-2(高帶寬內存),和新的JESD229-2 Wide I/O-2標準。它所涵蓋的閃存模型種類齊全,包括SDIO 4.1、SDCard 4.2、eMMC 5.1、ONFI 4.0、UFS以及串行、Toggle、NAND和NOR 閃存。

賽普拉斯半導體公司(Cypress Semiconductor)產品與產業生態系統營銷副總裁 Jackson Huang表示,“我們非常高興Mentor Graphics發布其全面的內存驗證IP模型庫,特別是它支持新的HyperBus接口,我們開發HyperBus接口的目的在于達成不斷增長的產品性能目標,并在響應時間更快的同時,兼具功能的全面性。”

驗證IP旨在通過為常見接口、協議和架構提供可復用構建模塊來幫助工程師減少構建測試平臺所花費的時間。Mentor的內存驗證IP模型庫所包含的內存配置軟件允許客戶根據供應商、協議和元件編號,即時生成快速、計時精確和經過驗證的內存模型。此外,Mentor獨有的“運行過程中可重新配置”架構有助于工程師在無需重新編譯或重新開始軟件仿真的情況下,重新對資源進行二次評估。

“ASIC和FPGA項目團隊的大部分人員都已轉去研究標準UVM SystemVerilog驗證方法,但時至今日,仍沒能找到可支持原生UVM中總線協議、外設接口和內存設備的通用VIP庫,” Mentor Graphics設計驗證技術部產品營銷經理Mark Olen表示,“根據我們新推出的內存VIP庫的最初使用情況來看,不難看出為什么驗證IP是功能驗證市場中增長最快速的子細分市場之一,據電子設計自動化聯盟統計,目前該子細分市場的年支出超過1.1億美元。”

Mentor VIP庫可向工程師提供標準UVM SystemVerilog元件,這些元件對所有支持的協議采用通用架構。這有助于在同一個驗證團隊內快速部署多個協議。測試計劃、符合性測試、測試序列和協議覆蓋范圍都作為SV和XML源代碼包含在內,從而使復用、擴展和調試變得簡單。Mentor VIP元件還包含一整套協議檢查、錯誤注入和調試功能。新推出的存儲器模型可應用于所有行業標準仿真器

Mentor VIP是Mentor企業驗證平臺(EVP)的核心技術。EVP通過將高級驗證技術融合在一個綜合性平臺中,提高了ASIC和FPGA的SoC功能驗證效率。Mentor EVP集成了Questa 高級驗證解決方案、Veloce 模擬平臺和Visualizer調試環境,是全球可訪問的、高性能的數據中心資源。Mentor EVP的全球資源管理功能可為全球的項目團隊提供支持,最大限度地提高用戶生產率和驗證的總投資回報率。

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 半導體
    +關注

    關注

    334

    文章

    27063

    瀏覽量

    216492
  • 自動化
    +關注

    關注

    29

    文章

    5519

    瀏覽量

    79122
收藏 人收藏

    評論

    相關推薦

    解鎖跨國業務:國外IP節點選擇與性能分析

    在跨國業務日益頻繁的今天,國外IP節點的選擇與性能分析成為了企業實現全球化戰略的重要一環。合理的IP節點布局和卓越的性能表現,能夠顯著提升企
    的頭像 發表于 10-10 08:14 ?240次閱讀

    利用vMeasure eMobilityAnalyzer函數分析電機性能

    本文利用vMeasure eMobilityAnalyzer函數中的克拉克變換功能,將三相電機定子電流或電壓轉換為兩相電流或電壓,幫助工程師更有效地、可視化地分析電機的行為并對控制算法進行針對性的優化,從而提高電機的性能和效率
    的頭像 發表于 09-13 11:37 ?336次閱讀
    利用vMeasure eMobilityAnalyzer函數<b class='flag-5'>庫</b><b class='flag-5'>分析</b>電機<b class='flag-5'>性能</b>

    IP地址:從收集到處理

    準確的IP地址對于網絡管理、安全防護、地理定位等眾多領域都十分重要。然而,原始的IP地址數據往往存在著各種問題,如不完整、不準確、重復等,因此,對IP地址
    的頭像 發表于 08-26 11:47 ?290次閱讀
    <b class='flag-5'>IP</b>地址<b class='flag-5'>庫</b>:從收集到處理

    新思科技PCIe 7.0驗證IP(VIP)的特性

    在近期的博文《新思科技率先推出PCIe 7.0 IP解決方案,加速HPC和AI等萬億參數領域的芯片設計》中,新思科技宣布推出綜合全面的PCIe Express Gen 7(PCIe 7.0)驗證IP(VIP)解決方案,以支持高
    的頭像 發表于 07-24 10:11 ?572次閱讀
    新思科技PCIe 7.0<b class='flag-5'>驗證</b><b class='flag-5'>IP</b>(VIP)的特性

    東京裸機云多IP服務器全面分析

    東京裸機云多IP服務器是一種提供多IP地址分配和高性能網絡服務的云計算解決方案,廣泛應用于需要多IP管理和高穩定性的網絡應用。下面將從幾個方面具體
    的頭像 發表于 07-22 09:49 ?296次閱讀

    FPGA的IP軟核使用技巧

    性能測試。確保IP軟核能夠正常工作,并滿足項目的性能要求。 在驗證過程中,可以使用仿真工具進行模擬測試,或者使用實際的FPGA硬件進行驗證
    發表于 05-27 16:13

    FPGA開發如何降低成本,比如利用免費的IP內核

    驗證和測試:集成IP內核后,需要對整個設計進行驗證和測試,以確保內核的正確性和性能。這可以通過仿真、硬件在環測試或實際硬件測試來完成。 優化和迭代:根據測試結果,可能需要對設計進行
    發表于 04-28 09:41

    求助,關于MDK5中間件network靜態ip手動配置問題

    最近在研究MDK5的自帶的Middleware中間件,其中用到NetWork,ipv4及ipv6各項功能均已調通。發現MDK提供的network并沒有提供供用戶手動修改設備Ip
    發表于 04-22 08:09

    fpga驗證uvm驗證的區別

    FPGA驗證UVM驗證在芯片設計和驗證過程中都扮演著重要的角色,但它們之間存在明顯的區別。
    的頭像 發表于 03-15 15:00 ?1489次閱讀

    Xilinx FPGA NVMe主機控制器IP,高性能版本介紹應用

    NVMe Host Controller IP1介紹NVMe Host Controller IP可以連接高速存儲PCIe SSD,無需CPU和外部存儲器,自動加速處理所有的NVMe協議命令,具備
    發表于 03-09 13:56

    uvm1.1升級為uvm1.2 uvm_report_server報錯是何原因?

    ISP算法仿真中,小編會用reference model調用DPI接口用C++ 算法實現pixel算法處理,然后和DUT算法處理輸出的pixel值進行比較,比較時候發現報錯,報錯代碼如下,原因是小編把uvm1.1升級為uvm1.2了。
    的頭像 發表于 03-04 14:18 ?771次閱讀
    <b class='flag-5'>uvm</b>1.1升級為<b class='flag-5'>uvm</b>1.2 <b class='flag-5'>uvm</b>_report_server報錯是何原因?

    UVM手把手教程系列(二)Phase機制簡單介紹

    UVM中的phase,按照其是否消耗仿真時間($time打印出的時間)的特性,可以分成兩大類
    的頭像 發表于 02-29 09:26 ?1324次閱讀
    <b class='flag-5'>UVM</b>手把手教程系列(二)Phase機制簡單<b class='flag-5'>介紹</b>

    UVM手把手教程系列(一)UVM驗證平臺基礎知識介紹

    先拋開UVM,回想一下我們在平時寫完程序后,是不是肯定需要灌一個激勵給DUT,然后再從DUT獲取結果,并跟一個參考模塊進行對比,檢查結果是否正確。就像下面這個圖:
    的頭像 發表于 02-27 09:08 ?5690次閱讀
    <b class='flag-5'>UVM</b>手把手教程系列(一)<b class='flag-5'>UVM</b><b class='flag-5'>驗證</b>平臺基礎知識<b class='flag-5'>介紹</b>

    UVM環境中如何控制打印數組或隊列元素的數據量

    UVM驗證環境的項目中,經常需要使用內置的print()函數或sprint()函數打印
    的頭像 發表于 12-20 10:14 ?3847次閱讀
    在<b class='flag-5'>UVM</b>環境中如何控制打印數組或隊列元素的數據量

    UVM環境的看門狗怎么沒看住超時了?

    uvm驗證環境里一般通過objection機制來控制仿真的結束,不過在機制之外,有時還需要通過看門狗來watchdog避免仿真環境掛死,watchdog配合objection一起來控制仿真的進行與結束。
    的頭像 發表于 12-04 11:42 ?1101次閱讀