隨著IC工藝規(guī)則的縮小和工作頻率的增加,各類(lèi)元件的電氣特性不再僅僅依賴(lài)于它們的電路拓?fù)浣Y(jié)構(gòu)。組件封裝和互連的影響越來(lái)越多,決定了OEM設(shè)計(jì)師可以達(dá)到的目標(biāo)。雖然這聽(tīng)起來(lái)聲稱(chēng)封裝限制了元件的電氣特性 - 這是許多IC類(lèi)型的一個(gè)簡(jiǎn)單論據(jù) - 值得一提的是,封裝創(chuàng)新已經(jīng)啟用 產(chǎn)品之前無(wú)法達(dá)到的性?xún)r(jià)比。如果您考慮零件就緒產(chǎn)品中的組件總安裝成本,則這一事實(shí)尤為明顯。如果您無(wú)法實(shí)現(xiàn)器件的性能,而不是在焊盤(pán)上,而是在遠(yuǎn)處,那么IC電路和工藝設(shè)計(jì)人員的努力就會(huì)浪費(fèi)掉。就像數(shù)據(jù)通信中現(xiàn)在著名的“最后一公里”問(wèn)題一樣,通過(guò)“最后一厘米”保留零件的片上行為是材料科學(xué)家和機(jī)械,化學(xué),制造和電氣工程師面臨的挑戰(zhàn)推進(jìn)半導(dǎo)體封裝領(lǐng)域。
大電流,小包裝
您無(wú)需調(diào)用千針BGA中的零件類(lèi)型來(lái)了解包裝技術(shù)當(dāng)前趨勢(shì)的好處。從一些稍微簡(jiǎn)單的東西開(kāi)始,比如三腳零件,比如功率MOSFET。用于從電動(dòng)機(jī)或執(zhí)行器驅(qū)動(dòng)器到電源的應(yīng)用的開(kāi)關(guān)裝置需要高峰值電流和相當(dāng)大的隔離電壓。長(zhǎng)期以來(lái),TO-220封裝器件一直是這些產(chǎn)品的主要產(chǎn)品。新型TO-273配合相同的占地面積,省去了TO-220的螺栓孔,從而將塑料包裝延伸到金屬片頂部附近。這種修改為更大的芯片騰出空間,從而在不增加電路板面積的情況下降低了R DS(ON)器件。在比較功率MOSFET和各種封裝選項(xiàng)時(shí),R DS(ON)'footprint-area產(chǎn)品是一個(gè)有用的品質(zhì)因數(shù)。
將更大的骰子安裝到同一區(qū)域并不是包裝工程師提高功率器件性能的唯一方法。在R DS(ON) s大約10 mW的器件中,鍵合線(xiàn)電阻可能對(duì)總數(shù)產(chǎn)生很大影響。多個(gè)平行鍵合針腳可減少寄生期,但會(huì)增加制造成本。相反,一些制造商在其較大的設(shè)備中用銅帶代替接合線(xiàn),在微觀(guān)世界中實(shí)現(xiàn)了基本上在大型世界中的母線(xiàn)。
通道電阻的影響超出了體積和絕對(duì)開(kāi)關(guān)效率的考慮。功率器件的最大工作電流的關(guān)鍵是其溫升,由其總熱阻R q JA及其功耗決定。在MOS開(kāi)關(guān)中,功耗從靜態(tài)I 2 R損耗和與開(kāi)關(guān)充電和放電相關(guān)的動(dòng)態(tài)損耗之和得出一階。柵極和輸出電容。這種關(guān)系表明R DS(ON)'footprint-area品質(zhì)因數(shù)可能還不夠,特別是當(dāng)應(yīng)用程序接近部件的額定能力時(shí)。在這些情況下,您也應(yīng)該考慮熱阻。在此基礎(chǔ)上的比較表明當(dāng)前CSP趨勢(shì)(芯片級(jí)封裝)的好處之一。
便攜式產(chǎn)品就是一個(gè)很好的例子。由于電路板空間非常寶貴,您可用的功率器件選擇R DS(ON) s接近一百毫安到幾百毫安。半導(dǎo)體制造商很難通過(guò)單獨(dú)降低寄生互連電阻來(lái)提高器件在該級(jí)別的性能。例如,電池組保護(hù)電路的關(guān)鍵部件是背靠背MOS開(kāi)關(guān),用作雙向安全剖面,將電池組與其負(fù)載或其充電系統(tǒng)隔離。眾多部件符合要求,以國(guó)際整流器公司在TSSOP-8中的49美分(10,000)雙P溝道IRF7750和16焊球CSP中的1.55美元(10,000)IRF6150為代表。對(duì)其數(shù)據(jù)表進(jìn)行簡(jiǎn)要分析后發(fā)現(xiàn),盡管IRF6150的通道電阻高出20%,但其連續(xù)電流限制高出68%,并且消耗了7750的電路板空間的一半(表1)。 6150的低熱阻是CSP從芯片到電路板的短熱路徑的結(jié)果,當(dāng)您按照建議安裝時(shí),它在此配置中比TSSOP具有3比1的優(yōu)勢(shì)。但要注意細(xì)則。
CSP不是封裝工程師唯一能夠改善小功率MOS性能的技術(shù)。其他小型塑料封裝設(shè)計(jì)通過(guò)限制引線(xiàn)從封裝主體突出的程度來(lái)最小化其占用面積。這些封裝上的引線(xiàn)形狀讓人想起J形引線(xiàn),并且與鷗翼引線(xiàn)形式相比具有類(lèi)似的占位面積優(yōu)勢(shì)。東芝的TFP封裝增加了封裝本身所占用的電路板空間比例,提高了D 2 PAK(TO-263)的載流能力 - 安裝的設(shè)備超過(guò)兩倍,占地面積減少很少(參考文獻(xiàn)3)。該公司已經(jīng)分別通過(guò)HSOP8和HTSSOP8(該公司的標(biāo)準(zhǔn)SOP8和TSSOP8的電源版本)獲得了類(lèi)似的電流處理增益。這些封裝在業(yè)界幾乎無(wú)處不在,它在芯片下方設(shè)有一個(gè)大型散熱墊,當(dāng)您將其焊接到印刷電路板時(shí),它會(huì)大大降低總熱阻,或者在頂部插件中連接外部散熱器。
引線(xiàn)形式的修改偶爾會(huì)有一個(gè)有趣的轉(zhuǎn)變,就像德州儀器(TI)的99.50美元(1000)PT8000系列多相可編程集成開(kāi)關(guān)穩(wěn)壓器一樣(圖2)。該公司提供44引腳穩(wěn)壓器,有三種引線(xiàn)形式和兩種安裝選擇。您可以使用通孔引線(xiàn)水平或垂直安裝部件,也可以水平表面安裝。在所有三種配置中,與封裝一體的可焊接柄腳確保60A調(diào)節(jié)器的重量接近?磅,不會(huì)因機(jī)械沖擊或振動(dòng)而從其系泊處拉出。這個(gè)包裝可能聽(tīng)起來(lái)不像是barnburner的創(chuàng)新,但它允許OEM設(shè)計(jì)師在板面積和輪廓高度之間進(jìn)行選擇。封裝方向的靈活性可能是應(yīng)用中的成敗選擇,在5'1.5'0.5英寸處,PT8000可能是印刷電路板上最大的封裝之一,包括連接器。
更小的封裝尺寸趨勢(shì)不會(huì)使功率半導(dǎo)體受益。 Semtech已采用CSP技術(shù)用于其新型TVS(瞬態(tài)電壓抑制器)二極管陣列,例如29美分(10,000)SFC05-4多線(xiàn)抑制器。這些部件分別保護(hù)四條數(shù)據(jù)線(xiàn),即15kV空氣放電和8kV接觸放電ESD沖擊,符合IEC 61000-4-2 Level 4.與SOT23-6封裝器件相比,SFC05-4的1.5平方-mm占地面積不到電路板空間的三分之一,并且僅需要板上方0.65 mm的高度。此外,無(wú)引線(xiàn)封裝減少了器件的ESL及其產(chǎn)生的過(guò)沖。
邏輯不足,線(xiàn)性很小
具有大引腳數(shù)的高速I(mǎi)C總是代表布線(xiàn)挑戰(zhàn),因此尺寸縮小以挑戰(zhàn)印刷電路板制造能力。對(duì)這些問(wèn)題很敏感,許多供應(yīng)商在封裝周邊附近安排I/O信號(hào),并集中在中心附近的電源和接地以簡(jiǎn)化布線(xiàn)(參考文獻(xiàn)4)。與許多其他IC制造商一樣,賽靈思為其CPLD采用56引腳,0.5 mm間距CP56封裝和48至280引腳,0.8 mm間距CSP提供逃逸模式和印刷電路板設(shè)計(jì)建議。
在定義焊盤(pán),SMD(定義的焊接掩模)和NSMD(定義的非焊接掩模)的兩種方法中,大多數(shù)BGA和CSP供應(yīng)商推薦使用NSMD(圖4)。雖然兩種圖案均通過(guò)標(biāo)準(zhǔn)可焊性測(cè)試,但采用NSMD焊盤(pán)設(shè)計(jì)的電路板通過(guò)溫度循環(huán)更好,因?yàn)镾MD焊盤(pán)往往會(huì)在焊接掩模邊緣附近出現(xiàn)應(yīng)力集中,導(dǎo)致焊點(diǎn)開(kāi)裂(參考文獻(xiàn)5)。這個(gè)問(wèn)題對(duì)于非平面封裝來(lái)說(shuō)不是一個(gè)問(wèn)題,例如Fairchild用于其新的單門(mén)邏輯系列的焊盤(pán)封裝。這些部件包括六焊盤(pán)封裝中的兩線(xiàn),三線(xiàn)和四線(xiàn)功能,允許您在需要的位置添加一小滴膠合邏輯,而無(wú)需在布局上進(jìn)行大量推拉。盡管您可以在東芝,飛利浦,德州儀器和安森美半導(dǎo)體的各種SMT封裝中獲得類(lèi)似的功能,但Fairchild的競(jìng)爭(zhēng)優(yōu)勢(shì)似乎比其競(jìng)爭(zhēng)對(duì)手至少高出24%。也許同樣重要的是,飛兆半導(dǎo)體的焊盤(pán)封裝(圖片)與普通的無(wú)源元件焊接工藝兼容,因此大多數(shù)電路板制造商不必調(diào)整焊接工藝來(lái)使用這些部件。
與使用此類(lèi)封裝的其他人一樣,陸地網(wǎng)格封裝允許Fairchild解決包裝工程師必然面臨的問(wèn)題:硅的TCE(熱膨脹系數(shù))與普通有機(jī)pc的差別很大板基板材料。在傳統(tǒng)封裝中,引線(xiàn)可以減輕機(jī)械應(yīng)力,但是無(wú)引線(xiàn)封裝必須通過(guò)其他方式解決應(yīng)力。 Fairchild將其芯片安裝在小型陶瓷基板上,該基板具有類(lèi)似于硅的TCE。該公司將芯片引線(xiàn)鍵合到外部焊盤(pán),并使用有機(jī)密封劑完成封裝。在環(huán)氧樹(shù)脂/陶瓷界面處發(fā)生TCE拉鋸的某些事情,但這些應(yīng)力不會(huì)傳遞到芯片或印刷電路板,因此它們既不會(huì)影響部件的電氣性能,也不會(huì)影響安裝部件的可靠性。其他組裝選項(xiàng)包括使用柔性材料將管芯連接到有機(jī)基板,或者為了降低總熱阻,將管芯安裝到銅焊盤(pán)上,LLP(無(wú)引線(xiàn)引線(xiàn)框架封裝)也是如此。該封裝的24焊盤(pán)版本占地20平方毫米,散熱面積大于8平方毫米。由于其大的銅安裝塞和良好的互連密度,LLP已經(jīng)進(jìn)入功率線(xiàn)性應(yīng)用,如美國(guó)國(guó)家半導(dǎo)體的1.55美元(1000)LM4867。這款雙橋連接音頻功率放大器可為兩個(gè)4W負(fù)載提供2.1W功率,與20引腳TSSOP相比,電路板面積減少30%,這是下一個(gè)更大的封裝選擇。
從芯片制造商的角度來(lái)看,LLP和陸地電網(wǎng)封裝非常具有吸引力,因?yàn)樗鼈兛梢燥@著減小封裝,并在現(xiàn)有設(shè)備,固定裝置和為傳統(tǒng)塑料包裝開(kāi)發(fā)的工藝配方的基礎(chǔ)上進(jìn)行構(gòu)建。此功能可降低與不要求球柵型封裝的I/O密度的部件開(kāi)發(fā)和認(rèn)證新封裝相關(guān)的風(fēng)險(xiǎn)和成本。
提升到更密集的I/O
對(duì)于最大的引腳數(shù)功能,倒裝芯片技術(shù)的一些變化只是獲得信號(hào)訪(fǎng)問(wèn)的唯一實(shí)用方法。隨著引腳數(shù)增加到1000個(gè)焊盤(pán)以及更多,芯片成為焊盤(pán)限制,這意味著焊盤(pán)的數(shù)量和工藝的焊盤(pán)尺寸和間距規(guī)則相結(jié)合,以確定芯片的周長(zhǎng),這大于器件的有效面積要求。對(duì)于組件制造商而言,這種情況根本不經(jīng)濟(jì)。
30多年前IBM推出的倒裝芯片技術(shù)使用導(dǎo)電凸點(diǎn)將芯片連接到其載體。原始工藝使用高鉛焊料,通常為95%至97%與錫合金化,用于在350°C或更高的溫度下將芯片粘合到陶瓷基板上。隨著倒裝芯片工藝從異乎尋常走向主流,經(jīng)濟(jì)學(xué)要求一種與有機(jī)基板材料兼容的工藝,其頂部溫度限制在約240℃。該工藝的發(fā)展導(dǎo)致了許多凸點(diǎn)焊料配方和凸點(diǎn)下的冶金,以保持兼容性。當(dāng)前的環(huán)境和監(jiān)管問(wèn)題促使封裝工程師開(kāi)發(fā)出穩(wěn)健的無(wú)鉛芯片互連工藝。
通過(guò)消除在周邊或附近放置焊盤(pán)的限制,對(duì)線(xiàn)焊骰子,凸起骰子的要求可以提供超過(guò)1800個(gè)外部連接的信號(hào)路徑。這些級(jí)別的密集I/O封裝可從包裝代工廠(chǎng)獲得,例如Amkor Technologies和ChipPAC。即使是為傳統(tǒng)線(xiàn)鍵合裝配而設(shè)計(jì)的骰子也可以受益于Unitive Electronics,MCNC和其他公司提供的碰撞工藝。一旦發(fā)生碰撞,骰子就可以流入幾種可用的倒裝芯片封裝工藝中,從而縮小占位面積,降低電感,降低熱阻。
包裝工程師已經(jīng)實(shí)現(xiàn)了重要的RFIC成本降低,就像它們對(duì)頻譜較低端的產(chǎn)品一樣。傳統(tǒng)上,RFIC占據(jù)了大而重且昂貴的氣腔陶瓷封裝。像摩托羅拉這樣擁有小型廉價(jià)射頻產(chǎn)品的大量股份的公司已開(kāi)發(fā)出RFIC封裝,用于低于2 GHz工作的低成本表面貼裝器件。 Microsemi和Endwave最近獲得了以毫米波頻率工作的RF倒裝芯片的專(zhuān)利。
盡管光子器件制造商的市場(chǎng)增長(zhǎng)迅速,但導(dǎo)致平均元件價(jià)格下降的壓力仍然很慢。隨著自動(dòng)化剛剛開(kāi)始出現(xiàn),一些最大的制造商可能會(huì)看到他們的增長(zhǎng)受到缺乏包裝容量的限制。當(dāng)然,一個(gè)人的需求是另一個(gè)人的機(jī)會(huì),所以我們可以期待包裝技術(shù)的未來(lái)發(fā)展也能應(yīng)對(duì)這些挑戰(zhàn)。
縮略語(yǔ) BGA:球柵陣列 CSP:芯片級(jí)封裝 CPLD:復(fù)雜的可編程邏輯器件 ESL:等效串聯(lián)電感 FEA:有限元陣列 FPGA:精細(xì)間距網(wǎng)格陣列 LLP:無(wú)引線(xiàn)引線(xiàn)框架封裝 NSMD:非焊料掩模定義 RFIC:射頻集成電路 SOP:小外形封裝 SMD:焊接掩模定義 SMT:表面貼裝技術(shù) TCE:熱膨脹系數(shù) TFP:薄扁平封裝 TSSOP:薄縮小外形封裝 TVS:瞬態(tài)電壓抑制器 |
-
半導(dǎo)體封裝
+關(guān)注
關(guān)注
4文章
254瀏覽量
13728 -
PCB打樣
+關(guān)注
關(guān)注
17文章
2968瀏覽量
21659 -
華強(qiáng)PCB
+關(guān)注
關(guān)注
8文章
1831瀏覽量
27727 -
華強(qiáng)pcb線(xiàn)路板打樣
+關(guān)注
關(guān)注
5文章
14629瀏覽量
42990
發(fā)布評(píng)論請(qǐng)先 登錄
相關(guān)推薦
評(píng)論