精品国产人成在线_亚洲高清无码在线观看_国产在线视频国产永久2021_国产AV综合第一页一个的一区免费影院黑人_最近中文字幕MV高清在线视频

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

串擾的仿真分析

8Upu_Interflow ? 來源:YXQ ? 2019-08-14 09:13 ? 次閱讀

在實際的設計中,板層特性(如厚度,介質常數等)以及線長、線寬、線距、信號的上升時間等都會對串擾有所影響。

下面結合使用Mentor Graphie公司的信號完整性仿真軟件Hyperlynx,對上述的影響串擾的因素進行分析。

首先在Hyperlynx中建立兩線串擾的模型,如圖4所示,設兩線的線寬為5 mil,線長為6 in,線距為5 mil,兩線均為頂層微帶線,特性阻抗為49.5Ω,兩線都端接50Ω的電阻,以消除反射的影響。

干擾線的驅動器采用CMOS工藝器件的IBIS模型,電壓為3.3 V,頻率為100 MHz。PCB的介電常數為4.3,六層板,其疊層結構如圖5所示。

圖4:兩線串擾模型

圖5:PCB疊層結構

1耦合長度對串擾的影響

改變兩線的耦合長度,分別將耦合長度設置為3 in,6 in,10 in,其他設置不變。

圖6(a)是耦合長度為3 in的串擾波形,其中近端串擾峰值為126.34 mV,遠端為43.01 mV;圖6(b)是耦合長度為6 in的串擾波形,其近端串擾峰值為153.23 mV,遠端為99.46 mV;圖6(c)是耦合長度為10 in的串擾波形,其近端串擾峰值為153.23 mV,遠端為163.98 mV。

由此可見,對于遠端串擾峰值與耦合長度成正比,耦合長度越長,串擾越大;而對于近端串擾,當耦合長度小于飽和長度時,串擾將隨著耦合長度的增加而增加,但是當耦合長度大于飽和長度時,近端串擾值將為一個穩定值。

圖6:不同耦合長度的仿真結果

2線間距對串擾的影響

以下是保持其他設置不變,考察線間距的改變對串擾的影響。分別設置線距為5 mil,15 mil,仿真波形如圖7所示。

圖7:不同線間距的仿真結果

由圖7可知,當線間距為5 mil時,近段串擾峰值為153.23 mV,遠端為99.46 mV;而線間距為15 mil時,近端串擾峰值為33.40 mV,遠端為40.49 mV。

可見隨著線間距的增大,無論是近端還是遠端串擾都將減小,當線間距大于等于線寬的3倍時,串擾已經很小。

3上升時間對串擾的影響

下面考察上升沿時間的變化對串擾的影響,其他設置保持不變。分別設置驅動器為CMOS 3.3 V MEDI—UM;CMOS 3.3 V FAST;CMOS 3.3 V ULTRA—FAST,仿真波形如圖8所示。

圖8:不同驅動器設置的仿真結果

圖8(a)中的近端串擾峰值為153.9 mV,遠端串擾為46.3 mV;圖8(b)中近端串擾峰值為153.2 mV,遠端串擾為99.5 mV;圖8(c)中近段串擾峰值為153.2 mV,遠端串擾為349.9 mV。

可見,當上升沿時間縮短時,遠端串擾噪聲越來越大。

對于近端串擾來說,如果與傳輸線的時延相比,上升時間較短,則近端串擾與上升時間無關;而如果與傳輸線時遲相比,上升時間較長,則近端串擾噪聲與上升時間有關(隨著上升沿時間的減小,近端串擾變大)。

4介質層厚度對串擾的影響

在PCB的疊層編輯器中將介質層厚度分別設置為3 mil和6 mil,其他設置不變,仿真波形如圖9所示。

圖9:不同介質層厚度的仿真結果

考察以上的仿真波形可知,當介質層厚度為3 mil時,近端串擾峰值為153.2 mV,遠端串擾為99.5 mV;當介質層厚度為6 mil時,近端串擾峰值為277.3 mV,遠端串擾為163.9 mV。

可見,隨著介質層厚度的減小,串擾也將變小。

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 串擾
    +關注

    關注

    4

    文章

    189

    瀏覽量

    26932
  • 仿真分析
    +關注

    關注

    3

    文章

    104

    瀏覽量

    33633

原文標題:龍泉寺,一夜之間被刷屏的神秘組織!

文章出處:【微信號:Interflow-Platform,微信公眾號:WPR】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏

    評論

    相關推薦

    博眼球還是真本事?參考平面不完整信號反而好

    改善的設計方法據說有兩種:很多人知道的方法:信號線之間通過“包地”改善……幾乎只有高速先生知道的方法:信號線之間通過“割地”改善
    的頭像 發表于 11-11 17:26 ?188次閱讀
    博眼球還是真本事?參考平面不完整信號<b class='flag-5'>串</b><b class='flag-5'>擾</b>反而好

    高頻電路設計中的問題

    在高頻電路的精密布局中,信號線的近距離平行布線往往成為引發“”現象的潛在因素。,這一術語描述的是未直接相連的信號線間因電磁耦合而產生的不期望噪聲信號,它如同電路中的隱形干擾源,
    的頭像 發表于 09-25 16:04 ?187次閱讀

    信號的介紹

    信號(Crosstalk)是指在信號傳輸過程中,一條信號線上的信號對相鄰信號線產生的干擾,這種干擾是由于電磁場耦合或直接電容、電感耦合引起的。根據耦合類型和位置的不同,信號主要
    的頭像 發表于 09-12 08:08 ?1064次閱讀
    信號的<b class='flag-5'>串</b><b class='flag-5'>擾</b>介紹

    M9航空接口3芯如何減少

    德索工程師說道要減少M9航空接口3芯的,首先需要深入了解產生的原因。通常是由于電磁耦
    的頭像 發表于 04-26 16:11 ?359次閱讀
    M9航空接口3芯如何減少<b class='flag-5'>串</b><b class='flag-5'>擾</b>

    嵌入式開發中引起的原因是什么?

    電路布線常會有的風險,最后簡單說明幾個減小串的方法,常見增大走線間距、使兩導體的有風險的區域最小化、相鄰層走線時傳輸線互相彼此垂直
    發表于 03-07 09:30 ?1804次閱讀
    嵌入式開發中引起<b class='flag-5'>串</b><b class='flag-5'>擾</b>的原因是什么?

    在PCB設計中,如何避免?

    在PCB設計中,如何避免? 在PCB設計中,避免是至關重要的,因為可能導致信號失真、
    的頭像 發表于 02-02 15:40 ?1702次閱讀

    PCB產生的原因及解決方法

    PCB產生的原因及解決方法? PCB(印刷電路板)是電子產品中非常重要的組成部分,它連接著各種電子元件,并提供電氣連接和機械支撐。在 PCB 設計和制造過程中,是一個常見的問題
    的頭像 發表于 01-18 11:21 ?1915次閱讀

    減少的方法有哪些

    是PCB(Printed Circuit Board)中走線之間產生的不需要的噪聲(電磁耦合)。會對時鐘信號、周期和控制信號、數據傳輸線以及I/O產生不利影響。
    的頭像 發表于 01-17 15:02 ?1730次閱讀
    減少<b class='flag-5'>串</b><b class='flag-5'>擾</b>的方法有哪些

    如何使用SigXplorer進行仿真

    (Crosstalk)是信號完整性(SignalIntegrity)中的核心問題之一,尤其在當今的高密度電路板設計中,其影響愈發顯著。當電路板上的走線密度增大時,各線路間的電磁耦合增強,
    的頭像 發表于 01-06 08:12 ?2292次閱讀
    如何使用SigXplorer進行<b class='flag-5'>串</b><b class='flag-5'>擾</b>的<b class='flag-5'>仿真</b>

    怎么樣抑制PCB設計中的

    空間中耦合的電磁場可以提取為無數耦合電容和耦合電感的集合,其中由耦合電容產生的信號在受害網絡上可以分成前向串擾和反向Sc,這個兩個信號極性相同;由耦合電感產生的
    發表于 12-28 16:14 ?316次閱讀
    怎么樣抑制PCB設計中的<b class='flag-5'>串</b><b class='flag-5'>擾</b>

    ADC電路中造成串的原因?如何消除?

    是ADI的SAR型 18位單通道全差分輸入的ADC。ADC的后端是MCU,MCU將數字信號處理之后再畫到顯示屏上顯示實時波形。 調試發現顯示的信號有,表現為某一路信號懸空之后,相鄰的那一路信號
    發表于 12-18 08:27

    什么是crosstalk?它是如何產生的?

    是芯片后端設計中非常普遍的現象,它會造成邏輯信號的預期之外的變化。消除的影響是后端的一個重要課題。
    的頭像 發表于 12-06 15:38 ?1063次閱讀

    什么是?該如何處理它?

    什么是?該如何處理它?
    的頭像 發表于 12-05 16:39 ?797次閱讀
    什么是<b class='flag-5'>串</b><b class='flag-5'>擾</b>?該如何處理它?

    “一秒”讀懂對信號傳輸時延的影響

    “一秒”讀懂對信號傳輸時延的影響
    的頭像 發表于 11-28 17:07 ?561次閱讀
    “一秒”讀懂<b class='flag-5'>串</b><b class='flag-5'>擾</b>對信號傳輸時延的影響

    哪些原因會導致 BGA

    哪些原因會導致 BGA
    的頭像 發表于 11-27 16:05 ?385次閱讀