精品国产人成在线_亚洲高清无码在线观看_国产在线视频国产永久2021_国产AV综合第一页一个的一区免费影院黑人_最近中文字幕MV高清在线视频

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

PCB時抗靜電放電有什么技巧

PCB線路板打樣 ? 來源:davidli88 ? 作者:davidli88 ? 2020-04-01 17:40 ? 次閱讀

pcb板的設計當中,可以通過分層、恰當的布局布線和安裝實現PCB的抗ESD設計。通過調整PCB布局布線,能夠很好地防范ESD。*盡可能使用多層PCB,相對于雙面PCB而言,地平面和電源平面,以及排列緊密的信號線-地線間距能夠減小共模阻抗和感性耦合,使之達到雙面PCB的1/10到1/100。對于頂層和底層表面都有元器件、具有很短連接線。

來自人體、環境甚至電子設備內部的靜電對于精密的半導體芯片會造成各種損傷,例如穿透元器件內部薄的絕緣層;損毀MOSFET和CMOS元器件的柵極;CMOS器件中的觸發器鎖死;短路反偏的PN結;短路正向偏置的PN結;熔化有源器件內部的焊接線或鋁線。為了消除靜電釋放(ESD)對電子設備的干擾和破壞,需要采取多種技術手段進行防范。

在pcb板的設計當中,可以通過分層、恰當的布局布線和安裝實現PCB的抗ESD設計。在設計過程中,通過預測可以將絕大多數設計修改僅限于增減元器件。通過調整PCB布局布線,能夠很好地防范ESD。以下是一些常見的防范措施。

*盡可能使用多層PCB,相對于雙面PCB而言,地平面和電源平面,以及排列緊密的信號線-地線間距能夠減小共模阻抗和感性耦合,使之達到雙面PCB的1/10到1/100。盡量地將每一個信號層都緊靠一個電源層或地線層。對于頂層和底層表面都有元器件、具有很短連接線以及許多填充地的高密度PCB,可以考慮使用內層線。

*對于雙面PCB來說,要采用緊密交織的電源和地柵格。電源線緊靠地線,在垂直和水平線或填充區之間,要盡可能多地連接。一面的柵格尺寸小于等于60mm,如果可能,柵格尺寸應小于13mm。

*確保每一個電路盡可能緊湊。

*盡可能將所有連接器都放在一邊。

*如果可能,將電源線從卡的中央引入,并遠離容易直接遭受ESD影響的區域。

*在引向機箱外的連接器(容易直接被ESD擊中)下方的所有PCB層上,要放置寬的機箱地或者多邊形填充地,并每隔大約13mm的距離用過孔將它們連接在一起。

*在卡的邊緣上放置安裝孔,安裝孔周圍用無阻焊劑的頂層和底層焊盤連接到機箱地上。

*PCB裝配時,不要在頂層或者底層的焊盤上涂覆任何焊料。使用具有內嵌墊圈的螺釘來實現PCB與金屬機箱/屏蔽層或接地面上支架的緊密接觸。

*在每一層的機箱地和電路地之間,要設置相同的“隔離區”;如果可能,保持間隔距離為0.64mm。

*在卡的頂層和底層靠近安裝孔的位置,每隔100mm沿機箱地線將機箱地和電路地用1.27mm寬的線連接在一起。與這些連接點的相鄰處,在機箱地和電路地之間放置用于安裝的焊盤或安裝孔。這些地線連接可以用刀片劃開,以保持開路,或用磁珠/高頻電容的跳接。

*如果電路板不會放入金屬機箱或者屏蔽裝置中,在電路板的頂層和底層機箱地線上不能涂阻焊劑,這樣它們可以作為ESD電弧的放電極。

*要以下列方式在電路周圍設置一個環形地:

(1)除邊緣連接器以及機箱地以外,在整個外圍四周放上環形地通路。

(2)確保所有層的環形地寬度大于2.5mm。

(3)每隔13mm用過孔將環形地連接起來。

(4)將環形地與多層電路的公共地連接到一起。

(5)對安裝在金屬機箱或者屏蔽裝置里的雙面板來說,應該將環形地與電路公共地連接起來。不屏蔽的雙面電路則應該將環形地連接到機箱地,環形地上不能涂阻焊劑,以便該環形地可以充當ESD的放電棒,在環形地(所有層)上的某個位置處至少放置一個0.5mm寬的間隙,這樣可以避免形成一個大的環路。信號布線離環形地的距離不能小于0.5mm。

*在能被ESD直接擊中的區域,每一個信號線附近都要布一條地線。

*I/O電路要盡可能靠近對應的連接器。

*對易受ESD影響的電路,應該放在靠近電路中心的區域,這樣其他電路可以為它們提供一定的屏蔽作用。

*通常在接收端放置串聯的電阻和磁珠,而對那些易被ESD擊中的電纜驅動器,也可以考慮在驅動端放置串聯的電阻或磁珠。

*通常在接收端放置瞬態保護器。用短而粗的線(長度小于5倍寬度,最好小于3倍寬度)連接到機箱地。從連接器出來的信號線和地線要直接接到瞬態保護器,然后才能接電路的其他部分。

*在連接器處或者離接收電路25mm的范圍內,要放置濾波電容

(1)用短而粗的線連接到機箱地或者接收電路地(長度小于5倍寬度,最好小于3倍寬度)。

(2)信號線和地線先連接到電容再連接到接收電路。

*要確保信號線盡可能短。

*信號線的長度大于300mm時,一定要平行布一條地線。

*確保信號線和相應回路之間的環路面積盡可能小。對于長信號線每隔幾厘米便要調換信號線和地線的位置來減小環路面積。

*從網絡中心位置驅動信號進入多個接收電路。

*確保電源和地之間的環路面積盡可能小,在靠近集成電路芯片每一個電源管腳的地方放置一個高頻電容。

*在距離每一個連接器80mm范圍以內放置一個高頻旁路電容。

*在可能的情況下,要用地填充未使用的區域,每隔60mm距離將所有層的填充地連接起來。

*確保在任意大的地填充區(大約大于25mm×6mm)的兩個相反端點位置處要與地連接。

*電源或地平面上開口長度超過8mm時,要用窄的線將開口的兩側連接起來。

*復位線、中斷信號線或者邊沿觸發信號線不能布置在靠近PCB邊沿的地方。

*將安裝孔同電路公地連接在一起,或者將它們隔離開來。

(1)金屬支架必須和金屬屏蔽裝置或者機箱一起使用時,要采用一個零歐姆電阻實現連接。

(2)確定安裝孔大小來實現金屬或者塑料支架的可靠安裝,在安裝孔頂層和底層上要采用大焊盤,底層焊盤上不能采用阻焊劑,并確保底層焊盤不采用波峰焊工藝進行焊接。

*不能將受保護的信號線和不受保護的信號線并行排列。

*要特別注意復位、中斷和控制信號線的布線。

(1)要采用高頻濾波。

(2)遠離輸入和輸出電路。

(3)遠離電路板邊緣。

*PCB要插入機箱內,不要安裝在開口位置或者內部接縫處。

*要注意磁珠下、焊盤之間和可能接觸到磁珠的信號線的布線。有些磁珠導電性能相當好,可能會產生意想不到的導電路徑。

*如果一個機箱或者主板要內裝幾個電路板,應該將對靜電最敏感的電路板放在最中間。

責任編輯:ct

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • pcb
    pcb
    +關注

    關注

    4294

    文章

    22776

    瀏覽量

    393232
  • 華強pcb線路板打樣

    關注

    5

    文章

    14629

    瀏覽量

    42794
收藏 人收藏

    評論

    相關推薦

    靜電放電發生器的操控模式和釋放模式哪些

    靜電放電(ESD)發生器是用于模擬靜電放電事件的測試設備,它們用于測試電子設備對靜電放電的敏感性
    的頭像 發表于 05-19 16:51 ?843次閱讀

    M9航空母頭7針能抗靜電

    德索工程師說道M9航空母頭7針在設計時充分考慮了抗靜電的需求,M9航空母頭7針的插針和插孔采用了具有抗靜電性能的材料,這些材料能夠有效地抑制靜電的積聚和放電
    的頭像 發表于 05-15 15:29 ?210次閱讀
    M9航空母頭7針能<b class='flag-5'>抗靜電</b>嗎

    關于靜電放電保護:如何防止靜電放電損傷

    如何防止靜電放電損傷呢?首先當然改變壞境從源頭減少靜電(比如減少摩擦、少穿羊毛類毛衣、控制空氣溫濕度等),當然這不是我們今天討論的重點。
    發表于 01-24 14:24 ?692次閱讀
    關于<b class='flag-5'>靜電</b><b class='flag-5'>放電</b>保護:如何防止<b class='flag-5'>靜電放電</b>損傷

    請問穩壓器LTM4644的抗靜電等級是多少?

    μModule電源穩壓器LTM4644的抗靜電等級多少?能耐多少kV的靜電電壓呢? 人體接觸靜電電壓值(HBM)多少?
    發表于 01-05 07:10

    ESD靜電放電的原理和危害

    ESD靜電放電的原理和危害? ESD靜電放電是指當兩個物體之間的靜電累積達到一定程度時,電荷會突然釋放,產生電流并發出明顯的火花或響聲。在日
    的頭像 發表于 01-03 14:29 ?1935次閱讀

    ESD靜電放電幾種主要的破壞機制 ESD失效的原因

    ESD靜電放電幾種主要的破壞機制 ESD失效的原因? 靜電放電(ESD)是由于靜電的積累導致電
    的頭像 發表于 01-03 13:42 ?3483次閱讀

    如何控制元器件靜電放電損傷的產生

    最容易在導電材料上產生,因此選擇具有良好防靜電性能的材料是防止靜電放電損傷的基礎。常見的防靜電材料包括抗靜電塑料、抗靜電硅膠等,這些材料能夠
    的頭像 發表于 01-03 11:43 ?423次閱讀

    控制靜電放電的三個基本原則

    控制靜電放電的三個基本原則? 控制靜電放電是一項關鍵的工程問題,尤其是在現代工業中。靜電放電不僅
    的頭像 發表于 01-03 11:00 ?1769次閱讀

    靜電放電問題典型案例分析

    這期我帶大家繼續進行靜電放電問題典型案例分析,前篇文章分別介紹了復位信號、DC-DC芯片設計問題引發的靜電放電問題;這篇文章將介紹軟件設計、PCB
    的頭像 發表于 12-11 10:03 ?1092次閱讀

    靜電放電問題典型案例分析

    從這期開始我將帶大家進入靜電放電問題的典型案例分析,通過具體的實際案例以幫助大家消化前面的知識,并通過典型案例的分析為后面靜電放電設計做鋪墊。
    的頭像 發表于 11-29 09:17 ?971次閱讀
    <b class='flag-5'>靜電</b><b class='flag-5'>放電</b>問題典型案例分析

    靜電放電發生器原理 靜電放電發生器的主要用途 靜電發生器怎么使用

    靜電放電發生器原理 靜電放電發生器的主要用途 靜電發生器怎么使用? 靜電
    的頭像 發表于 11-23 10:07 ?1920次閱讀

    對設計PCB時的抗靜電放電方法簡單介紹

    PCB板的設計當中,可以通過分層、恰當的布局布線和安裝實現PCB的抗ESD設計。在設計過程中,通過預測可以將絕大多數設計修改僅限于增減元器件。通過調整PCB布局布線,能夠很好地防范ESD。以下是一些常見的防范措施。
    發表于 11-20 15:28 ?412次閱讀

    靜電放電電流環路的干擾機理分析

    靜電放電過程中靜電干擾主要通過三種間接耦合方式干擾敏感源,即電場耦合、磁場耦合、地彈。前文已經深入分析了靜電放電過程中的電場耦合,今天就談談
    的頭像 發表于 10-30 14:24 ?2136次閱讀
    <b class='flag-5'>靜電</b><b class='flag-5'>放電</b>電流環路的干擾機理分析

    三極管和MOS管抗靜電?|深圳比創達EMCa

    和MOS管抗靜電都有一定了解了吧,有疑問和不懂的想了解可以隨時咨詢深圳比創達這邊。今天就先說到這,下次給各位講解些別的內容,咱們下回見啦!也可以關注我司wx公眾平臺:深圳比創達EMC!以上就是深圳市比
    發表于 09-25 10:56

    三極管和MOS管抗靜電

    三極管和MOS管抗靜電?|深圳比創達EMC
    的頭像 發表于 09-25 10:54 ?680次閱讀
    三極管和MOS管<b class='flag-5'>抗靜電</b>?