PCB上的任何一條走線在通過高頻信號的情況下都會對該信號造成時延時,蛇形走線的主要作用是補償“同一組相關”信號線中延時較小的部分,這些部分通常是沒有或比其它信號少通過另外的邏輯處理;最典型的就是時鐘線,通常它不需經過任何其它邏輯處理,因而其延時會小于其它相關信號。
高速數字PCB板的等線長是為了使各信號的延遲差保持在一個范圍內,保證系統在同一周期內讀取的數據的有效性(延遲差超過一個時鐘周期時會錯讀下一周期的數據),一般要求延遲差不超過1/4時鐘周期,單位長度的線延遲差也是固定的,延遲跟線寬,線長,銅厚,板層結構有關,但線過長會增大分布電容和分布電感,使信號質量,所以時鐘IC引腳一般都接RC端接,但蛇形走線并非起電感的作用,相反的,電感會使信號中的上升元中的高次諧波相移,造成信號質量惡化,所以要求蛇形線間距最少是線寬的兩倍,信號的上升時間越小就越易受分布電容和分布電感的影響。
因為應用場合不同具不同的作用,如果蛇形走線在電腦板中出現,其主要起到一個濾波電感的作用,提高電路的抗干擾能力,電腦主機板中的蛇形走線,主要用在一些時鐘信號中,如CIClk,AGPClk,它的作用有兩點:
1、阻抗匹配
2、濾波電感。對一些重要信號,如INTEL HUB架構中的HUBLink,一共13根,跑233MHz,要求必須嚴格等長,以消除時滯造成的隱患,繞線是唯一的解決辦法。一般來講,蛇形走線的線距》=2倍的線寬。PCI板上的蛇行線就是為了適應PCI 3MHzClock的線長要求。若在一般普通PCB板中,是一個分布參數的 LC濾波器,還可作為收音機天線的電感線圈,短而窄的蛇形走線可做保險絲等等.
聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。
舉報投訴
相關推薦
注意寬度。
蛇形路由設計
6、必須注意特定區域焊盤的散熱
很顯然,散熱越好,元器件的工作性能就越好,因此PCB設計工程師需要注意如何設計和布局PCB, 防止熱量在某些區域堆積 。
焊盤的熱量耗散
發表于 11-20 10:32
在PCB布局布線時,很多新人工程師可能會聽見這種說法,類似于“PCB蛇形線越多,就顯得板子高級”,雖然蛇形
發表于 10-15 13:56
?249次閱讀
一站式PCBA智造廠家今天為大家講講蛇形走線設計在電路板布線中有什么用?蛇形走
發表于 08-20 09:18
?280次閱讀
PCB(Printed Circuit Board)螺旋走線是一種在 PCB 設計中常用的布線方式。它通過將導線以螺旋狀的形式布置在 PCB
發表于 08-06 17:28
?320次閱讀
PCB走線是將電路設計中的電氣信號通過導線連接到PCB板上而形成的電路。這些導線被稱為“走線”,
發表于 04-15 17:43
?1254次閱讀
差分走線是一種在高速PCB設計中常用的信號傳輸方式,它與射頻走線有一定的關聯,但也有其獨特的特點和應用場景。
發表于 04-10 16:26
?1978次閱讀
AD軟件提供了比較智能的走線模式切換功能,可以根據個人習慣進行切換,能有效的提高了PCB設計效率。
發表于 03-28 09:37
?1070次閱讀
電路板上的蛇形走線(也被稱為蛇行、蜿蜒或曲折布線)是PCB設計中一種常見的技術。這種走線方式在信
發表于 02-01 18:07
?2655次閱讀
Tool里選Interactive length tuning要先布好線再改成蛇形,這里用的是布線時直接走蛇形:先P->T布線,再Shift+A切換成
發表于 01-15 10:44
?571次閱讀
由于 PCB 板的密度越來越高,許多 PCB LAYOUT 工程師在走線的過程中,較容易出現一種失誤,即時鐘信號等高速信號網絡,在多層的 PCB
發表于 01-08 15:33
?1343次閱讀
和設計工程師頭痛。
EMC與電磁能的產生、傳播和接收密切相關,PCB設計中不希望出現EMC。電磁能來自多個源頭,它們混合在一起,因此必須特別小心,確保不同的電路、走線、過孔和PCB材料
發表于 12-19 09:53
在設計數據從原理圖階段轉移到PCB設計階段之后,進行PCB設計布局布線時,就需要提前定義好設計規則Design Rule。后續的整個PCB設計都需要遵守規則定義。包括基本的電氣規則(間距,短路斷路),布線規則(線寬,
發表于 12-14 16:47
?300次閱讀
差分線pcb走線原則? 差分線是PCB設計中非常重要的一個部分,它的設計和走線原則可以直接影響到
發表于 12-07 18:09
?4607次閱讀
PCB設計的時候采用哪種走線形式更好? 在PCB設計中,采用合適的走線形式對電路的性能和可靠性都有著重要的影響。以下是幾種常見的走線形式,它
發表于 12-07 14:24
?900次閱讀
詳解高密 PCB走線布線的垂直導電結構 (VeCS)
發表于 11-28 17:00
?1562次閱讀
評論