精品国产人成在线_亚洲高清无码在线观看_国产在线视频国产永久2021_国产AV综合第一页一个的一区免费影院黑人_最近中文字幕MV高清在线视频

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

PCB設計中防止串擾的方法有哪些

tG75_cn_maxwell ? 來源:ct ? 2019-08-19 15:10 ? 次閱讀

串擾(CrossTalk)是指PCB上不同網絡之間因較長的平行布線引起的相互干擾,主要是由于平行線間的分布電容和分布電感的作用。克服串擾的主要措施有:

加大平行布線的間距,遵循3W規則。

在平行線間插入接地的隔離線。

減小布線層與地平面的距離。

3W規則

為了減少線間串擾,應保證線間距足夠大,當線中心間距不少于3倍線寬時,則可保持70%的電場不互相干擾,稱為3W規則。如要達到98%的電場不互相干擾,可使用10W的間距。

PCB設計中防止串擾的方法有哪些

在實際PCB設計中,3W規則并不能完全滿足避免串擾的要求。

按實踐經驗,如果沒有屏蔽地線的話,印制信號線之間大于lcm以上的距離才能很好地防止串擾,因此在PCB線路布線時,就需要在噪聲源信號(如時鐘走線)與非噪聲源信號線之間,及受EFTlB、ESD等干擾的“臟“線與需要保護的“干凈”線之間,不但要強制使用3W規則,而且還要進行屏蔽地線包地處理,以防止串擾的發生。

此外,為避免PCB中出現串擾,也應該從PCB設計和布局方面來考慮,例如:

1.根據功能分類邏輯器件系列,保持總線結構被嚴格控制。

2.最小化元器件之間的物理距離。

3.高速信號線及元器件(如晶振)要遠離I/()互連接口及其他易受數據干擾及耦合影響的區域。

4.對高速線提供正確的終端。

5.避免長距離互相平行的走線布線,提供走線間足夠的間隔以最小化電感耦合。

6.相臨層(微帶或帶狀線)上的布線要互相垂直,以防止層間的電容耦合。

7.降低信號到地平面的距離間隔。

8.分割和隔離高噪聲發射源(時鐘、I/O、高速互連),不同的信號分布在不同的層中。

9.盡可能地增大信號線間的距離,這可以有效地減少容性串擾。

10.降低引線電感,避免電路使用具有非常高阻抗的負載和非常低阻抗的負載,盡量使模擬電路負載阻抗穩定在loQ~lokQ之間。因為高阻抗的負載將增加容性串擾,在使用非常高阻抗負載的時候,由于工作電壓較高,導致容性串擾增大,而在使用非常低阻抗負載的時候,由于工作電流很大,感性串擾將增加。

11.將高速周期信號布置在PCB酌內層。

12.使用阻抗匹配技術,以保BT證信號完整性,防止過沖。

13.注意對具有快速上升沿(tr≤3ns)的信號,進行包地等防串擾處理,將一些受EFTlB或ESD干擾且未經濾波處理的信號線布置在PCB的邊緣。

14.盡量采用地平面,使用地平面的信號線相對于不使用地平面的信號線來說將獲得15~20dB的衰減。

15.信號高頻信號和敏感信號進行包地處理,雙面板中使用包地技術將獲得10~15dB的衰減。

16.使用平衡線,屏蔽線或同軸線。

17.對騷擾信號線和敏感線進行濾波處理。

18.合理設置層和布線,合理設置布線層和布線間距,減小并行信號長度,縮短信號層與平面層的間距,增大信號線間距,減小并行信號線長度(在關鍵長度范圍內),這些措施都可以有效減小串擾。

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • pcb
    pcb
    +關注

    關注

    4292

    文章

    22768

    瀏覽量

    393174

原文標題:好好讀術,PCB設計中防止串擾的方法不止3W規則

文章出處:【微信號:cn_maxwell,微信公眾號:快點PCB平臺】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏

    評論

    相關推薦

    緩解ADC存儲器方法

    電子發燒友網站提供《緩解ADC存儲器方法.pdf》資料免費下載
    發表于 09-06 10:15 ?0次下載
    緩解ADC存儲器<b class='flag-5'>串</b><b class='flag-5'>擾</b>的<b class='flag-5'>方法</b>

    PCB設計的常見問題哪些?

    一站式PCBA智造廠家今天為大家講講PCB設計的常見問題哪些?PCB設計布局時容易出現的五大常見問題。在電子產品的開發過程
    的頭像 發表于 05-23 09:13 ?580次閱讀
    <b class='flag-5'>PCB設計</b><b class='flag-5'>中</b>的常見問題<b class='flag-5'>有</b>哪些?

    嵌入式開發引起的原因是什么?

    電路布線常會有的風險,最后簡單說明幾個減小串方法,常見增大走線間距、使兩導體的
    發表于 03-07 09:30 ?1701次閱讀
    嵌入式開發<b class='flag-5'>中</b>引起<b class='flag-5'>串</b><b class='flag-5'>擾</b>的原因是什么?

    PCB設計是什么意思?如何減少PCB設計呢?

    幾乎所有電子設備的制造過程都使用焊料,通過焊料將電子元器件與PCB連接起來。在以前,通常選用的都是焊料,但是目前,最受歡迎的應該是無鉛焊料。
    的頭像 發表于 02-27 17:29 ?1511次閱讀
    <b class='flag-5'>PCB設計</b><b class='flag-5'>中</b>的<b class='flag-5'>串</b><b class='flag-5'>擾</b>是什么意思?如何減少<b class='flag-5'>PCB設計</b><b class='flag-5'>中</b>的<b class='flag-5'>串</b><b class='flag-5'>擾</b>呢?

    PCB設計,如何避免

    PCB設計,如何避免? 在PCB設計,避免
    的頭像 發表于 02-02 15:40 ?1346次閱讀

    PCB產生的原因及解決方法

    PCB產生的原因及解決方法? PCB(印刷電路板)是電子產品中非常重要的組成部分,它連接著各種電子元件,并提供電氣連接和機械支撐。在
    的頭像 發表于 01-18 11:21 ?1532次閱讀

    減少方法哪些

    一些方法盡量降低的影響。那么減少方法哪些
    的頭像 發表于 01-17 15:02 ?1400次閱讀
    減少<b class='flag-5'>串</b><b class='flag-5'>擾</b>的<b class='flag-5'>方法</b><b class='flag-5'>有</b>哪些

    pcb機制是什么

    PCB設計過程(Crosstalk)是一個需要重點關注的問題,因為它會導致信號質量下降,甚至可能導致數據丟失。本文將詳細介紹PCB
    的頭像 發表于 01-17 14:33 ?327次閱讀
    <b class='flag-5'>pcb</b><b class='flag-5'>中</b>的<b class='flag-5'>串</b><b class='flag-5'>擾</b>機制是什么

    怎么樣抑制PCB設計

    空間中耦合的電磁場可以提取為無數耦合電容和耦合電感的集合,其中由耦合電容產生的信號在受害網絡上可以分成前向串擾和反向Sc,這個兩個信號極性相同;由耦合電感產生的
    發表于 12-28 16:14 ?258次閱讀
    怎么樣抑制<b class='flag-5'>PCB設計</b><b class='flag-5'>中</b>的<b class='flag-5'>串</b><b class='flag-5'>擾</b>

    EMC之PCB設計技巧

    于模擬接地。在數字電路設計經驗的PCB布局和設計工程師會特別注意高速信號和時鐘。在高速情況下,信號和時鐘應盡可能短并鄰近接地層,因為如前所述,接地層可使
    發表于 12-19 09:53

    如何減少PCB板內的

    如何減少PCB板內的
    的頭像 發表于 11-24 17:13 ?515次閱讀
    如何減少<b class='flag-5'>PCB</b>板內的<b class='flag-5'>串</b><b class='flag-5'>擾</b>

    PCB設計的疊層原則

    相鄰地層的作用下可以有效的減小信號之間的和電磁輻射,地層可用于提供電流回路和屏蔽信號層的電磁輻射,特別是在高頻高速的PCB設計,在有相鄰地層的情況下也能避免信號跨分割的問題,所以
    的頭像 發表于 11-13 07:50 ?1423次閱讀
    <b class='flag-5'>PCB設計</b><b class='flag-5'>中</b>的疊層原則

    學習筆記(1)

    講到,基礎的知識比如是由電場耦合和磁場耦合的共同結果啊,從
    的頭像 發表于 10-25 14:43 ?2685次閱讀
    <b class='flag-5'>串</b><b class='flag-5'>擾</b>學習筆記(1)

    PCB布線減少高頻信號的措施都有哪些?

    一站式PCBA智造廠家今天為大家講講pcb設計布線解決信號方法哪些?PCB設計布線解決信
    的頭像 發表于 10-19 09:51 ?1640次閱讀

    射頻電路研究之信號知識

    這種影響信號完整性的問題叫做,在電路計普遍存在,可能出現在芯片、PCB板、連接器、芯片封裝和連接器電纜等器件上。如果
    發表于 10-07 09:46 ?585次閱讀