精品国产人成在线_亚洲高清无码在线观看_国产在线视频国产永久2021_国产AV综合第一页一个的一区免费影院黑人_最近中文字幕MV高清在线视频

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

西部數據最新發布兩款免費開放的自主RISC-V核心

獨愛72H ? 來源:快科技 ? 作者:快科技 ? 2019-12-16 16:48 ? 次閱讀

(文章來源:快科技

說起西部數據,大家第一個想到的肯定是硬盤,但其實在CPU處理器領域,西數也是鉆研頗深,2018年底就發布了基于RISC-V指令集的自主通用架構SweRV、開源的SweRV指令集模擬器(ISS),并向第三方芯片廠商開放。西數SweRV是一種32位順序執行架構,雙路超標量設計,9級流水線,支持SMT同步多線程。

第一個版本Swe Core EH1采用臺積電28nm工藝制造,運行頻率高達1.8GHz,模擬性能可達4.9 CoreMark/MHz,略高于ARM A15。西數發布了兩款新的SweRV核心產品SweRV Core EH2、SweRV Core EL2,都屬于微控制器專用CPU。

SweRV Core EH2基本架構不變,工藝升級為臺積電16nm FinFET造,以獲得性能、功耗、面積的最佳平衡,模擬性能提升29%達到6.3 CoreMark/MHz,內核面積縮小39%僅為0.067平方毫米。它依然可用于SSD控制器等領域,而更強的性能、更小的面積使其應用潛力更大。

SweRV Core EL2是一個超級精簡版,還是32位順序架構、16nm工藝,但改成單路超標量、4級流水線、單線程,內核面積只有區區0.023平方毫米,性能約3.6 CoreMarks/MHz。它主要用于取代控制器SoC中的時序邏輯、狀態機,它們都必須盡可能的小。

西數表示,EH1、EH2、EL2核心都會在近期出現在大量產品中,但沒有透露具體名單(或許自家SSD主控?),而這些核心都會繼續對外開放,以壯大RISC-V的生態。此外,西數還發布了基于以太網OminXtend的緩存一致性技術的硬件參考設計,開發者可引入自己的芯片設計中,比如GPUFPGA機器學習加速器等等。

西數已將此設計交給芯片聯盟(Chips Alliance),后者今后將負責OmniXtend協議的進一步開發。
(責任編輯:fqj)

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 西部數據
    +關注

    關注

    5

    文章

    526

    瀏覽量

    46117
  • RISC-V
    +關注

    關注

    44

    文章

    2233

    瀏覽量

    46045
收藏 人收藏

    評論

    相關推薦

    RISC-V能否復制Linux 的成功?》

    的控制器處理器,以優化與主CPU和閃存之間的控制器接口。 在2020年RISC-V峰會期間,西部數據展示了一搭載其開源RISC-V SweRV內核的閃存控制器,其高級業務總監Ted
    發表于 11-26 20:20

    什么是RISC-V?以及RISC-V和ARM、X86的區別

    RISC-V的開發過程中還得到了來自多家公司的支持和參與,包括英特爾、谷歌、諾基亞、貝爾、卡內基梅隆大學、華為、科技大學格拉茨、西部數據等。 創造RISC-V的原因 最初Krste Asanovic
    發表于 11-16 16:14

    RISC-V,即將進入應用的爆發期

    RISC-V是一種開放標準指令集架構 (ISA),最初由加州大學伯克利分校的研究人員于2010年開發。業界稱,這種開源特性為芯片設計者提供了極大的靈活性,可以根據具體需求定制AI加速器。 而AI
    發表于 10-31 16:06

    RISC-V Summit China 2024 | 青稞RISC-V+接口PHY,賦能RISC-V高效落地

    更好的使用體驗: 1. 青稞RISC-V首先針對高速數據傳輸場景,通過免表中斷提升了MCU的響應速度; 2. 針對藍牙和以太網等協議棧應用,擴展自定義指令提升了代碼密度; 3. 率先設計的線調試
    發表于 08-30 17:37

    risc-v的發展歷史

    Foundation),旨在促進RISC-V架構的發展和推廣。該基金會由大量的企業和機構支持,包括英特爾、Nvidia、谷歌、華為、IBM、紅帽、西部數據等。 2015年:RISC-V基金會
    發表于 07-29 17:20

    RISC-V適合什么樣的應用場景

    和低功耗的需求。 可擴展性:RISC-V的模塊化設計使得其能夠輕松擴展到多核處理器,滿足數據中心和云計算領域對大規模并行計算的需求。 6. 教育和研究 開放性和協作性:RISC-V
    發表于 07-29 17:16

    RISC-V在中國的發展機遇有哪些場景?

    RISC-V在中國的發展機遇廣泛存在于多個場景,這主要得益于其開源、開放、簡潔、靈活等特性,以及中國作為全球最大的數據大國和信息技術市場的重要地位。以下是一些RISC-V在中國的主要發
    發表于 07-29 17:14

    淺析RISC-V領先ARM的優勢

    RISC-V相對于ARM的優勢主要體現在以下幾個方面: 開源與免費RISC-V是一個完全開源的指令集架構(ISA),其規范公開且可以免費使用。這意味著任何人都可以基于
    發表于 06-27 08:45

    RISC-V 基礎學習:RISC-V 基礎介紹

    是什么? RISC-V 是一套開放許可證書、免費的、由基金維護的、一個整數運算指令集外加多個擴展指令集的CPU 結構規范(ISA)。 整數運算指令集 + 擴展指令集 任何硬件開發商或者組織都可以
    發表于 03-12 10:25

    RISC-V開放架構設計之道|閱讀體驗】+ 閱讀深體驗

    本人沒有芯片設計,或者指令集方面較深的基礎知識,不過認真看這本書也令我學到了不少。 書中一開始便提到RISC-V的目標是稱為一通用的指令集架構:需要適合設計各種規模的處理器,能兼容各種流行的軟件棧
    發表于 03-05 22:01

    RISC-V開放架構設計之道|閱讀體驗】+ 閱讀初體驗

    這本書確實不是簡單的書,位作者都曾參與RISC-V的研發設計,而幾位譯者及審校者則都與中科院計算技術研究所相關,可見這本書的質量肯定不低! 看到書中說,最好是了解過至少一指令集,否則建議先閱讀
    發表于 03-05 20:54

    RISC-V開放架構設計之道|閱讀體驗】一本別出心裁的RISC-V架構之書(第一章)

    RISC-V開放架構設計之道|閱讀體驗】一本別出心裁的RISC-V架構之書(第一章) 申請這本書的時候就看到了書評中有幾點吸引我,讓我希望拜讀一下: 本書的作者是RISC-V架構的作
    發表于 01-24 19:06

    RISC-V開放架構設計之道|閱讀體驗】 RISC-V設計必備之案頭小冊

    有幸參加發燒友電子的論壇評測,這天收到了這本需要評測的書籍《RISC-V開放架構設計之道》,全書簡單講了RISC-V指令集中目前已經完善的幾個指令集部分,并展望了未來可能會在指令集
    發表于 01-22 16:24

    RISC-V開放架構設計之道|閱讀體驗】一本好書,開卷有益

    收到了寄來的書本《RISC-V開放架構設計之道》,首先表示感謝。書的封面經典名畫蒙娜麗莎,蘊含這本書的迷人與優雅。下面讓我們一睹為快。 書的開篇介紹了位作者David Patterson
    發表于 01-21 17:03

    瑞薩推出首基于RISC-V指令集架構的處理器內核

    嵌入式硬件專家瑞薩電子宣布推出首基于免費開放RISC-V 指令集架構 (ISA) 的完全自主研發的處理器內核。
    的頭像 發表于 12-01 17:28 ?1467次閱讀
    瑞薩推出首<b class='flag-5'>款</b>基于<b class='flag-5'>RISC-V</b>指令集架構的處理器內核