目前,像蘋(píng)果的A13處理器、高通的驍龍865處理器等等都采用的臺(tái)積電N7P 7nm制程工藝。到了明年,臺(tái)積電的5nm工藝應(yīng)該就會(huì)投入生產(chǎn),預(yù)計(jì)蘋(píng)果的A14處理器、華為的麒麟1000處理器以及AMD的Zen 4架構(gòu)處理器都將會(huì)是首批采用臺(tái)積電5nm的首批產(chǎn)品。
根據(jù)臺(tái)積電在日前的IEEE IEDM會(huì)議上公布的信息,臺(tái)積電的5nm工藝評(píng)價(jià)良品率約為80%,每片晶圓的峰值良率大于90%。
據(jù)anandtech報(bào)道,臺(tái)積電在IEEE IEDM會(huì)議上分享了其最新的5nm工藝的一些最新成果。臺(tái)積電表示,相比于初代7nm工藝,全新的5nm EUV工藝晶體管密度能提升約1.84倍,運(yùn)算速度可提升15%,或者在同樣晶體管密度下功耗降低30%。目前,5nm EUV的平均良率已經(jīng)達(dá)到80%,峰值更是能夠達(dá)到90%以上。新的5nm工藝已經(jīng)進(jìn)行試生產(chǎn),計(jì)劃于2020年上半年投入量產(chǎn)。
根據(jù)之前的消息,臺(tái)積電5nm工藝投產(chǎn)初期每月能生產(chǎn)五萬(wàn)片晶圓,后面會(huì)逐步增加到七萬(wàn)片,未來(lái)不排除能上八萬(wàn)片的產(chǎn)能。市場(chǎng)需求超乎預(yù)期,因應(yīng)客戶對(duì)先進(jìn)支持工藝的大量需求,臺(tái)積電10月份宣布大幅調(diào)升資本支出140到150億美元,比年初的計(jì)劃增加了40億美元,其中25億用在5nm生產(chǎn)線上,另外15億用在7nm上用來(lái)增加產(chǎn)能。
實(shí)際落地產(chǎn)品上,最早的應(yīng)該是蘋(píng)果的A14處理器以及華為的麒麟1000,搭載這兩款處理器的產(chǎn)品應(yīng)該會(huì)在明年秋季亮相,而AMD的Zen 4架構(gòu)處理器預(yù)計(jì)要到2021年推出。
責(zé)任編輯:wv
-
amd
+關(guān)注
關(guān)注
25文章
5449瀏覽量
133959 -
臺(tái)積電
+關(guān)注
關(guān)注
44文章
5611瀏覽量
166161 -
華為
+關(guān)注
關(guān)注
216文章
34327瀏覽量
251218 -
蘋(píng)果
+關(guān)注
關(guān)注
61文章
24352瀏覽量
196911
發(fā)布評(píng)論請(qǐng)先 登錄
相關(guān)推薦
評(píng)論