精品国产人成在线_亚洲高清无码在线观看_国产在线视频国产永久2021_国产AV综合第一页一个的一区免费影院黑人_最近中文字幕MV高清在线视频

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

如何獲取最新的時(shí)序分析功能

AGk5_ZLG_zhiyua ? 來源:ZLG致遠(yuǎn)電子 ? 2020-04-29 15:18 ? 次閱讀

時(shí)序分析在示波器上的實(shí)現(xiàn),可以省去繁瑣的人工分析步驟,大大節(jié)省工程師反復(fù)測試總線時(shí)序所花費(fèi)的時(shí)間,無論是產(chǎn)品研發(fā),還是產(chǎn)線測試,相信ZDS4000系列示波器都能為您帶來全新的測試體驗(yàn)。

如何獲取最新的時(shí)序分析功能

支持時(shí)序分析的ZDS示波器有ZDS4054 Plus、ZDS4034 Plus、ZDS4024 Plus,目前免費(fèi)標(biāo)配了I2C、I2S、SPI、MIPI-RFFE、CAN、Reset、Switch七種協(xié)議時(shí)序分析。自動(dòng)分析多個(gè)波形中最差情況是否滿足標(biāo)準(zhǔn),可直接篩選某個(gè)特定節(jié)點(diǎn)并直接生成附帶截圖的報(bào)告。用戶可在ZLG致遠(yuǎn)電子官網(wǎng)示波器資料下載下載固件進(jìn)行更新。

測試項(xiàng)目

下方展示I2C、I2S、SPI、MIPI-RFFE、CAN、Reset、Switch具體的測試項(xiàng),可下拉滑動(dòng)表格查看。

下拉查看長圖

測試界面

時(shí)序分析軟件測試界面如下圖所示,可直接觀測波形情況與具體的測試結(jié)果。

測量統(tǒng)計(jì)

如測試需要長時(shí)間進(jìn)行,并對測試結(jié)果進(jìn)行統(tǒng)計(jì)或針對測試結(jié)果進(jìn)行特定操作,可使用測量統(tǒng)計(jì)功能。

1、停止條件

停止條件即示波器停止“統(tǒng)計(jì)分析”的條件,當(dāng)測試條件滿足預(yù)設(shè)條件時(shí),時(shí)序分析軟件會(huì)停止統(tǒng)計(jì)完成分析工作。

2、失敗操作

失敗操作即若波形進(jìn)行測試過程中無法通過測試(Fail)時(shí),將執(zhí)行的操作。可操作的事件如圖所示。

操作事件包括:

聲音提示:即當(dāng)出現(xiàn)測試不通過項(xiàng)時(shí),系統(tǒng)會(huì)發(fā)出警報(bào)聲(蜂鳴器)提醒;

導(dǎo)出報(bào)表:即當(dāng)出現(xiàn)測試不通過項(xiàng)時(shí),系統(tǒng)會(huì)自動(dòng)導(dǎo)出當(dāng)前數(shù)據(jù)并形成報(bào)告。

兩項(xiàng)可以同時(shí)選擇,若一項(xiàng)都不選擇,則若出現(xiàn)失敗項(xiàng)不做任何提醒。

3、歷史統(tǒng)計(jì)

當(dāng)設(shè)置好停止條件,失敗操作后,點(diǎn)擊【歷史統(tǒng)計(jì)】(運(yùn)行/停止統(tǒng)計(jì))可對測量結(jié)果進(jìn)行統(tǒng)計(jì),此時(shí)將【信息顯示】打開,可以看到統(tǒng)計(jì)的結(jié)果。

結(jié)果導(dǎo)出

測試完成后可對所測試的波形和數(shù)據(jù)進(jìn)行導(dǎo)出。導(dǎo)出的“網(wǎng)頁報(bào)表”文件可使用網(wǎng)頁打開,導(dǎo)出的“CSV”文件可使用 Excel 打開。

導(dǎo)出結(jié)果如圖所示:

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • 示波器
    +關(guān)注

    關(guān)注

    113

    文章

    6190

    瀏覽量

    184512
  • 時(shí)序分析
    +關(guān)注

    關(guān)注

    2

    文章

    127

    瀏覽量

    22551

原文標(biāo)題:【ZDS示波器高級(jí)分析功能】時(shí)序分析

文章出處:【微信號(hào):ZLG_zhiyuan,微信公眾號(hào):ZLG致遠(yuǎn)電子】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏

    評論

    相關(guān)推薦

    TPS65950實(shí)時(shí)時(shí)鐘時(shí)序補(bǔ)償分析

    電子發(fā)燒友網(wǎng)站提供《TPS65950實(shí)時(shí)時(shí)鐘時(shí)序補(bǔ)償分析.pdf》資料免費(fèi)下載
    發(fā)表于 10-29 10:01 ?0次下載
    TPS65950實(shí)時(shí)時(shí)鐘<b class='flag-5'>時(shí)序</b>補(bǔ)償<b class='flag-5'>分析</b>

    使用IBIS模型進(jìn)行時(shí)序分析

    電子發(fā)燒友網(wǎng)站提供《使用IBIS模型進(jìn)行時(shí)序分析.pdf》資料免費(fèi)下載
    發(fā)表于 10-21 10:00 ?0次下載
    使用IBIS模型進(jìn)行<b class='flag-5'>時(shí)序</b><b class='flag-5'>分析</b>

    超高速數(shù)據(jù)采集系統(tǒng)的時(shí)序設(shè)計(jì)與信號(hào)完整性分析

    電子發(fā)燒友網(wǎng)站提供《超高速數(shù)據(jù)采集系統(tǒng)的時(shí)序設(shè)計(jì)與信號(hào)完整性分析.pdf》資料免費(fèi)下載
    發(fā)表于 09-20 11:34 ?0次下載

    鎖存器的基本輸出時(shí)序

    在深入探討鎖存器的輸出時(shí)序時(shí),我們需要詳細(xì)分析鎖存器在不同控制信號(hào)下的行為表現(xiàn),特別是控制信號(hào)(如使能信號(hào)E)的電平變化如何影響數(shù)據(jù)輸入(D)到輸出(Q)的傳輸過程。以下是對鎖存器輸出時(shí)序的詳細(xì)描述,旨在全面覆蓋其工作原理和
    的頭像 發(fā)表于 08-30 10:43 ?450次閱讀

    時(shí)序邏輯電路故障分析

    時(shí)序邏輯電路的主要故障分析是一個(gè)復(fù)雜而重要的課題,它涉及電路的穩(wěn)定性、可靠性以及整體性能。以下是對時(shí)序邏輯電路主要故障的全面分析,旨在幫助理解和解決這些故障。
    的頭像 發(fā)表于 08-29 11:13 ?550次閱讀

    時(shí)序邏輯電路有記憶功能

    時(shí)序邏輯電路確實(shí)具有記憶功能 。這一特性是時(shí)序邏輯電路與組合邏輯電路的本質(zhì)區(qū)別之一。
    的頭像 發(fā)表于 08-29 10:31 ?374次閱讀

    時(shí)序邏輯電路的功能表示方法有哪些

    復(fù)雜邏輯功能的關(guān)鍵組成部分。它們能夠存儲(chǔ)信息,并根據(jù)輸入信號(hào)和當(dāng)前狀態(tài)產(chǎn)生輸出。時(shí)序邏輯電路的設(shè)計(jì)和分析對于理解和實(shí)現(xiàn)數(shù)字系統(tǒng)至關(guān)重要。 2. 時(shí)序邏輯電路的基本概念 2.1
    的頭像 發(fā)表于 08-28 11:41 ?444次閱讀

    深度解析FPGA中的時(shí)序約束

    建立時(shí)間和保持時(shí)間是FPGA時(shí)序約束中兩個(gè)最基本的概念,同樣在芯片電路時(shí)序分析中也存在。
    的頭像 發(fā)表于 08-06 11:40 ?560次閱讀
    深度解析FPGA中的<b class='flag-5'>時(shí)序</b>約束

    電源時(shí)序器的電壓顯示功能

    是其核心功能之一,它可以幫助用戶了解當(dāng)前電源的狀態(tài),以及各個(gè)設(shè)備的工作狀態(tài)。以下是對電源時(shí)序器電壓顯示的詳細(xì)分析: 電源時(shí)序器的工作原理 電源時(shí)序
    的頭像 發(fā)表于 07-08 14:11 ?628次閱讀

    FPGA 高級(jí)設(shè)計(jì):時(shí)序分析和收斂

    今天給大俠帶來FPGA 高級(jí)設(shè)計(jì):時(shí)序分析和收斂,話不多說,上貨。 這里超鏈接一篇之前的STA的文章,僅供各位大俠參考。 FPGA STA(靜態(tài)時(shí)序分析) 什么是靜態(tài)
    發(fā)表于 06-17 17:07

    fpga時(shí)序仿真和功能仿真的區(qū)別

    FPGA時(shí)序仿真和功能仿真在芯片設(shè)計(jì)和驗(yàn)證過程中各自扮演著不可或缺的角色,它們之間存在明顯的區(qū)別。
    的頭像 發(fā)表于 03-15 15:28 ?1992次閱讀

    如何從PLC-Recorder獲取數(shù)據(jù)?

    如果你需要實(shí)時(shí)分析,則可以通過PLC-Recorder的在線轉(zhuǎn)發(fā)功能來實(shí)時(shí)獲取剛采集到的數(shù)據(jù)。
    的頭像 發(fā)表于 02-22 10:31 ?1765次閱讀
    如何從PLC-Recorder<b class='flag-5'>獲取</b>數(shù)據(jù)?

    遠(yuǎn)程數(shù)據(jù)獲取功能RTU水文監(jiān)測

    隨著科技的不斷發(fā)展,水文監(jiān)測技術(shù)也在不斷進(jìn)步。多功能RTU水文監(jiān)測應(yīng)用作為當(dāng)前水文監(jiān)測領(lǐng)域的新技術(shù),已經(jīng)得到了廣泛應(yīng)用。 ? 多功能RTU水文監(jiān)測應(yīng)用可4G遠(yuǎn)程監(jiān)控,具有以下優(yōu)勢: 可以實(shí)時(shí)獲取
    的頭像 發(fā)表于 01-27 14:07 ?321次閱讀
    遠(yuǎn)程數(shù)據(jù)<b class='flag-5'>獲取</b>多<b class='flag-5'>功能</b>RTU水文監(jiān)測

    Vivado時(shí)序問題分析

    有些時(shí)候在寫完代碼之后呢,Vivado時(shí)序報(bào)紅,Timing一欄有很多時(shí)序問題。
    的頭像 發(fā)表于 01-05 10:18 ?1911次閱讀

    電源時(shí)序規(guī)格:電源導(dǎo)通時(shí)的時(shí)序工作

    電源時(shí)序規(guī)格:電源導(dǎo)通時(shí)的時(shí)序工作
    的頭像 發(fā)表于 12-08 18:21 ?784次閱讀
    電源<b class='flag-5'>時(shí)序</b>規(guī)格:電源導(dǎo)通時(shí)的<b class='flag-5'>時(shí)序</b>工作