精品国产人成在线_亚洲高清无码在线观看_国产在线视频国产永久2021_国产AV综合第一页一个的一区免费影院黑人_最近中文字幕MV高清在线视频

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

如何克服高速PCB設計中信號完整性問題?

我快閉嘴 ? 來源:賢集網 ? 作者:賢集網 ? 2020-09-17 15:48 ? 次閱讀

PCB中的高速信號是什么?

頻率范圍從50 MHz到高達3 GHz的信號被視為高速信號,例如時鐘信號。理想情況下,時鐘信號是方波,但實際上不可能立即將其“低”電平更改為“高”電平(反之亦然)。它具有特定的上升和下降時間,因此在時域中似乎是梯形的。值得注意的是,時鐘信號的高頻諧波在頻域中的幅度取決于其上升和下降時間。如果上升時間大于諧波的幅度,則諧波的幅度將變小。

為什么在高頻總是會有信號失真?

在低頻(> 1kHz)下,信號保持在數據表征范圍內,并且系統按預期運行。當速度增加時,就會產生更高的頻率影響,從而導致振鈴,串擾,反射,接地反彈和阻抗失配問題。它不僅影響系統的數字屬性,而且還會影響模擬屬性。這些問題更容易增加I / O接口和內存接口的數據速率。實際上,可以通過采用高級PCB設計服務或遵循嚴格的布局指南來避免這些問題。信號布線,端接方案和電源分配技術可以幫助設計人員實現有效的PCB。

在高速PCB設計中,何時需要注意信號完整性?

信號完整性:理想地,在PCB中,信號應不受干擾/不受干擾地從信號源(Tx)傳輸至負載(Rx)。但實際上,這不會發生。信號以一些損耗(阻抗失配,串擾,衰減,反射,開關問題)到達負載。信號完整性(SI)是定義為在高頻狀態下測量這些信號失真的術語。信號完整性通過提供實用的解決方案有助于預測和理解這些關鍵問題。

高速PCB設計要求將跡線可視化為傳輸線,而不是簡單的導線。確定設計中的最高工作頻率有助于確定應視為傳輸線的走線。如果走線超過該頻率波長的大約1/10 ,則可以將其視為傳輸線。這些傳輸線需要數字和模擬分析。

PCB基板:PCB構造期間使用的基板材料會導致信號完整性問題。每個PCB基板具有不同的相對介電常數(εr )值。它決定了將信號走線視為傳輸線的長度,當然,在這種情況下,設計人員需要注意信號完整性威脅。

利用εr值,設計人員可以評估信號流動的速度(V p )和傳播延遲( t PD)。這些參數有助于確定應將走線視為傳輸線的長度。描述了插入損耗如何隨信號頻率增加。對于FR-4(玻璃環氧樹脂)和高頻Rogers RO4350B材料,測量插入損耗(每英寸)。較高的插入損耗可能導致更大的衰減。

克服高速PCB設計中信號完整性問題的技術

設計人員可以在高速PCB中實現以下設計技術:

1.高速PCB設計中的阻抗匹配

此參數對于更快和更長的跟蹤運行很重要。影響阻抗控制的三個因素是基板材料,走線寬度和走線距地面/電源層的高度。

在低頻下,PCB軌跡由其直流特性定義。它可以被認為是理想的電路,沒有電阻電容和電感。當頻率上升時,與磁場相關的電感和電容開始影響其性能。由于過孔短線導致的走線阻抗不匹配,以及走線中的瑕疵無法使信號在接收器(負載)中被完全吸收。這就是為什么多余的能量會反射到發射器(源)的原因。這個過程一次又一次地重復直到所有能量被吸收為止。在高數據速率下,它會導致信號過沖,下沖和振鈴,從而產生信號錯誤。為了解決該問題,這些傳輸線在其下方設置有接地平面以及終端電阻。

計算線路的阻抗很重要。(它是通過將線的粗細,電路板的介電常數以及線與地平面之間的距離結合起來計算得出的。)有時,傳輸線需要在不同的層之間穿行,因此,線與接地層之間的距離也要經過地平面發生變化。在這種情況下,通過改變線寬可以將線阻抗保持在相同的值。

注意:對于高頻,高速設計,PCB軌跡被視為傳輸線。

高速PCB設計中的阻抗控制措施

阻抗失配可以通過實施適當的端接方案來控制。終止方案的選擇取決于應用。讓我們討論其中的一些。

1.并聯終端方案:在該方案中,終端電阻(RT)等于線路阻抗。該終端電阻放置在盡可能靠近負載的位置,以實現最大效率。在高輸出狀態下,此終端電阻的電流負載最大。

2戴維寧端接方案:這是并行端接方案的替代方案,在該方案中,端接電阻器(RT)分為兩個獨立的電阻器,它們等于線路阻抗(組合時)。該方案減少了從電源汲取的總電流,并增加了從電源汲取的電流,因為電阻器放置在VCC與地之間。

3 有源并聯終端:此處,等于線路阻抗(Z0)的終端電阻放置在偏置電壓路徑中。設置偏置電壓,以便輸出驅動器可以從高電平和低電平信號中提取電流。該技術需要一個單獨的電壓源,該電壓源可以吸收和提供電流以匹配輸出傳輸速率。

4 串聯-RC并聯終端:在該方案中,電阻和電容器(> 100pF)的組合用作終端阻抗。此處,終端電阻(RT)等于Z0,電容器阻隔了低頻信號分量并使高頻分量通過。因此,RT的直流負載效應不會影響驅動器。

5 串聯終端:它匹配信號源上的阻抗,而不是負載上的阻抗。該方案有助于衰減二次反射。線路阻抗根據負載的分布而變化。因此,一個電阻值并不適用于所有情況。這種方法僅在源處需要一個組件,而在每個負載中不需要多個組件,但是通過增加RC時間常數來延遲信號路徑。

6 差分對終端:在接收設備的信號之間需要一個終端電阻。終端電阻必須與差分負載阻抗(通常為100Ω)匹配。
責任編輯:tzh

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 電源
    +關注

    關注

    184

    文章

    17573

    瀏覽量

    249482
  • pcb
    pcb
    +關注

    關注

    4317

    文章

    23002

    瀏覽量

    396232
  • 電阻器
    +關注

    關注

    21

    文章

    3759

    瀏覽量

    62037
收藏 人收藏

    評論

    相關推薦

    高速PCB設計指南

    如今,可以認為大多數PCB存在某種類型的信號完整性問題的風險,這種問題通常與高速數字設計相關。高速PCB
    的頭像 發表于 10-18 14:06 ?600次閱讀
    <b class='flag-5'>高速</b><b class='flag-5'>PCB設計</b>指南

    高速電路設計與信號完整性分析

    隨著電子系統和高集成度芯片向高速度、高密度、大功耗、低電壓、大電流的趨勢發展,電路中的信號完整性問題日益嚴重。信號失真、定時錯誤和不正確的數據傳輸等問題的出現給系統硬件設計帶來了很大的
    發表于 09-25 14:46 ?0次下載

    高速電路中的信號完整性和電源完整性研究

    高速電路中的信號完整性和電源完整性研究
    發表于 09-25 14:44 ?0次下載

    高速高密度PCB信號完整性與電源完整性研究

    高速高密度PCB信號完整性與電源完整性研究
    發表于 09-25 14:43 ?5次下載

    高速PCB信號完整性分析及應用

    電子發燒友網站提供《高速PCB信號完整性分析及應用.pdf》資料免費下載
    發表于 09-21 14:14 ?1次下載

    高速PCB信號和電源完整性問題的建模方法研究

    高速PCB信號和電源完整性問題的建模方法研究
    發表于 09-21 14:13 ?0次下載

    高速PCB信號完整性分析及硬件系統設計中的應用

    電子發燒友網站提供《高速PCB信號完整性分析及硬件系統設計中的應用.pdf》資料免費下載
    發表于 09-21 14:11 ?2次下載

    高速PCB信號完整性設計與分析

    高速PCB信號完整性設計與分析
    發表于 09-21 11:51 ?0次下載

    高速PCB信號和電源完整性問題研究

    電子發燒友網站提供《高速PCB信號和電源完整性問題研究.pdf》資料免費下載
    發表于 09-19 17:38 ?0次下載

    高速PCB信號完整性、電源完整性和電磁兼容性研究

    電子發燒友網站提供《高速PCB信號完整性、電源完整性和電磁兼容性研究.pdf》資料免費下載
    發表于 09-19 17:37 ?0次下載

    高速PCB電源完整性研究

    電子發燒友網站提供《高速PCB電源完整性研究.pdf》資料免費下載
    發表于 09-19 17:36 ?0次下載

    高速PCB設計信號完整性問題你一定要清楚!

    隨著集成電路輸出開關速度提高以及PCB板密度增加,信號完整性(英語:Signalintegrity,Sl)已經成為高速數字 PCB設計 必須
    的頭像 發表于 04-07 16:58 ?490次閱讀

    構建系統思維:信號完整性,看這一篇就夠了!

    信號完整性(Signal Integrity,SI)在電子工程領域中具有極其重要的意義,也是現代電子設計的核心考量因素之一,尤其在高速PCB設計、集成電路設計、通信系統設計等領域,對
    發表于 03-05 17:16

    分析高速PCB設計信號完整性問題形成原因及方法解決

    信號完整性(Signal Integrity,簡稱SI)指的是信號線上的信號質量。信號完整性差不
    發表于 01-11 15:31 ?875次閱讀

    分析高速數字PCB設計信號完整性解決方法

    PCB信號速度高、端接元件的布局不正確或高速信號的錯誤布線都會引起信號完整性問題,從而可能使系
    發表于 01-11 15:28 ?491次閱讀
    分析<b class='flag-5'>高速</b>數字<b class='flag-5'>PCB設計</b><b class='flag-5'>信號</b><b class='flag-5'>完整性</b>解決方法