精品国产人成在线_亚洲高清无码在线观看_国产在线视频国产永久2021_国产AV综合第一页一个的一区免费影院黑人_最近中文字幕MV高清在线视频

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

是否采用 Versal?為什么升級到 Versal?

454398 ? 來源:Xilinx賽靈思官微 ? 作者:Manuel Uhm ? 2020-10-11 11:19 ? 次閱讀

作者:Manuel Uhm ,賽靈思芯片市場營銷總監

在我與客戶交流時,常被問到這個問題。也許措辭并非完全如此,但大致是下面這樣:“為什么我要升級到 Versal?ACAP?現在是時候這樣做了嗎?”

這是一個很好的問題,而且答案也很簡單,那就是——“具體情況具體分析”。

好吧,也許這樣的答案根本不簡單!公正地說,有諸多因素需要考慮,包括設計要求/資源、設計能在多大程度上利用 Versal ACAP 中數量龐大的硬 IP、庫和軟 IP 可用性、芯片可用性、生產時限等。

因此,具體答案確實會隨著相關因素的變化而發生改變。我們將在今后的博文中探討這些主題,但今天,我想把重點放在“為什么升級到 Versal”這個問題上并提供具體的客戶示例。

認識到所有硬 IP 的價值

在探討為什么要升級到 Versal ACAP 時,必須首先認識到所有硬 IP 的價值,包括存儲控制器、PCIe?、多速率以太網和片上可編程網絡( NoC )等常用基礎設施的價值,它可以減少對靈活應變的引擎或可編程邏輯的路由需求。

一些 Versal 系列還包含 AI 引擎(一種非常適合高級信號處理和 ML 算法的新型矢量處理器)、高帶寬存儲器、直接 RF 和高速密鑰。賽靈思將這些 IP 全部硬化的主要原因之一在于,賽靈思在多年前就意識到摩爾定律即將走向終點,僅靠縮小晶體管難以為客戶在每個新的工藝節點上提供他們所期待的性能提升和功耗下降。

下圖所示的是 Versal AI Core 系列器件中硬 IP 的價值。可以看出,與我們大獲成功的 16nm UltraScale+? 產品相比,它擁有 LUT 占用大幅降低、功耗顯著下降等多項優勢。在 Versal AI Core VC1902 器件中,有望省下多達 360 萬個 LUT。

當然,大多數設計并不能用到所有硬 IP ,但如果將一個類似設計移植到 Versal ACAP,就會看到 LUT 占用和功耗的實質性降低,而且還可以提供布局布線速度加快、日設計迭代次數增加等附加優勢。

Versal AI Core 系列中集成外殼程序和硬 IP 的價值

借助 AI 引擎實現高級信號處理

今天我還想重點講解一下 AI 引擎。AI 引擎由數十個到數百個(在最大型的 AI Core 系列器件 VC1902 中多達 400 個)專為線性代數和矩陣數學等數學功能優化的小型 VLIW SIMD 矢量處理器陣列構成。當人們聽到“AI 引擎”一詞時,往往會自然而然地想到人工智能

然而,這些功能只是眾多高級信號處理算法(如波束成型和大規模 MIMO )和機器學習推斷算法(如用于圖像分類的卷積神經網絡( CNN ))的基本構建塊。有鑒于這一原因,無論是信號處理還是推斷,AI 引擎都能分別提供復數數據和實數數據支持。

AI 引擎的關鍵目標應用之一是 5G 無線系統信號處理。針對一個支持 200MHz 瞬時帶寬 2 的 64 天線系統的波束成型技術,AI 引擎可為其提供 5 倍的計算密度并降低 50% 的功耗。這也引起了領先的 5G 測試測量設備提供商 Keysight 的關注。

此外,他們也十分注重開發生產力。誠然,他們擁有負責靈活應變的引擎硬件編程的專家,但是相比硬件布局布線需要耗費數個小時, AI 引擎的編譯用時僅需要幾分鐘,這樣一來,他們的 5G 無線算法的設計與開發生產力就會顯著提高,每星期便能多完成幾次設計迭代。

然而,從他們的實現方案原理圖可以看出(參見下圖),Versal ACAP 的系統級價值可謂是決定性的,因為他們能將 AI 引擎的功耗及生產力與靈活應變的引擎的靈活性相結合,創建出令人嘆服的 EVM 演示。

EVM 測量 Tx/Rx 性能及其 IQ 級聯分析

EVM 測量 Tx/Rx 性能及其 IQ 級聯分析

這僅僅是客戶采用 Versal ACAP 架構(特別是 AI 引擎)從而獲得重大效益的示例之一。還有眾多其他客戶在 VC1902 上為 AI 引擎編程,用于 5G、數據中心推斷、邊緣推斷原型設計、雷達、線纜接入等眾多應用。

如果您有興趣進一步了解 Versal AI Core 系列(點擊此處了解)中的 AI 引擎,請閱讀本白皮書(點擊此處閱讀)并觀看 Keysight 視頻點擊此處查看),直接聆聽他們講述更多有關 AI 引擎的價值。

編輯:hfy


聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 信號處理
    +關注

    關注

    48

    文章

    966

    瀏覽量

    102981
  • 存儲控制器
    +關注

    關注

    0

    文章

    23

    瀏覽量

    9127
  • Versal
    +關注

    關注

    1

    文章

    151

    瀏覽量

    7596
  • AI引擎
    +關注

    關注

    0

    文章

    17

    瀏覽量

    1250
收藏 人收藏

    評論

    相關推薦

    AMD第二代Versal自適應SoC的主要特色

    AMD 第二代 AMD Versal AI Edge 和 Versal Prime 系列助力 AI 驅動型和經典的嵌入式系統實現單芯片智能性。可在性能、功耗、占板面積、功能安全和信息安全性之間達到出色的平衡。
    的頭像 發表于 09-18 10:14 ?201次閱讀

    ALINX VERSAL SOM產品介紹

    近日,2024 AMD Adaptive Computing Summit(AMD ACS)在深圳舉行,芯驛電子應邀出席作主題分享:《ALINX 基于 Versal 系列硬件解決方案》,闡述了 ALINX 模塊化產品設計理念,展示基于 Versal 系列芯片開發的新品及后
    的頭像 發表于 08-05 10:33 ?448次閱讀

    AMD Versal? Adaptive SoC CPM PCIE PIO EP設計CED示例

    本文可讓開發者們看懂 AMD Vivado Design Tool 2023.2 中的“AMD Versal Adaptive SoC CPM PCIE PIO EP 設計”CED 示例。?
    的頭像 發表于 05-10 09:39 ?373次閱讀
    AMD <b class='flag-5'>Versal</b>? Adaptive SoC CPM PCIE PIO EP設計CED示例

    AMD發布第二代Versal自適應SoC,AI嵌入式領域再提速

    AMD表示,第二代Versal系列自適應SoC搭載全新的AI引擎,相較上一代Versal AI Edge系列,每瓦TOPS功率可實現最多3倍的性能提升,同時,新款集成Arm CPU的高性能設計可以提供高達10倍于前代Versal
    的頭像 發表于 04-11 16:07 ?601次閱讀

    AMD Versal SoC刷新邊緣AI性能,單芯片方案驅動嵌入式系統

    電子發燒友網報道(文/黃晶晶)邊緣AI應用需要更多的高性能計算和算力的支持,AMD的Versal和Zynq系列產品一直支持醫療、交通、智能零售、智能工廠、智能城市等領域的邊緣AI落地。最近,AMD
    的頭像 發表于 04-11 09:06 ?3523次閱讀
    AMD <b class='flag-5'>Versal</b> SoC刷新邊緣AI性能,單芯片方案驅動嵌入式系統

    AMD推出第二代Versal器件,為AI驅動型嵌入式系統提供端端加速

    Versal AI Edge 系列和第二代 Versal Prime 系列自適應 SoC,其將預處理、AI 推理與后處理集成于單器件中,能夠為 AI 驅動型嵌入式系統提供端端加速。
    的頭像 發表于 04-10 10:25 ?991次閱讀

    AMD Versal SoC全新升級邊緣AI性能,單芯片方案驅動嵌入式系統

    電子發燒友網報道(文/黃晶晶)邊緣AI應用需要更多的高性能計算和算力的支持,AMD的Versal和Zynq系列產品一直支持醫療、交通、智能零售、智能工廠、智能城市等領域的邊緣AI落地。最近,AMD
    的頭像 發表于 04-09 21:32 ?834次閱讀
    AMD <b class='flag-5'>Versal</b> SoC全新<b class='flag-5'>升級</b>邊緣AI性能,單芯片方案驅動嵌入式系統

    AMD Versal AI Edge自適應計算加速平臺之PL LED實驗(3)

    對于Versal來說PL(FPGA)開發是至關重要的,這也是Versal比其他ARM的有優勢的地方,可以定制化很多ARM端的外設
    的頭像 發表于 03-22 17:12 ?1953次閱讀

    AMD Versal AI Edge自適應計算加速平臺PL LED實驗(3)

    對于Versal來說PL(FPGA)開發是至關重要的,這也是Versal比其他ARM的有優勢的地方,可以定制化很多ARM端的外設
    的頭像 發表于 03-13 15:38 ?785次閱讀
    AMD <b class='flag-5'>Versal</b> AI Edge自適應計算加速平臺PL LED實驗(3)

    【ALINX 技術分享】AMD Versal AI Edge 自適應計算加速平臺之 Versal 介紹(2)

    【ALINX 技術分享】AMD Versal AI Edge 自適應計算加速平臺之 Versal 介紹,以及Versal 芯片開發流程的簡介。
    的頭像 發表于 03-07 16:03 ?808次閱讀
    【ALINX 技術分享】AMD <b class='flag-5'>Versal</b> AI Edge 自適應計算加速平臺之 <b class='flag-5'>Versal</b> 介紹(2)

    AMD Versal AI Edge自適應計算加速平臺之Versal介紹(2)

    Versal 包含了 Cortex-A72 處理器和 Cortex-R5 處理器,PL 端可編程邏輯部分,PMC 平臺管理控制器,AI Engine 等模塊,與以往的 ZYNQ 7000 和 MPSoC 不同,Versal 內部是通過 NoC 片上網絡進行互聯。
    的頭像 發表于 03-06 18:12 ?1209次閱讀
    AMD <b class='flag-5'>Versal</b> AI Edge自適應計算加速平臺之<b class='flag-5'>Versal</b>介紹(2)

    Versal自適應SoC系統集成和 確認方法指南

    電子發燒友網站提供《Versal自適應SoC系統集成和 確認方法指南.pdf》資料免費下載
    發表于 01-03 10:48 ?0次下載
    <b class='flag-5'>Versal</b>自適應SoC系統集成和 確認方法指南

    Versal 自適應SoC設計指南

    電子發燒友網站提供《Versal 自適應SoC設計指南.pdf》資料免費下載
    發表于 12-14 16:22 ?1次下載
    <b class='flag-5'>Versal</b> 自適應SoC設計指南

    AMD Versal系列CIPS IP核建立示例工程

    接著上一篇“AMD Versal系列CIPS IP核介紹”文章來進一步講解如何來建立CIPS IP核示例工程。
    的頭像 發表于 12-05 13:34 ?536次閱讀
    AMD <b class='flag-5'>Versal</b>系列CIPS IP核建立示例工程

    AMD Versal HBM 自適應 SoC 已投入量產

    作者:Rob Bauer Versal Premium 和 Versal HBM 系列高級產品營銷經理 縱觀各行各業與全球范圍,尖端技術都需要對海量數據的快速處理和傳輸。有線通信需要能夠支持網絡力量
    的頭像 發表于 09-20 09:10 ?630次閱讀
    AMD <b class='flag-5'>Versal</b> HBM 自適應 SoC 已投入量產