Xilinx的開發板ZCU102支持休眠到內存(suspend-to-ram)。休眠到內存時,DDR進入自刷新,MPSoC被關電,完全不耗電。喚醒時,MPSoC根據外部輸入信號判斷出不是上電啟動而是休眠,就從DDR讀出系統狀態,恢復系統。
MPSoC啟動時,它的DDR控制器會驅動DDR的復位信號,有可能破壞DDR里的數據。為了避免這種情況,需要對DDR復位信號進行特殊設計。
在開發板ZCU102上,DDR復位信號由外部單片機MSP430和MPSoC聯合控制,兩個的控制信號經過SN74AUC1G32(2輸入或)再連接到DDR內存條。MSP430的信號有下拉,缺省情況下只由MPSoC控制DDR復位信號。如果需要支持休眠到內存(suspend-to-ram),MSP430控制I2C芯片輸出高,相當于屏蔽了DDR復位功能,使DDR內存條一直不被復位。
下面是相關的原理圖。DDR4_SODIMM_RESET_B信號連接到DDR內存條。ZYNQ_DDR4_SODIMM_RESET_B是從MPSoC來的信號。PS_DIMM_SUSPEND_EN來自于MSP430控制的I2C芯片TCA6416APWR。
聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。
舉報投訴
-
單片機
-
DDR
-
Xilinx
-
MPSoC
-
復位信號
相關推薦
Windows主機PC上測試LinuxZynq?UltraScale+?MPSoC USB 3.0通信設備類功能:將SD卡裝入J100連接器中的ZCU102板打開電路板。在主機PC上啟動已安裝的UART
發表于 01-03 09:59
嗨,我剛收到一對閃亮的新ZCU102開發板。 MPSoC部分是一個“ES”,我認為是工程硅。這就是為什么在Vivado(任何版本)中沒有ZCU102的板級支持?既然
發表于 10-11 09:02
ZCU102演示,DP-to-HDMI適配器目前無法開箱即用,即使將來也可能只支持一部分適配器。這需要更新的芯片版本和更多測試。”我想明白為什么會這樣。1)Zynq Ultrascale + MPSOC
發表于 10-14 09:17
的普通問題,還是一個出現在正在使用 Zynq UltraScale+ MPSoC VCU DDR 控制器的地方的特殊問題。 DDR 性能: 對于性能問題,可將板上的性能與 ZCU1
發表于 01-07 16:02
如何調試 Zynq UltraScale+ MPSoC VCU DDR 控制器?
發表于 01-22 06:29
的教程。這些視頻是使用 Vivado? Design Suite 2019.1 版和賽靈思軟件開發套件 (SDK) 創建的。其中所含示例均為針對 Zynq? UltraScale+? MPSoC ZCU102 Rev1 評估板的示例。視頻 1 演示了如何使用
發表于 12-23 06:53
Zynq UltraScale+ MPSoC ZCU102 評估套件使用 MAX15301 及 MAX15303 PMBus 穩壓器以及 MAX20751E 主控基于 Maxim PMBus 的電源
發表于 07-04 14:19
?8782次閱讀
使用Zynq UltraScale + MPSoC的ZCU102開發套件,該視頻展示了使用SDSoC開發環境的開發流程。
發表于 11-27 06:29
?4829次閱讀
Zynq UltraScale+ MPSoC VCU DDR 控制器是一款專用 DDR 控制器,只支持在 Zynq UltraScale+ MPSoC EV 部件上與 Zynq
發表于 02-23 06:00
?15次下載
本篇主要針對Zynq UltraScale + MPSoC的DDR接口,從硬件設計的角度進行詳細介紹,最后展示一下小編之前自己設計的基于ZU+的外掛8顆DDR4的設計。 目前比較常用的DDR
發表于 09-16 10:17
?5688次閱讀
按照在MPSoC上運行基于eglfs_kms的QT應用程序, 可以在MPSoC ZCU106單板的DP上基于eglfs_kms的運行QT應用程序。按照在VCUTRD 2020.1 里設置HDMI-TX顯示QT界面, 可以在
發表于 08-02 09:04
?2897次閱讀
在Xilinx的ZCU102和ZCU106單板設計中,使用了管腳PS_MODE1作為外部USB Phy的復位信號。在
發表于 08-02 09:38
?2562次閱讀
Xilinx提供超低延時編解碼方案,在ZCU106單板上可以驗證。文檔MPSoC VCU TRD 2020.2 Low Latency XV20 提供了詳細命令。缺省情況下,編碼使用的是PS DDR
發表于 08-02 09:12
?770次閱讀
思UltraScale+多目標器件系列開發的平臺,同時具備了高性能計算(HPC)和嵌入式特性。 處理器: ZCU102和ZCU10
發表于 01-04 10:54
?3220次閱讀
架構的 Mali-400 MP2 圖形處理單元。該套件的 ZCU102 板支持所有主要外設和接口,支持許多應用的開發。 特征 針對使用 Zynq Ultrascale+ MPSoC 的快速應用原型設計進行了優化 DDR4 SOD
發表于 11-20 15:32
?151次閱讀
評論