精品国产人成在线_亚洲高清无码在线观看_国产在线视频国产永久2021_国产AV综合第一页一个的一区免费影院黑人_最近中文字幕MV高清在线视频

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

關于verilog中的無符號數和有符號數

454398 ? 來源:博客園 ? 作者:lianjiehere ? 2020-11-18 17:46 ? 次閱讀

數字電路中,出于應用的需要,我們可以使用無符號數,即包括0及整數的集合;也可以使用有符號數,即包括0和正負數的集合。在更加復雜的系統中,也許這兩種類型的數,我們都會用到。

有符號數通常以2的補碼形式來表示。圖1列出了4位二進制表示法所對應正負數。進一步觀察,我們發現兩種類型數的加減法是一樣的,做加法和減法就是 在數輪上按正時鐘轉轉或按反時鐘轉。比方說,1001+0100,意味著從1001按照順時鐘方向移動4個位置,其結果為1101。在無符號數類型中,它 代表(+9)+(+4)=+13;而在有符號數類型中,它則代表(-7)+(+4)=-3。從數輪上看,若是加法所得的結果溢出了,那么也就是穿越了數輪 的臨界點。注意這個臨界點對于無符號數和有符號數來說,是不一樣的:無符號數,是介于1111和0000之間;有符號數,則是介于0111和1000之 間。

物理加減法的行為正好和數輪的移動類似。只要所有的運算子和結果具有相同的位寬,那么有符號數或無符號數的形式就可用于相同的電路。比方說,設a、b和sum都是8位信號,表達式

sum = a+ b;

無論這些信號被轉譯成有符號數或無符號數,它都會引用相同的硬件且使用相同的二進制表示法。這種現象在其他算術運算中也是正確的(但是它不可用于非算術運算中,比方說有理數運算或溢出標志位的生成)。

圖1 4位二進制數輪

此外,當運算子或其結果的位寬不同時,我們需要區分它究竟使用哪一種符號類型。因為不同的符號類型需要不同的擴展位。對于無符號數,前置一個0,即 所謂的零擴展位;對于有符號數來說,需要前置n個所謂的符號擴展位。比方說4位二進制表示的-5為1011;當其擴展成8位時,應該變為 1111_1011,而不是0000_1011。

舉個例子,設a和sum為8位信號,b為4位信號即b3b2b1b0。

表達式:sum = a + b

需要將b擴展為8位。如果是無符號數形式,那么b擴展為0000_b3b2b1b0;如果是有符號數形式,那么b擴展為 b3b3b3b3_b3b2b1b0。上述表達式所引用的硬件包括位寬擴展電路和加法器。因為對于有符號數和無符號數來說,擴展電路是不同的;所以上面那 個表達式,對應有符號數和無符號數形式,要使用不同的硬件實現。

Verilog-1995中的有符號數

在Verilog-1995中,只有integer數據類型被轉移成有符號數,而reg和wire數據類型則被轉移成無符號數。由于integer 類型有固定的32位寬,因此它不太靈活。我們通常使用手動加上擴展位來實現有符號數運算。

下面的代碼片段將描述有符號數和無符號數的運算:

01 reg [7:0] a, b;
02 reg [3:0] c,
03 reg [7:0] sum1, sum2, sum3, sum4;
04 . . .
05 // same width. can be applied to signed and unsigned
06 sum1 = a + b;
07 // automatica 0 extension
08 sum2 = a + c;
09 // manual 0 extension
10 sum3 = a + {4{ 1'b0 }, c};
11 // manual sign extension
12 sum4 = a + {4{c[3]}, c};

在第一條語句中,a、b和sum1有相同的位寬,因此無論是轉譯成有符號數還是無符號數,它都將引用相同的加法器電路。

在第二條語句中,c的位寬僅為4,在加法運算中,它的位寬會被調整。因為reg類型被作為無符號數看待,所以c的前面會被自動置入0擴展位。

在第三條語句中,我們給c手動前置4個0,以實現和第二個表達式一樣的效果。

在第四條語句中,我們需要把變量轉譯成有符號數。為了實現所需的行為,c必須擴展符號位到8位。沒有其他的辦法,只好手動擴展。在代碼中,我們重復復制c的最高位4次(4{c[3]})來創建具有擴展符號位的8位數。

Verilog-2001中的有符號數

在Verilog-2001中,有符號形式也被擴展到reg和wire數據類型中。哈哈,新加一個關鍵字,signed,可以按照下面的方式定義:

reg signed [7:0] a, b;

使用有符號數據類型, 第2節所述代碼可以被改寫為:

1 reg signed [7:0] a, b;
2 reg signed [3:0] c;
3 reg signed [7:0] sum1, sum4;
4 . . .
5 // same width. can be applied to signed and unsigned
6 sum1 = a + b;
7 // automatic sign extension
8 sum4 = a + c;

第一條語句將引用一個常規的加法器,因為a、b和sum1具有相同的位寬。

第二條語句,所有的右手邊變量都具有signed數據類型,c被自動擴展符號位到8位。因此,無需再手動添加符號位。

在小型的數字系統中,我們通常可以選用有符號數或者無符號數。然而,在一些大型的系統中,會包括不同形式的子系統。Verilog是一種弱類型語 言,無符合變量和有符號變量可以在同一表達式中混用。根據Verilof的標準,只有當所有右手邊的變量具有signed數據類型屬性的時候,擴展符號位 才被執行。否則,所有的變量都只擴展0。

考慮下面的代碼片段:

1 reg signed [7:0] a, sum;
2 reg signed [3:0] b;
3 reg [3:0] c;
4 . . .
5 sum = a + b + c;

由于c不具有signed數據類型屬性,因此右手邊的變量b和c的擴展位為0。

Verilog有兩個系統函數,$signed和$unsigned(),用以將括號內的表達式轉換為signed和unsigned數據類型。比方說,我們可以轉換c的數據類型,

sum = a + b + $signed(c);

現在,右手邊的所有變量都具有signed數據類型屬性,因此b和c將擴展符號位。

在復雜的表達式中,混用signed和unsigned數據類型將引入一些微妙的錯誤,因此應當避免混用。如果真的很有必要,那么表達式需要保持簡單,同時通用轉換函數,以確保數據類型的一致性。

編輯:hfy

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • Verilog
    +關注

    關注

    28

    文章

    1343

    瀏覽量

    109985
  • 數字電路
    +關注

    關注

    193

    文章

    1600

    瀏覽量

    80498
收藏 人收藏

    評論

    相關推薦

    verilog中有符號數符號數的本質探究

    不知道有沒有人像我一樣,長久以來將verilog符號數視為不敢觸碰的禁區。
    的頭像 發表于 12-04 16:13 ?1102次閱讀
    <b class='flag-5'>verilog</b>中有<b class='flag-5'>符號數</b>和<b class='flag-5'>無</b><b class='flag-5'>符號數</b>的本質探究

    采集的數據轉換成符號數的問題

    的時候怎么都不正確,具體原因如下,字符串轉數值的時候只發現可以轉換成符號數,而采集下來的數據是符號數,轉換成
    發表于 05-02 11:55

    原碼、補碼、反碼、符號數符號數概念.pdf

    原碼、補碼、反碼、符號數符號數概念.pdf
    發表于 11-15 08:44

    符號數符號數,浮點數探討

    本帖最后由 hq1987 于 2015-4-29 11:52 編輯 對于符號數大家都基本理解,我主要說說符號數,浮點數在機器世界里到底是怎么表示的。1、
    發表于 04-29 10:15

    關于符號數符號數的困惑

    ,存儲符號數)Tab = -4'd12;//整數Tab的十進制數為-12,位形式為110100.(因為Tab是整數寄存器變量,存儲符號數)我的困惑是,-12的二進制補碼應該是101
    發表于 11-02 14:13

    請問AFE5801 AD轉換后數字信號是用符號數還是符號數表示?

    請問AFE5801 AD轉換后數字信號是用符號數還是符號數表示的啊?
    發表于 05-24 08:04

    雙狀態符號/符號數據類型

    雙狀態符號數據類型雙狀態符號數據類型四狀態數據類型
    發表于 01-18 06:03

    符號數的平均數

    符號數的平均數文章目錄題目重述問題分析以及求解思路程序代碼題目重述試求內部RAM30H~37H單元8個符號數的算術平均值,結果存入3
    發表于 12-01 08:01

    fpga 符號數符號數

    ?在設計,所有的算數運算符都是按照符號數進行的。如果要完成符號數計算,對于加、減操作通過補碼處理即可用
    的頭像 發表于 10-09 15:22 ?6041次閱讀
    fpga <b class='flag-5'>有</b><b class='flag-5'>符號數</b>、<b class='flag-5'>無</b><b class='flag-5'>符號數</b>

    FPGA符號數乘法操作指南

    FPGA乘法器是很稀缺的資源,但也是我們做算法必不可少的資源。7系列及之前的FPGA都是25x18的DSP,UltraScale是27x18,我們可以通過調IP Core的方式或者原語的方式來進行乘法操作。在里面可以設置
    的頭像 發表于 03-08 17:14 ?6615次閱讀
    FPGA<b class='flag-5'>有</b><b class='flag-5'>符號數</b>乘法操作指南

    詳細分析Verilog編寫程序測試符號數符號數的乘法

    符號數的計算在 Verilog 是一個很重要的問題(也很容易會被忽視),在使用 Verilog 語言編寫 FIR 濾波器時,需要涉及到
    的頭像 發表于 05-02 10:48 ?7393次閱讀
    詳細分析<b class='flag-5'>Verilog</b>編寫程序測試<b class='flag-5'>無</b><b class='flag-5'>符號數</b>和<b class='flag-5'>有</b><b class='flag-5'>符號數</b>的乘法

    C語言中符號數符號數的左移和右移

    。那么對于符號數符號數,對于左移和右移的操作分別是如何呢?下面通過實驗來進行驗證:對于符號數
    發表于 01-13 13:17 ?2次下載
    C語言中<b class='flag-5'>無</b><b class='flag-5'>符號數</b>和<b class='flag-5'>有</b><b class='flag-5'>符號數</b>的左移和右移

    FPGA符號數乘法說明

    FPGA乘法器是很稀缺的資源,但也是我們做算法必不可少的資源。7系列及之前的FPGA都是25x18的DSP,UltraScale是27x18,我們可以通過調IP Core的方式或者原語的方式來進行乘法操作。在里面可以設置
    的頭像 發表于 02-16 16:21 ?4810次閱讀
    FPGA<b class='flag-5'>中</b>的<b class='flag-5'>有</b><b class='flag-5'>符號數</b>乘法說明

    關于符號數據類型的示例

    我們學習一下Systemverilog符號數據類型的賦值。
    的頭像 發表于 10-17 14:40 ?983次閱讀

    verilog數據的符號屬性(符號數符號數)探究根源

    為了省流,還是先甩結論。符號數符號數的最本質區別就是:符號位的識別和高位拓展。除此之外,另一個區別就是從人的角度如何如何讀這個數,或者
    的頭像 發表于 12-10 10:50 ?1463次閱讀
    <b class='flag-5'>verilog</b><b class='flag-5'>中</b>數據的<b class='flag-5'>符號</b>屬性(<b class='flag-5'>有</b><b class='flag-5'>符號數</b>和<b class='flag-5'>無</b><b class='flag-5'>符號數</b>)探究根源