精品国产人成在线_亚洲高清无码在线观看_国产在线视频国产永久2021_国产AV综合第一页一个的一区免费影院黑人_最近中文字幕MV高清在线视频

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

使用Vivado Simulator運行功能和時序仿真案例

電子設計 ? 來源:CSDN博主 ? 作者:FPGADesigner的博客 ? 2020-12-31 10:02 ? 次閱讀

Vivado Simulator基本操作
Vivado Simulator是一款硬件描述語言事件驅動的仿真器,支持功能仿真和時序仿真,支持VHDL、Verilog、SystemVerilog和混合語言仿真。點擊運行仿真后,工具欄中顯示了控制仿真過程的常用功能按鈕:

這些控制功能依次是:

  • Restart:從0時刻開始重新運行仿真;
  • Run All:運行仿真一直到處理完所有event或遇到指令指示停止仿真 ;
  • Run For:按照設定的時間運行仿真,每點擊一次都運行指定時長;
  • Step:運行仿真直到下一個HDL狀態;
  • Break:暫停仿真運行;
  • Relaunch Simulation:重新編譯仿真源文件且restart仿真,當修改了源代碼并且保存了文件后,只需要Relaunch即可,而不必關閉仿真再重新打開運行。

Scope窗口

Vivado Simulator中將HDL設計中的一個層次劃分稱作一個scope,比如實例化一個設計單元便創建了一個scope。在Scope窗口中可以看到設計結構,選中一個scope后,該scope中所有的HDL對象都會顯示在Object窗口中。可以選擇將Object窗口中的對象添加到波形窗口中,這樣便可以觀察到設計中的內部信號

pIYBAF9uKHCAb4GgAABhBV2NiYo015.png

Scope窗口中可以在Settings中設置顯示哪種類型的scope,但注意當某一scope被關閉顯示后,其內部的所有對象(不論什么類型)都會被隱藏。對某一scope右鍵,彈出菜單如下:

  • Add to Wave Window:將所有狀態為可見的HDL對象添加到波形窗口,值從添加到仿真波形的時刻開始顯示,想要顯示插入之前的值,必須restart(注意不是relaunch,否則會耗費更多的時間);
  • Go to Source Code:打開定義選中scope的源代碼;
  • Go to Instantiation Source Code:打開實例化選中實例的源代碼(對于Verilog而言是module,對于VHDL而言是entity)
  • Log to Wave Database:可以選中記錄當前scope的對象,或者記錄當前scope的對象與所有下級的scope。相關數據會存儲在project_name.sim/sim_1/behav目錄下的wdb文件中。

Objects窗口
該窗口中顯示了當前選中的scope所包含的HDL對象,不同類型或端口的對象顯示為不同的圖標,在Settings中可以設置顯示的類型:

Object的右鍵菜單中有一些新的設置功能:

  • Show in Wave Window:在波形窗口中高亮選定的對象;
  • Radix:設置Objects窗口中選定對象的值的顯示數字格式,包括默認、2進制(Binary)、16進制(Hexadecimal)、8進制(Octal)、ASCII碼、無符號10進制(Unsigned Decimal)、帶符號10進制(Signed Decimal)和符號量值(Signed Magnitude)。注意此處設置不會影響到波形窗口中的顯示方式;
  • Defult Radix:設置Radix中Default所表示的值;
  • Show as Enumeration:顯示SystemVerilog枚舉信號的值,不選中時,枚舉對象的值按radix的設置方式顯示;
  • Force Constant:將選中對象的值強行定義為一個常量;
  • Force Clock:將選中對象強行設定為一個來回振蕩的值(像時鐘一樣);
  • Remove Force:移除選定對象的所有Force設置。

Wave窗口
當運行仿真后,會自動打開一個波形窗口,默認顯示仿真頂層模塊中的HDL對象的波形配置。如果關閉了波形窗口,可以點擊Window->Waveform重新打開。

窗口中的HDL對象和分組情況稱作一個波形配置,可以將當前配置保存為wcfg文件,下次運行仿真時就不需要重新添加仿真對象或分組。窗口中還有游標、記號、時間尺等功能幫助設計者測量時間。右鍵菜單中有一些新的設置功能:

  • Show in Wave Window:在Object窗口中高亮選定的對象;
  • Find/Find Value:前者是搜尋某一對象,后者是搜索對象中的某一值;
  • Ungroup:拆分group或虛擬總線(virtual bus);
  • Rename/Name:前者設置用戶自定義的對象顯示名稱,后者選中名稱的顯示方式:long(顯示所處層次結構)、short(僅顯示信號名稱)、custom(Rename設置的名稱);
  • Waveform Style:設置波形顯示為數字方式或模擬方式;
  • Signal Color:設置波形的顯示顏色;
  • Divider Color:設置隔離帶的顏色;
  • Reverse Bit Order:將選定對象的數值bit顯示順序反轉;
  • New Virtual Bus:將選定對象的bit組合為一個新的邏輯向量;
  • New Group:將選定對象添加到一個group中,可以像文件夾一樣排列;
  • New Divider:在波形窗口中添加一個隔離帶,將信號分開,便于觀察。

Vivado Simulator會將配置(用戶接口控制和Tcl命令)保存到仿真運行目錄的xsimSettings.ini文件中,下此打開仿真時就會自動恢復相關設置。使用此功能時在Simulation Settings中關閉clean up simulation files,以防止重新運行仿真時配置文件被刪除。如果想要恢復默認設置,則開啟clean up simulation files,或直接刪除xsimSettings.ini文件即可。

本文只對Wave窗口做了簡單介紹,本系列第20篇對其中的具體術語和功能使用做了詳細描述。

運行功能和時序仿真

工程創建好后,便可運行行為級仿真(behavioral simulation),在成功地綜合和實現之后,可以運行功能仿真(functional simulation)和時序仿真(timing simulation)。在Flow Navigator中點擊Run Simulation,彈出菜單中選擇需要運行的仿真:

  • 綜合后功能仿真:綜合后,通用的邏輯轉換為器件相關的原語,綜合后功能仿真可以確保綜合優化不會影響到設計的功能性。運行時,會生成一個功能網表,并使用UNISIM庫。
  • 實現后功能仿真:實現后,設計已經在硬件中完成布局和布線工作,實現后功能仿真可以確保物理優化不會影響到設計的功能性。運行時,會生成一個功能網表,并使用UNISIM庫。
  • 綜合后時序仿真:該仿真使用器件模型中估算的時間延遲,并且不包括內部連線延遲。通用的邏輯轉換為器件相關的原語后,可以使用估算的布線和組件間延遲。使用此仿真可以在實現之前查看潛在的時序嚴苛路徑。
  • 實現后時序仿真:該仿真使用真實的時間延遲。使用該仿真來檢查設計功能是否能工作在設定的速度上,可以檢測出設計中未約束的路徑、異步路徑時序錯誤(比如異步復位)。

添加仿真啟動腳本文件

設計者可以創建一個批處理文件,添加到工程中,其中的命令將在仿真開始后運行,常用的流程步驟如下所示:
1. 創建一個包含仿真命令的Tcl腳本,比如如果想仿真運行到5μs,添加“run 5us”命令;如果想監測設計內部信號,將其添加到波形窗口中,添加“add_wave/top/I1/signalName”命令;
2. 將腳本文件命名為post.tcl并保存;
3. 將post.tcl文件以仿真源文件的形式添加到工程中,會顯示在Sources窗口的Simulation文件夾下;
4. 在仿真工具欄中點擊“Relaunch”重新編譯運行仿真,Vivado會自動讀取并執行文件中的命令。

編輯:hfy


聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 控制仿真
    +關注

    關注

    0

    文章

    7

    瀏覽量

    8220
  • Vivado
    +關注

    關注

    19

    文章

    808

    瀏覽量

    66331
  • 時序仿真
    +關注

    關注

    0

    文章

    14

    瀏覽量

    7405
收藏 人收藏

    評論

    相關推薦

    Vivado使用小技巧

    有時我們對時序約束進行了一些調整,希望能夠快速看到對應的時序報告,而又不希望重新布局布線。這時,我們可以打開布線后的dcp,直接在Vivado Tcl Console里輸入更新后的時序
    的頭像 發表于 10-24 15:08 ?213次閱讀
    <b class='flag-5'>Vivado</b>使用小技巧

    時序邏輯電路有記憶功能

    時序邏輯電路確實具有記憶功能 。這一特性是時序邏輯電路與組合邏輯電路的本質區別之一。
    的頭像 發表于 08-29 10:31 ?380次閱讀

    電源時序器的電壓顯示功能

    是其核心功能之一,它可以幫助用戶了解當前電源的狀態,以及各個設備的工作狀態。以下是對電源時序器電壓顯示的詳細分析: 電源時序器的工作原理 電源時序器的工作原理是通過控制電源的開關,按照
    的頭像 發表于 07-08 14:11 ?633次閱讀

    FPGA設計中 Verilog HDL實現基本的圖像濾波處理仿真

    今天給大俠帶來FPGA設計中用Verilog HDL實現基本的圖像濾波處理仿真,話不多說,上貨。 1、用matlab代碼,準備好把圖片轉化成Vivado Simulator識別的格式,即每行一
    發表于 05-20 16:44

    STM8S在IAR軟件仿真Simulator怎么查看運行時間?

    STM8S 在IAR軟件仿真Simulator怎么查看運行時間?在某些芯片通信時,會要求延時5us,10us,150ms等,這些延時不需要太精確,只要大概就好,但怎么在Simulator
    發表于 05-09 07:48

    請問使用keil軟件仿真功能不能對stm32的SPI進行仿真

    最近有個項目,使用SPI接口對某芯片進行通信,已經沒有問題,可以進行正常讀寫。最近閑來無聊想使用keil軟件仿真功能simulator觀察SPI時序(使用示波器直接觀察管腳波形就另當
    發表于 05-08 08:29

    Simulator下如何仿真串口?

    有人用過IAR for STM8的Simulator嗎?Simulator下如何仿真串口?
    發表于 05-06 06:28

    fpga時序仿真功能仿真的區別

    FPGA時序仿真功能仿真在芯片設計和驗證過程中各自扮演著不可或缺的角色,它們之間存在明顯的區別。
    的頭像 發表于 03-15 15:28 ?2002次閱讀

    fpga仿真文件怎么寫

    首先,你需要選擇一個FPGA仿真軟件,如ModelSim、Vivado、Quartus II等。這些軟件都提供了強大的仿真功能,可以幫助你驗證FPGA設計的正確性。
    的頭像 發表于 03-15 14:00 ?736次閱讀

    為什么我的IAR for msp 7.12.1的Debugger選項只有FET和simulator仿真,沒有JLINK選項?

    如題,為什么我的IAR for msp 7.12.1的Debugger選項只有FET和simulator仿真,沒有JLINK選項,已經重新下載過了,還是不行,上網找也沒人出現我這種情況的,有沒有老哥
    發表于 03-15 07:34

    在做仿真時有沒有辦法更好得模擬跨時鐘域的情況?

    首先需要指出本文題目所指的仿真指的是 功能仿真,即不帶時序信息的仿真
    的頭像 發表于 01-24 10:01 ?398次閱讀
    在做<b class='flag-5'>仿真</b>時有沒有辦法更好得模擬跨時鐘域的情況?

    Vivado時序問題分析

    有些時候在寫完代碼之后呢,Vivado時序報紅,Timing一欄有很多時序問題。
    的頭像 發表于 01-05 10:18 ?1935次閱讀

    芯片前仿真和后仿真的區別

    是指在芯片設計過程中,對電路的功能和性能進行仿真驗證的環節。它主要關注電路的功能性、時序和功耗等方面,以確保設計的正確性和可行性。前仿真通常
    的頭像 發表于 12-13 15:06 ?7118次閱讀

    怎樣單獨使用modelsim仿真xilinx呢?

    直接在modelsim軟件內執行.do文件進行仿真,不通過vivado調用modelsim,vivado僅用于生成IP核。
    的頭像 發表于 12-04 18:26 ?1354次閱讀
    怎樣單獨使用modelsim<b class='flag-5'>仿真</b>xilinx呢?

    Vivado與ISE同時運行出現的奇怪現象

    近幾天調試開發板,主芯片是XC7A100T,用Vivado給開發板下載bit文件,正常工作。
    的頭像 發表于 12-04 09:54 ?938次閱讀