精品国产人成在线_亚洲高清无码在线观看_国产在线视频国产永久2021_国产AV综合第一页一个的一区免费影院黑人_最近中文字幕MV高清在线视频

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

深度解讀提高芯片計算的密度晶體管堆疊技術

電子設計 ? 來源:機器之心 ? 作者:機器之心 ? 2021-01-06 16:31 ? 次閱讀

兩種晶體管一起造——英特爾正在研究的晶體管堆疊技術將大幅度提高芯片的計算密度。 目前我們所熟知的臺積電、三星、英特爾、格芯、中芯國際等芯片代工廠量產的先進工藝普遍采用基于多柵鰭型場效應晶體管(FinFET)結構。在 5 納米及以下的制程時,更先進的技術節點面臨的發熱和漏電將變得難以控制,人們必須尋找全新的工藝,堆疊晶體管設計正在成為重要方向。

o4YBAF_1dAiAXN5nAAJToXSa6Pc408.png

NMOS 和 PMOS 組件通常是并列出現在芯片上的。英特爾現在已經找到了讓它們彼此堆疊的方法,這可以大幅度降低電路尺寸。 當今幾乎所有電子設備的算力本質都是兩種晶體管的組合——NMOS 和 PMOS。當電壓信號輸入時,其中一個打開則另一個會被關閉,兩者放在一起時,只有 bit 變化才有電流,這種設計顯著降低了能耗。這種晶體管組合自 1959 年以來幾乎沒有變化,但隨著芯片制造制程的不斷提升,電路正在不斷被縮小,它們之間的距離也在不斷靠近。 在本周 IEEE 國際電子設備會議(IEDM)上,英特爾展示了一種全新的方式:將 NMOS 和 PMOS 對堆疊起來,該方案有效地將簡單 CMOS 電路的占位面積減少了一半,這意味著未來 IC 的晶體管密度可能直接翻倍。

pIYBAF_1dB6ACTASAAIW8FpU2m8446.png

這種設計被廣泛認為會首先被應用于下一代制程晶體管即 nanosheet、nanoribbon(納米薄片)、nanowire(圓柱體納米線),或被稱為全環繞柵極晶體管(Gate-All-Around FET)的方法上,這可能是常規架構計算機通向摩爾定律的最后一步。nanosheet 的溝道區域不會是像目前 FinFET 等方式,由垂直硅鰭片構成晶體管主要部分,而是由多層、水平、幾納米厚的片層堆疊在一起構成。

pIYBAF_1dDSATja9AAidI2xlIjQ092.png

CMOS 設備已經從平面發展到 FinFET,馬上就將在 3nm 制程節點上轉為 nanosheet。進一步縮小的電路需要堆疊NMOS 和 PMOS。 英特爾的工程師打算使用這些組件來構建最簡單的 CMOS邏輯電路,即逆變器(inverter)。它需要由兩個晶體管組成,兩個電源連接,一個輸入和一個輸出連接。即使是像今天晶體管并排放置的設計中,這種布局也已非常緊湊了。但通過堆疊晶體管,調整互聯,逆變器的面積還可以減半。 英特爾用于構建堆疊式 nanosheet 的方法被稱為自對準工藝,因為它可以在實際上相同的步驟中構建兩種組件。這是至關重要的一點,因為假如出現第二種步驟的話(例如在互相分離的晶片上制造兩種組件再粘合),可能會導致無法對準,進而失敗。 從本質上講,晶體管堆疊技術是對 nanosheet 晶體管制造方式的修改。它從硅和硅鍺的重復層開始,隨后將其雕刻成一個較高的窄鰭,然后蝕刻掉硅鍺,留下一組懸浮的 nanosheet。通常,所有的 nanosheet 都會形成單獨的晶體管。但是在新方法中,為了形成一個 NMOS 器件,頂部的兩個 nanosheet 被連接到了磷摻雜的硅上,而底部的兩個 nanosheet 被連接到了硼摻雜的硅鍺上以產生 PMOS。 「完整的『集成流程』當然會更加復雜,但英特爾的研究者們正希望讓工藝盡可能地簡單,」英特爾高級研究員、組件研究主管 Robert Chau 表示。「集成流程不能太復雜,因為這將影響到制造具有堆疊CMOS 芯片的實用性。這是一個非常實際的流程,可產生可觀的結果。」

pIYBAF_1dEiAJ5beAAGquNXmQi8817.png

逆變器由兩個彼此疊置的晶體管組成,它們的某些部分和互連點是公用的。 「一旦你掌握了這種方法,接下來要做的就是追求性能了,」Chau 說道。這可能將涉及改進的 PMOS 組件,目前它在驅動電流的能力上落后于 NMOS。解決這個問題的答案可能在于在晶體管通道中引入「應變」,其思路是讓硅晶格變形,從而為電載荷創造更快的通路(此處為孔洞)。英特爾早在 2002 年就將應變方法引入其芯片。在另一項 IEDM 的研究中,英特爾展示了一種在 nanoribbon 晶體管中產生壓縮應變和拉伸應變的方法。 除了英特爾之外,其他頂尖芯片工廠和研究機構也在尋求堆疊式的 nanosheet 設計,當然有些時候類似的方法會被命名為互補 FET 或納米薄片場效應晶體管(CFET)。比利時研究組織 Imec 率先提出了 CFET 概念,并于去年 6 月在 IEEE VLSI 研討會上報告了構建它們的過程。不過,Imec 組件并非完全由 nanosheet 晶體管構成——它的底層由 FinFET 組成,頂層是單個 nanosheet。 來自臺灣省的半導體研究中心(Taiwan Semiconductor Research Institute, TSRI)研究人員提出了另一種 CFET 的生產方法,其 PMOS 和 NMOS 需要用不同的 nanosheet 制造出來。英特爾的電路在三個 nanosheet PMOS 上有兩個 NMOS,相比之下更接近于堆疊組件的概念。
編輯:hfy

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • CMOS
    +關注

    關注

    58

    文章

    5680

    瀏覽量

    235145
  • 英特爾
    +關注

    關注

    60

    文章

    9886

    瀏覽量

    171528
  • 逆變器
    +關注

    關注

    283

    文章

    4689

    瀏覽量

    206299
  • 晶體管
    +關注

    關注

    77

    文章

    9634

    瀏覽量

    137849
  • 場效應晶體管

    關注

    6

    文章

    359

    瀏覽量

    19473
收藏 人收藏

    評論

    相關推薦

    NMOS晶體管和PMOS晶體管的區別

    NMOS晶體管和PMOS晶體管是兩種常見的金屬氧化物半導體場效應晶體管(MOSFET)類型,它們在多個方面存在顯著的差異。以下將從結構、工作原理、性能特點、應用場景等方面詳細闡述NMOS晶體管
    的頭像 發表于 09-13 14:10 ?2201次閱讀

    晶體管計算機的誕生和特點

    晶體管計算機的誕生標志著計算機技術的一個重要里程碑,它不僅推動了計算機硬件的革新,還促進了計算機軟件技術的發展。以下是對
    的頭像 發表于 08-23 15:06 ?1748次閱讀

    GaN晶體管的應用場景有哪些

    GaN(氮化鎵)晶體管,特別是GaN HEMT(高電子遷移率晶體管),近年來在多個領域展現出廣泛的應用場景。其出色的高頻性能、高功率密度、高溫穩定性以及低導通電阻等特性,使得GaN晶體管
    的頭像 發表于 08-15 11:27 ?736次閱讀

    芯片晶體管深度和寬度有關系嗎

    一、引言 有關系。隨著集成電路技術的飛速發展,芯片晶體管作為電子設備的核心元件,其性能的優化和制造技術的提升成為了行業關注的焦點。在晶體管的眾多設計參數中,
    的頭像 發表于 07-18 17:23 ?593次閱讀

    芯片中的晶體管是怎么工作的

    1947年,當時貝爾實驗室的約翰·巴丁、沃爾特·布拉頓和威廉·肖克利共同發明了點接觸晶體管。這一發明標志著電子學領域的一次革命,因為它為電子設備提供了一種體積小、功耗低、可靠性高的開關元件。隨后,晶體管技術不斷進步,從
    的頭像 發表于 07-18 14:58 ?1112次閱讀

    如何提高晶體管的開關速度,讓晶體管快如閃電

    咱們今天講講電子世界的跑步選手——晶體管。這小東西在電子產品里就像是繼電賽跑的選手,開關的速度決定了電子設備的快慢。那么,如何才能提高晶體管的開關速度呢?來一探究竟。如果把晶體管比作一
    的頭像 發表于 04-03 11:54 ?629次閱讀
    如何<b class='flag-5'>提高</b><b class='flag-5'>晶體管</b>的開關速度,讓<b class='flag-5'>晶體管</b>快如閃電

    蘋果M3芯片晶體管數量

    蘋果M3芯片晶體管數量相當可觀,相比前代產品有了顯著的提升。這款芯片搭載了高達250億個晶體管,比M2芯片多出50億個,這樣的設計使得M3
    的頭像 發表于 03-11 16:45 ?855次閱讀

    M3芯片有多少晶體管

    M3芯片晶體管數量根據不同的版本有所差異。具體來說,標準版的M3芯片擁有250億個晶體管,這一數量相比前代產品M2有了顯著的提升,使得M3芯片
    的頭像 發表于 03-08 15:43 ?1019次閱讀

    什么是達林頓晶體管?達林頓晶體管的基本電路

    達林頓晶體管(Darlington Transistor)也稱為達林頓對(Darlington Pair),是由兩個或更多個雙極性晶體管(或其他類似的集成電路或分立元件)組成的復合結構。通過這種結構,第一個雙極性晶體管放大的電流
    的頭像 發表于 02-27 15:50 ?4834次閱讀
    什么是達林頓<b class='flag-5'>晶體管</b>?達林頓<b class='flag-5'>晶體管</b>的基本電路

    Si晶體管的類別介紹

    硅(Si)晶體管是現代電子學的基本構建模塊,它們在計算機、通信系統、消費電子產品以及電力管理中扮演著至關重要的角色。硅作為半導體材料的優勢在于其豐富的資源、成熟的加工技術以及相對低廉的成本。根據
    的頭像 發表于 02-23 14:13 ?633次閱讀
    Si<b class='flag-5'>晶體管</b>的類別介紹

    晶體管加偏置的理由

    晶體管偏置電阻的計算主要是為了確定適當的基極電流以確保晶體管正常工作和線性放大。
    的頭像 發表于 02-05 15:06 ?756次閱讀
    <b class='flag-5'>晶體管</b>加偏置的理由

    晶體管計算機的主要物理元件為

    晶體管計算機是一種由晶體管組成的計算機系統。晶體管是一種半導體器件,用于控制和放大電流。它是電子技術
    的頭像 發表于 02-02 10:28 ?901次閱讀

    有什么方法可以提高晶體管的開關速度呢?

    有什么方法可以提高晶體管的開關速度呢? 電子行業一直在尋求提高晶體管速度的方法,以滿足高速和高性能計算需求。下面將詳細介紹幾種可以
    的頭像 發表于 01-12 11:18 ?1200次閱讀

    使用晶體管作為開關

    晶體管作為現代電子技術的核心組件之一,尤其是雙極結型晶體管(BJT),在眾多應用中扮演著開關的重要角色。這篇文章將深入探討如何在共射極配置下使用NPN型BJT晶體管作為開關,并闡明其在
    的頭像 發表于 11-28 11:15 ?1284次閱讀
    使用<b class='flag-5'>晶體管</b>作為開關

    如何提高晶體管的開關速度?

    如何提高晶體管的開關速度?
    的頭像 發表于 11-27 14:23 ?995次閱讀
    如何<b class='flag-5'>提高</b><b class='flag-5'>晶體管</b>的開關速度?