精品国产人成在线_亚洲高清无码在线观看_国产在线视频国产永久2021_国产AV综合第一页一个的一区免费影院黑人_最近中文字幕MV高清在线视频

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

FinFET的效用已趨于極限 淺談晶體管縮放的難題

454398 ? 來源:泛林 ? 作者:Nerissa Draeger博士 ? 2021-01-25 15:25 ? 次閱讀

作者:泛林Nerissa Draeger博士

FinFET在22nm節點的首次商業化為晶體管——芯片“大腦”內的微型開關——制造帶來了顛覆性變革。與此前的平面晶體管相比,與柵極三面接觸的“鰭”所形成的通道更容易控制。但是,隨著3nm和5nm技術節點面臨的難題不斷累積,FinFET的效用已經趨于極限。

晶體管縮放的難題

在每個技術節點,設備制造商可以通過縮小晶體管的方法來降低器件面積、成本和功耗并實現性能提升,這種方式也稱為PPAC(功率、性能、面積、成本)縮放。然而,進一步減小FinFET的尺寸卻會限制驅動電流和靜電控制能力。

在平面晶體管中,可以通過增加通道寬度來驅動更多電流并提升接通與斷開的速度。然而,隨著CMOS設計的發展,標準單元的軌道高度不斷降低,這就導致“鰭”的尺寸受到限制,而基于5nm以下節點制造的單鰭器件將會無法提供足夠的驅動電流。

此外,雖然“鰭”的三面均受柵極控制,但仍有一側是不受控的。隨著柵極長度的縮短,短溝道效應就會更明顯,也會有更多電流通過器件底部無接觸的部分泄露。因此,更小尺寸的器件就會無法滿足功耗和性能要求。

用納米薄片代替鰭片

全包圍柵極(GAA)是一種經過改良的晶體管結構,其中通道的所有面都與柵極接觸,這樣就可以實現連續縮放。采用這種結構的晶體管就被稱為全包圍柵極(GAA)晶體管,目前已經出現多種該類晶體管的變體。

早期的GAA器件使用垂直堆疊納米薄片的方法,即將水平放置的薄片相互分開地置入柵極之中。相對于FinFET,這種方法下的通道更容易控制。而且不同于FinFET必須并排多個鰭片才能提高電流,GAA晶體管只需多垂直堆疊幾個納米薄片并讓柵極包裹通道就能夠獲得更強的載流能力。這樣,只需要縮放這些納米薄片就可以調整獲得滿足特定性能要求的晶體管尺寸。

然而,和鰭片一樣,隨著技術進步和特征尺寸持續降低,薄片的寬度和間隔也會不斷縮減。當薄片寬度達到和厚度幾乎相等的程度時,這些納米薄片看起來會更像“納米線”。

制造方面的挑戰

盡管納米薄片的概念很簡單,但它卻給實際制造帶來了諸多新挑戰,其中有些制造難題源于結構制成,其他則與滿足PPAC縮放目標所需的新材料有關。

具體而言,在構建方面的主要挑戰源于結構的復雜性。要制造GAA晶體管首先需要用Si和SiGe外延層交替構成超晶格并用其作為納米薄片結構的基礎,之后則需要將電介質隔離層沉入內部(用于保護源極/漏極和確定柵極寬度)并通過刻蝕去除通道的犧牲層。去除犧牲層之后留下的空間,包括納米片之間的空間,都需要用電介質和金屬構成的柵極填補。今后的柵極很可能要使用新的金屬材料,其中鈷已經進入評估階段;釕、鉬、鎳和各種合金也已被制造商納入考慮范圍之內。

持續的進步

GAA晶體管終將取代FinFET,其中的納米薄片也會逐漸發展成納米線。而GAA結構應該能夠適用于當前已經納入規劃的所有先進工藝節點。

從最早的平面結構開始,晶體管架構已經取得了長足的進步并有效推動了智能互聯的大發展,這一切都是早期的行業先驅們所難以想象的。隨著全包圍柵極晶體管的出現,我們也熱切期待它能為世界帶來更令人驚嘆的終端用戶設備和功能。
編輯:hfy

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 晶體管
    +關注

    關注

    77

    文章

    9635

    瀏覽量

    137856
  • FinFET
    +關注

    關注

    12

    文章

    247

    瀏覽量

    90148
  • 柵極晶體管
    +關注

    關注

    0

    文章

    6

    瀏覽量

    8411
收藏 人收藏

    評論

    相關推薦

    Finfet技術(3D晶體管)詳解

    Finfet技術(3D晶體管)詳解
    發表于 08-19 10:46

    晶體管ON時的逆向電流

    fT:增益帶寬積、截止頻率fT:增益帶寬積指晶體管能夠動作的極限頻率。所謂極限,即基極電流對集電極電流的比為1(即hFE=1)的情況。提高基極輸入頻率,hFE變低。這時,hFE為1時的頻率叫做fT(增益
    發表于 04-09 21:27

    晶體管簡介

    fT:增益帶寬積、截止頻率fT:增益帶寬積指晶體管能夠動作的極限頻率。所謂極限,即基極電流對集電極電流的比為1(即hFE=1)的情況。提高基極輸入頻率,hFE變低。這時,hFE為1時的頻率叫做fT(增益
    發表于 05-09 23:12

    什么是晶體管 晶體管的分類及主要參數

    晶體管是通常用于放大器或電控開關的半導體器件。晶體管是調節計算機、移動電話和所有其他現代電子電路運行的基本構件。由于其高響應和高精度,晶體管可用于各種數字和模擬功能,包括放大器、開關、穩壓器、信號
    發表于 02-03 09:36

    MOSFET和鰭式場效應晶體管的不同器件配置及其演變

    向下縮放時失去對漏電流的控制。  答案是利用第三個維度?! OSFET晶體管從平面單柵極器件演變為多柵極3D單元,以增加電流驅動并減輕短通道效應?! ∈褂?D還可以減少晶體管的面積。占據第三維可以
    發表于 02-24 15:20

    什么是鰭式場效應晶體管?鰭式場效應晶體管有哪些優缺點?

    FinFET成為它們的替代品。鰭式場效應晶體管比平面 MOSFET 更好地阻斷短通道效應,從而實現晶體管縮放?! ∑矫嬖O計不會超出 30 nm 的柵極長度。柵極氧化物停止密封源頭上的柵
    發表于 02-24 15:25

    單個晶體管頻帶壓縮放大器電路圖

    單個晶體管頻帶壓縮放大器電路圖
    發表于 06-27 10:05 ?507次閱讀
    單個<b class='flag-5'>晶體管</b>頻帶壓<b class='flag-5'>縮放</b>大器電路圖

    晶體管極限參數

    晶體管極限參數 以下介紹晶體管的主要極限參數。晶體管所能承受的電壓、功率耗散以及所通過的電流都是有一定限度的,當其超過額定值時,
    發表于 01-26 08:54 ?7386次閱讀

    淺談鰭式場效晶體管finFET)寄生提取的復雜性和不確定性

    鰭式場效晶體管(簡稱 finFET)的推出標志著 CMOS 晶體管首次被看作是真正的三維器件。由于源漏區以及與其周圍連接的三維結構方式(包括本地互連和接觸通孔),導致了復雜性和不確定性。
    發表于 01-28 14:28 ?3933次閱讀
    <b class='flag-5'>淺談</b>鰭式場效<b class='flag-5'>晶體管</b>( <b class='flag-5'>finFET</b>)寄生提取的復雜性和不確定性

    Intel放棄FinFET晶體管轉向GAA晶體管 GAA工藝性能提升或更明顯

    Intel之前已經宣布在2021年推出7nm工藝,首發產品是數據中心使用的Ponte Vecchio加速卡。7nm之后的5nm工藝更加重要了,因為Intel在這個節點會放棄FinFET晶體管轉向GAA晶體管。
    的頭像 發表于 03-11 09:51 ?6016次閱讀
    Intel放棄<b class='flag-5'>FinFET</b><b class='flag-5'>晶體管</b>轉向GAA<b class='flag-5'>晶體管</b> GAA工藝性能提升或更明顯

    晶體管:后FinFET時代的技術演進

    ? ? FinFET晶體管架構是當今半導體行業的主力軍。但是,隨著器件的持續微縮,短溝道效應迫使業界引入新的晶體管架構。在本文中,IMEC的3D混合微縮項目總監Julien Ryckaert勾勒出了
    的頭像 發表于 12-30 17:45 ?2925次閱讀

    進入全新一代的晶體管以前,回顧一下前幾代晶體管的發展

    在這里,我們討論了Bulk-Si CMOS技術,縮放的必要性和重要性,它們的各種影響以及相關的解決方案。我們還解決了晶體管材料和先進技術節點中使用的任何新材料的物理縮放限制。如今,由于在32nm技術節點下遇到的種種局限性,行業轉
    的頭像 發表于 05-17 15:38 ?2984次閱讀
    進入全新一代的<b class='flag-5'>晶體管</b>以前,回顧一下前幾代<b class='flag-5'>晶體管</b>的發展

    全包圍柵極結構將取代FinFET

    FinFET在22nm節點的首次商業化為晶體管——芯片“大腦”內的微型開關——制造帶來了顛覆性變革。與此前的平面晶體管相比,與柵極三面接觸的“鰭”所形成的通道更容易控制。但是,隨著3nm和5nm技術節點面臨的
    的頭像 發表于 08-01 15:33 ?1267次閱讀

    二維半導體晶體管實際溝道長度的極限

    高性能單層二硫化鉬晶體管的實現讓科研界看到了二維半導體的潛力,二維半導體材料的發展讓我們看到了晶體管縱向尺寸下目前的縮放極限(< 1 nm),同樣的科學家們也沒有停止追尋二維半導體
    的頭像 發表于 10-17 10:50 ?2718次閱讀

    探討晶體管尺寸縮小的原理

    從平面晶體管結構(Planar)到立體的FinFET結構,我們比較容易理解晶體管尺寸縮小的原理。
    發表于 12-02 14:04 ?1061次閱讀
    探討<b class='flag-5'>晶體管</b>尺寸縮小的原理