精品国产人成在线_亚洲高清无码在线观看_国产在线视频国产永久2021_国产AV综合第一页一个的一区免费影院黑人_最近中文字幕MV高清在线视频

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

如何為可編程邏輯和處理器系統(tǒng)多用途 I/O (MIO) 進(jìn)行IBIS模型名稱解碼

電子工程師 ? 來源:XILINX技術(shù)社區(qū) ? 作者:XILINX技術(shù)社區(qū) ? 2020-10-21 10:00 ? 次閱讀

賽靈思FPGAMPSoC 器件中所有受支持的 I/O 標(biāo)準(zhǔn)提供了 I/O 緩存信息規(guī)范 (I/O Buffer Information Specification, IBIS) 模型。

本篇博文旨在提供有關(guān)如何為可編程邏輯 (PL) 和處理器系統(tǒng) (PS) 多用途 I/O (MIO) 進(jìn)行 IBIS 模型名稱解碼的指導(dǎo)信息。 本文主要分 3 個(gè)部分:

PL I/O 標(biāo)準(zhǔn)

PS MIO 標(biāo)準(zhǔn)

PS DDR I/O 標(biāo)準(zhǔn)

在這 3 個(gè)章節(jié)中包含多個(gè)解碼器表格,其中逐一細(xì)分羅列了模型名稱的每個(gè)部分并提供了一些模型名稱示例。

1. 賽靈思 PL I/O 標(biāo)準(zhǔn) IBIS 解碼器

PL IBIS 解碼器可用于為所有可編程邏輯 I/O 執(zhí)行 PL IBIS 模型解碼。 它適用于 Zynq MPSoC PL I/O。

表 1:PL IBIS 解碼器

所有模型(LVDS 除外*)都將包含“bank 類型 (Bank Type)”、“I/O 標(biāo)準(zhǔn) (IOStandard)”、“斜率 (Slew Rate)”和“輸出阻抗/驅(qū)動(dòng)強(qiáng)度 (Output Impedance/DriveStrength)”。

*LVDS 模型將包含“bank 類型 (Bank Type)”、“LVDS”、“I/O 標(biāo)準(zhǔn) (IOStandard)”和“數(shù)字端接 (Digital Termination)”。

內(nèi)部 100-ohm 差分終端僅在以 1.8V (LVDS) 或 2.5V (LVDS_25) 加電的 bank 中可用。 請參閱(UG571) v1.12 第 103 頁以獲取詳細(xì)信息。

https://china.xilinx.com/support/documentation/user_guides/c_ug571-ultrascale-selectio.pdf

注:并非每個(gè) IBIS 模型都包含所有模型設(shè)置。

如果模型名稱中不含某項(xiàng)設(shè)置,即表示此模型不支持該項(xiàng)設(shè)置。

表 2 和表 3 提供了適用于 DDR4 和 SelectIO 的 PL IBIS 模型示例。

表2:PL DDR4 IBIS 模型

*時(shí)鐘和 DQS 為差分信號(hào)。 單端模型分配到每個(gè)分支。

差分信號(hào)在 IBIS 文件中的“[Diff Pin]”關(guān)鍵字下指定。

表 3:PL SelectIO IBIS 模型

2. 賽靈思 Zynq MPSoC PS MIO IBIS 模型

Zynq MPSoC MIO 管腳支持 LVCMOS,可提供以下選項(xiàng)

接口電壓:1.8V、2.5V 或 3.3V

驅(qū)動(dòng)強(qiáng)度:2mA、4mA、8mA 或 12mA

斜率:Slow 或 Fast

MIO IBIS 模型格式為M0_PADH_02_F_NA_PBIDIR_18_18_NT_DR_H。

表 4 對每個(gè) IBIS 模型的驅(qū)動(dòng)設(shè)置進(jìn)行了解釋。

表 4:PS MIO IBIS 模型

3. 賽靈思 Zynq MPSoC PS DDR IBIS 模型

Zynq MPSoC PS DDR IBIS 信號(hào)與所有其它信號(hào)都不同。

表 5 顯示了適用于 Zynq MPSoC PS DDR IBIS 模型的解碼器。

其中為每一種 DDR 內(nèi)存類型的 IBIS 模型都提供了相應(yīng)的示例。

表 5:PS DDR IBIS 解碼器

表 6 到 10 提供了對應(yīng)受支持的 PS DDR 技術(shù)的 Zynq PS DDR IBIS 示例。

表 6:PS DDR3

表 7:PS DDR3L

表 8:PS LPDDR3

表 9:PS DDR4

表 10:PS LPDDR4

責(zé)任編輯:lq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • 處理器
    +關(guān)注

    關(guān)注

    68

    文章

    19178

    瀏覽量

    229201
  • 解碼器
    +關(guān)注

    關(guān)注

    9

    文章

    1131

    瀏覽量

    40684
  • 可編程邏輯
    +關(guān)注

    關(guān)注

    7

    文章

    514

    瀏覽量

    44074

原文標(biāo)題:開發(fā)者分享 | 賽靈思 PL 和 PS IBIS 模型解碼器

文章出處:【微信號(hào):gh_2d1c7e2d540e,微信公眾號(hào):XILINX開發(fā)者社區(qū)】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏

    評論

    相關(guān)推薦

    CMOS可編程I/O端口擴(kuò)展電路AiP82C55

    CMOS可編程I/O端口擴(kuò)展電路AiP82C55
    的頭像 發(fā)表于 08-09 09:55 ?329次閱讀
    CMOS<b class='flag-5'>可編程</b><b class='flag-5'>I</b>/<b class='flag-5'>O</b>端口擴(kuò)展電路AiP82C55

    AiP82C55通用可編程I/O端口擴(kuò)展芯片產(chǎn)品介紹

    AiP82C55是一款經(jīng)典的通用可編程I/O端口擴(kuò)展芯片。廣泛應(yīng)用于工業(yè)自動(dòng)化及數(shù)據(jù)采集處理等領(lǐng)域。該芯片具有靈活的可編程性并且擁有三個(gè)獨(dú)立
    的頭像 發(fā)表于 07-26 17:07 ?497次閱讀
    AiP82C55通用<b class='flag-5'>可編程</b><b class='flag-5'>I</b>/<b class='flag-5'>O</b>端口擴(kuò)展芯片產(chǎn)品介紹

    替代SiTime,可編程振蕩器用于視頻處理器穩(wěn)定時(shí)鐘信號(hào)

    替代SiTime,可編程振蕩器用于視頻處理器穩(wěn)定時(shí)鐘信號(hào)
    的頭像 發(fā)表于 06-28 09:50 ?345次閱讀
    替代SiTime,<b class='flag-5'>可編程</b>振蕩器用于視頻<b class='flag-5'>處理器</b>穩(wěn)定時(shí)鐘信號(hào)

    PLC的I/O點(diǎn)數(shù)是什么意思

    在工業(yè)自動(dòng)化領(lǐng)域中,可編程邏輯控制(PLC)扮演著至關(guān)重要的角色。PLC以其高可靠性、易編程性和強(qiáng)大的控制功能,廣泛應(yīng)用于各種自動(dòng)化系統(tǒng)
    的頭像 發(fā)表于 06-27 11:15 ?3649次閱讀

    可編程邏輯控制的特點(diǎn)與用途

    隨著工業(yè)自動(dòng)化技術(shù)的不斷發(fā)展,可編程邏輯控制(PLC)作為其核心控制設(shè)備,發(fā)揮著至關(guān)重要的作用。PLC以其獨(dú)特的優(yōu)勢,如可編程性、高可靠性、強(qiáng)大的計(jì)算能力、靈活的通信接口和可擴(kuò)展性等
    的頭像 發(fā)表于 06-19 14:16 ?687次閱讀

    什么是現(xiàn)場可編程邏輯陣列?它有哪些特點(diǎn)和應(yīng)用?

    可編程邏輯元件和可編程互連,實(shí)現(xiàn)邏輯電路的設(shè)計(jì)和配置。FPLA在電子系統(tǒng)設(shè)計(jì)、數(shù)字信號(hào)處理、網(wǎng)絡(luò)
    的頭像 發(fā)表于 05-23 16:25 ?826次閱讀

    FPGA零基礎(chǔ)學(xué)習(xí)系列精選:半導(dǎo)體存儲(chǔ)可編程邏輯器件簡介

    、可編程互連通道和I/O塊三部分構(gòu)成。CPLD中的邏輯塊類似于一個(gè)小規(guī)模PLD,通常一個(gè)邏輯塊包含4~20個(gè)宏單元,每個(gè)宏單元一般由乘積項(xiàng)陣
    發(fā)表于 03-28 17:41

    可編程片上系統(tǒng)是什么意思

    可編程片上系統(tǒng)(Programmable System-on-Chip,PSoC)是一種特殊的嵌入式系統(tǒng)。它首先是一個(gè)片上系統(tǒng),這意味著整個(gè)系統(tǒng)
    的頭像 發(fā)表于 03-28 15:09 ?535次閱讀

    可編程片上系統(tǒng)是什么

    可編程片上系統(tǒng)(Programmable System-on-Chip,PSoC)是一種特殊的嵌入式系統(tǒng),它集成了數(shù)字邏輯、模擬電路和可配置模塊,將傳統(tǒng)的微
    的頭像 發(fā)表于 03-28 14:55 ?605次閱讀

    現(xiàn)場可編程門陣列的原理和應(yīng)用

    FPGA是一種可編程的硬件邏輯器件,其核心組成部分是可編程邏輯單元(PLU)和可編程互連資源(Interconnect Resources)
    的頭像 發(fā)表于 03-27 14:49 ?630次閱讀

    現(xiàn)場可編程門陣列簡介

    可編程邏輯塊(CLB)和輸入輸出模塊(IOB)。CLB是實(shí)現(xiàn)邏輯功能的基本單元,主要由邏輯函數(shù)發(fā)生、觸發(fā)
    的頭像 發(fā)表于 03-27 14:48 ?516次閱讀

    可編程邏輯器件的特征及優(yōu)勢科普

    可編程邏輯器件是一種集成電路,具有可編程功能的特性。它們可以根據(jù)用戶的需求進(jìn)行編程,從而實(shí)現(xiàn)不同的邏輯功能。
    的頭像 發(fā)表于 02-26 18:24 ?1083次閱讀

    可編程邏輯陣列PLA內(nèi)部邏輯結(jié)構(gòu)示意

    可編程邏輯陣列(Programmable Logic Array,PLA)和可編程陣列邏輯(Programmable Array Logic,PAL)都是數(shù)字邏輯電路中常見的
    發(fā)表于 02-02 11:41 ?2494次閱讀
    <b class='flag-5'>可編程邏輯</b>陣列PLA內(nèi)部<b class='flag-5'>邏輯</b>結(jié)構(gòu)示意

    可編程控制器的組成 可編程控制器有哪些特點(diǎn)?

    可編程控制器的組成和特點(diǎn)。 一、可編程控制器的組成 中央處理器(Central Processing Unit,CPU):可編程控制器的核心組件是中央
    的頭像 發(fā)表于 01-18 11:18 ?1431次閱讀

    安全挖掘快速多用途工具

    dnsx是一個(gè)快速的多用途DNS工具包,設(shè)計(jì)用于通過retryabledns庫運(yùn)行各種探測。它支持多個(gè)DNS查詢、用戶提供的解析、DNS 通配符過濾(如shuffledns等)。
    的頭像 發(fā)表于 11-30 16:22 ?576次閱讀
    安全挖掘快速<b class='flag-5'>多用途</b>工具