國微思爾芯推出VU19P原型驗證系統,加速十億門級芯片設計
新分割引擎顯著提升性能和效率
· 模塊化、可擴展的單、雙、四核VU19P原型系統,單系統支持高達1億9600萬門ASIC設計
· 增強的分割引擎,加速超大規模設計驗證,提升設計性能
· 完整的原型驗證解決方案包括多FPGA深度調試,系統級協同建模及 90 多種應用接口子板庫
2020年10月22日,國微思爾芯,一站式EDA驗證解決方案專家,正式推出面向超大規模SoC原型市場的ProdigyTM S7-19P原型驗證系統。 S7-19P提供單、雙、四核Xilinx UltraScale+ VU19P FPGA配置,搭配同時發布的Player Pro編譯軟件可以輕松滿足如5G、數據中心、AI/ML和自動駕駛等大規模SoC設計中不斷增加的復雜性和性能等驗證需求。
Virtex UltraScale+ VU19P是賽靈思密度最高的FPGA,是ASIC和SOC原型驗證的最佳選擇。采用臺積電16nm制程的VU19P,設計規模比上一代廣受歡迎的20nm制程Virtex UltraScale 440大1.6倍,速度快30%。四核Prodigy S7-19PQ提供:
· 高達196M等效ASIC門的邏輯規模
· 5,288高性能I/Os用于外設擴展和多系統互連
· 176路高速收發器,運行速率高達 16Gbps
· 8個板載 DDR4 SO-DIMM 卡插槽,每個支持最高 72 位 16GB 的 DDR4
自動化的設計分割軟件和高密度原型驗證硬件在驗證超大模型設計時是密不可分。國微思爾芯發布新版本Player Pro編譯軟件強化以下功能:
· 更快的分割引擎支持十億門等級設計
· 增強Pin-Multiplexing模塊使系統性能提高50%
· 靈活支持多Pin-Multiplexing比率
· 通過優化的Black-Box技術節省多達70%的時間
· 全自動TCL腳本支持
多套 Prodigy S7-VU19P 邏輯系統可輕松地互連,配上Player Pro軟件增強的設計分割功能,可提供高效的原型驗證解決方案,以實現更大容量的設計。連同Prodigy? 的其他工具如Prodigy? MDM 和 Prodigy? ProtoBridge 等,均能無縫對接,提供強大深度調試、協同建模以及實時管理與控制能力。
國微思爾芯首席執行官林俊雄表示:“我們一直在與客戶密切合作以提供滿足其未來原型驗證需求的解決方案。通過持續的投資和技術創新,不斷為我們的客戶帶來更高效率和更具價值的產品。我很高興Prodigy S7-19P原型系統和Player Pro軟件的面世,期待來自國微思爾芯更多令人矚目的新品發布,幫助軟件開發與系統驗證人員提高生產力,加速產品上市。”
責任編輯:haq
-
FPGA
+關注
關注
1620文章
21510瀏覽量
598874 -
芯片
+關注
關注
450文章
49631瀏覽量
417106 -
硬件
+關注
關注
11文章
3112瀏覽量
65841
發布評論請先 登錄
相關推薦
評論