精品国产人成在线_亚洲高清无码在线观看_国产在线视频国产永久2021_国产AV综合第一页一个的一区免费影院黑人_最近中文字幕MV高清在线视频

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

什么是低功耗,對FPGA低功耗設計的介紹

嵌入式星球 ? 來源:嵌入式星球 ? 作者:嵌入式星球 ? 2020-10-28 15:02 ? 次閱讀

功耗是各大設計不可繞過的話題,在各大設計中,我們應當追求低功耗。為增進大家對低功耗的認識,本文將對FPGA低功耗設計予以介紹。如果你對FPGA低功耗相關內容具有興趣,不妨繼續往下閱讀哦。FPGA的功耗高度依賴于用戶的設計,沒有哪種單一的方法能夠實現這種功耗的降低。目前許多終端市場對可編程邏輯器件設計的低功耗要求越來越苛刻。在消費電子領域,OEM希望采用FPGA的設計能夠實現與ASIC相匹敵的低功耗。

盡管基于90nm工藝的FPGA的功耗已低于先前的130nm產品,但它仍然是整個系統功耗的主要載體。此外,如今的終端產品設計大多要求在緊湊的空間內完成,沒有更多的空間留給氣流和大的散熱器,因此熱管理、功率管理繼續成為FPGA設計的一個重要課題。采用FPGA進行低功耗設計并不是一件容易的事,盡管有許多方法可以降低功耗。FPGA的類型、IP核、系統設計、軟件算法、功耗分析工具及個人設計方法都會對產品功耗產生影響。值得注意的是,如果使用不當,有些方法反而會增加功耗,因此必須根據實際情況選擇適當的設計方法。

FPGA設計的總功耗包括靜態功耗和動態功耗兩個部分。其中,靜態功耗是指邏輯門沒有開關活動時的功率消耗,主要由泄漏電流造成的,隨溫度和工藝的不同而不同。靜態功耗主要取決于所選的FPGA產品。動態功耗是指邏輯門開關活動時的功率消耗,在這段時間內,電路的輸入輸出電容完成充電和放電,形成瞬間的軌到地的直通通路。與靜態功耗相比,通常有許多方法可降低動態功耗。

采用正確的結構對于設計是非常重要的,最新的FPGA是90nm的1.2 V器件,與先前產品相比可降低靜態和動態功耗,且FPGA制造商采用不同的設計技術進一步降低了功耗,平衡了成本和性能。這些90nm器件都改變了門和擴散長度,優化了所需晶體管的開關速率,采用低K值電介質工藝,不僅提高了性能還降低了寄生電容。結構的改變,如增強的邏輯單元內部互連,可實現更強大的功能,而無需更多的功耗。StraTIx II更大的改變是采用了六輸入查找表(LUT)架構,能夠通過更有效的資源利用,實現更快速、低功耗的設計。

除常規的可重配置邏輯外,FPGA正不斷集成更多的專用電路。最先進的PLD就集成了專門的乘法器、DSP模塊、可變容量RAM模塊以及閃存等,這些專用電路為FPGA提供了更加高效的功能??傮w上看,采用這些模塊節約了常規邏輯資源并增加了系統執行的速度,同時可以減少系統功耗。因此更高的邏輯效率也意味著能夠實現更小的器件設計,并進一步降低靜態功耗和系統成本。

不同供應商所提供的IP內核對于低功耗所起的作用各有側重。選擇正確的內核對高效設計至關重要,有的產品將注意力集中在空間、性能和功耗的平衡上。某些供應商提供的IP內核具有多種配置(如Altera的Nios II嵌入式處理器內核采用快速、標準和經濟等三種版本),用戶可根據自己的設計進行選擇。例如,如果一個處理器在同一個存儲分區中進行多個不同調用,則采用帶板載緩存的Nios II/f就比從片外存儲器訪問數據的解決方案節約更多功耗。

如果用戶能夠從多種I/O標準中進行選擇,則低壓和無端接(nON-terminated)標準通常利于降低功耗,任何電壓的降低都會對功耗產生平方的效果。靜態功耗對于接口標準特別重要,當I/O緩沖器驅動一個高電平信號時,該I/O為外部端接電阻提供電壓源;而當其驅動低電平信號時,芯片所消耗的功率則來自外部電壓。差分I/O標準(如典型值為350 mV的低開關電壓LVDS)可提供更低的功耗、更佳的噪聲邊緣、更小的電磁干擾以及更佳的整體性能。

利用FPGA的結構來降低功耗還有賴于所使用的軟件工具。用戶可以從眾多綜合工具經銷商那里進行選擇,那些能夠使用專用模塊電路并智能地設計邏輯功能的綜合工具,將有助于用戶降低動態功耗。此外,根據自己的設計,用戶可以嘗試以面積驅動來替代時序驅動的綜合,以降低邏輯電平。不同綜合工具的選項有所差別,因此應當了解哪個“開關”或“按鈕”是必需的。

同樣重要的還有布局與布線工具,一旦用戶選擇了某種特殊的FPGA,他就必須采用該供應商的布局布線工具。由于互連會潛在地增加功耗,因而仔細進行布局規劃和設計尤為重要。即便設計不需要很快完成,設計者也希望盡可能地加快進度。諸如Altera LogicLock之類的工具所增加的設計功能可使用戶在器件定制區域內進行邏輯分組布局,因而一旦用戶找到一種高效布局,就能很快改編為他用。

為使設計消耗最小的動態功耗,可采用優化的算法來降低多余和無意義的開關活動,例如具有許多不同狀態的狀態機。一個二進制編碼的狀態機將通過觸發器產生多個比特并形成組合邏輯,采用格雷碼或One-hot編碼可降低從一個狀態到另一個狀態的開關次數。同時工程師在實現降低功耗的目標時,需要平衡格雷碼所需的額外組合邏輯,或One-hot編碼所需的附加觸發器。

數據保護和操作數隔離是另一種降低功耗的技術。在這種技術中只要沒有輸出,數據路徑算子的輸入都會保持穩定。輸入的開關行為會波及其它電路,因此即使在忽略輸出的情況下也能消耗功率,例如某個集成了基本算術邏輯單元(ALU)的設計。通過保持輸入的穩定性(停止開關),開關動作的數量就能得到減少。這種方法為每個模塊的輸入端提供了保護邏輯(觸發器和/或門電路),減少了開關動作,從而降低了系統整體的功耗。

時鐘網絡上減少開關動作也可大幅降低功耗。多數可提供獨立全局時鐘的FPGA是分割為幾部分的,若一個設計間歇地采用部分邏輯,就可關掉其時鐘以節省功耗。最新FPGA中的PLL可禁止時鐘網絡并支持時鐘轉換,因此既可關掉時鐘也可轉換為更低頻率的時鐘。更小的邏輯部分能夠潛在地使用本地/局域時鐘來替代全局時鐘,因此不必使用不相稱的大型時鐘網絡。

對易受干擾的設計而言,減少意外的邏輯干擾可大幅降低動態功耗。意外干擾是在組合邏輯輸出時產生的暫時性邏輯轉換。減少這種效應的一個方法是重新考慮時序設計,以平衡時序關鍵路徑和非關鍵路徑間的延遲。用戶可在軟件工具的幫助下應用這種方法,例如某軟件可通過組合邏輯移動寄存器的位置,以實現平衡時序。另外一種方法是引入流水線結構,以減少組合邏輯深度,流水線還有助于增加速度。第二種方法對無意外干擾設計的效果不明顯,相反還可能增加功耗。

方便快捷的精確功率估算工具,不僅有助于設計工程師對功率進行定量評估,同時也有助于加快產品設計進度。如果在初期功率評估工具和數據表中沒有實際數據,設計工程師就不能在設計階段走得更遠。獲取初期評估數據工具,可使設計人員在設計開始之前就進行功率估算。此外作為設計規劃,工程師可將布局和布線設計加載到更精確的功率評估持續當中,從而得到一個更精準的功耗描述。最好的評估工具可使仿真文件無縫集成到電源工具中,因而能夠獲得開關功率的精確描述;若不能進行仿真,則該工具也能自動給出FPGA設計的評估參數。

fqj

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • FPGA
    +關注

    關注

    1626

    文章

    21665

    瀏覽量

    601808
  • 集成電路
    +關注

    關注

    5381

    文章

    11381

    瀏覽量

    360850
收藏 人收藏

    評論

    相關推薦

    stm32低功耗設計技巧

    STM32低功耗設計是一個綜合性的工作,需要在硬件設計和軟件設計兩個層面進行綜合考慮和優化。以下是一些關鍵的STM32低功耗設計技巧: 一、硬件設計層面 選擇低功耗系列芯片 : STM32系列芯片有
    的頭像 發表于 11-19 15:52 ?140次閱讀

    物聯網系統中TCP低功耗產品長連接狀態下降低功耗功能的實現方案

    01 ?概述 TCP相關內容參考文章《物聯網行業中TCP通信協議介紹以及如何實現》 02 ?功耗的組成 低功耗技術就是一系列的降低功耗的技術。 在了解
    的頭像 發表于 09-29 11:50 ?274次閱讀
    物聯網系統中TCP<b class='flag-5'>低功耗</b>產品長連接狀態下降<b class='flag-5'>低功耗</b>功能的實現方案

    xWRL6432低功耗雷達-功耗優化技術

    電子發燒友網站提供《xWRL6432低功耗雷達-功耗優化技術.pdf》資料免費下載
    發表于 08-23 09:17 ?0次下載
    xWRL6432<b class='flag-5'>低功耗</b>雷達-<b class='flag-5'>功耗</b>優化技術

    CPU的低功耗與高功耗的區別

    CPU的低功耗與高功耗之間存在多方面的區別,這些區別主要體現在功耗水平、性能表現、應用場景、成本效益以及技術實現等多個維度。
    的頭像 發表于 08-07 15:43 ?3353次閱讀

    國產藍牙模組 | 低功耗藍牙應用

    藍牙技術聯盟于2010年推出了藍牙4.0規范,其中低功耗藍牙的出現滿足了小型電池供電設備進行低功耗無線連接的需求,因此得到廣泛應用。本文章將帶你深入了解低功耗藍牙的應用。低功耗藍牙簡介
    的頭像 發表于 06-14 08:25 ?437次閱讀
    國產藍牙模組 | <b class='flag-5'>低功耗</b>藍牙應用

    低功耗藍牙技術的特點 低功耗藍牙如何實現低功耗?

    低功耗藍牙技術是一種優化的藍牙技術,專為滿足低功耗需求而設計。它通過采用一系列節能措施和技術,實現了更低的功耗消耗,延長了設備的續航時間。
    的頭像 發表于 02-07 16:49 ?1896次閱讀

    ESP32-S3模組是怎么配置低功耗模式的?低功耗模式下功耗大概是多少?

    經常有人問S3模組是怎么配置低功耗模式的?低功耗模式下功耗大概是多少?下面小啟就跟大家講下S3模組低功耗情況。01ESP32S3系列模組三種低功耗
    的頭像 發表于 01-26 08:03 ?4163次閱讀
    ESP32-S3模組是怎么配置<b class='flag-5'>低功耗</b>模式的?<b class='flag-5'>低功耗</b>模式下<b class='flag-5'>功耗</b>大概是多少?

    數據透傳選擇低功耗WiFi模塊還是選擇低功耗藍牙模塊?

    WiFi模塊和藍牙模塊,針對部分領域的低功耗數據透傳需求,工程師是該選擇低功耗WiFi模塊還是低功耗藍牙模塊呢? ? 數據透傳選擇低功耗WiFi模塊還是選擇
    的頭像 發表于 01-10 18:44 ?673次閱讀
    數據透傳選擇<b class='flag-5'>低功耗</b>WiFi模塊還是選擇<b class='flag-5'>低功耗</b>藍牙模塊?

    stm低功耗單片機推薦

    在選擇低功耗單片機時,有許多不同的選擇可供考慮。本文將詳細介紹一些流行的低功耗單片機,并提供其特點、應用領域和優點。 Nordic Semiconductor nRF51822: Nordic
    的頭像 發表于 01-08 14:43 ?1160次閱讀

    SEGGER調試低功耗模式

    開發人員提供了一套完整的工具套件,能夠幫助他們開發和調試低功耗模式。 SEGGER是一家致力于嵌入式系統開發工具的領導者,其J-Link調試器系列在全球范圍內得到廣泛應用。下面,我們將詳細介紹SEGGER如何幫助開發人員調試低功耗
    的頭像 發表于 01-02 16:36 ?573次閱讀

    ?低功耗SoC的PR設計淺析

    全芯片UPF低功耗設計(含DFT設計)
    的頭像 發表于 12-29 11:43 ?660次閱讀
    ?<b class='flag-5'>低功耗</b>SoC的PR設計淺析

    一文讀懂低功耗藍牙的應用

    藍牙技術聯盟于2010年推出了藍牙4.0規范,其中低功耗藍牙的出現滿足了小型電池供電設備進行低功耗無線連接的需求,因此得到廣泛應用。本文章將帶你深入了解低功耗藍牙的應用。低功耗藍牙簡介
    的頭像 發表于 12-28 08:24 ?877次閱讀
    一文讀懂<b class='flag-5'>低功耗</b>藍牙的應用

    嵌入式軟件的低功耗設計

    電子產品尤其是電池供電的都要求低功耗,究竟怎樣才算低功耗?脫離應用場合的數值沒有意義,低功耗是一種看情況而定、只可意會的標準。
    的頭像 發表于 12-13 09:14 ?522次閱讀

    MCU在低功耗時的靜態功耗解析

    隨著半導體技術和工藝的進步,MCU的功耗做的是越來越好。很多廠家都宣傳自家的MCU是低功耗(Low Power)或者超低功耗(Ultra Low Power)。
    的頭像 發表于 12-13 09:06 ?1586次閱讀
    MCU在<b class='flag-5'>低功耗</b>時的靜態<b class='flag-5'>功耗</b>解析

    嵌入式軟件的低功耗驅動軟件設計

    1 低功耗的意義 電子產品尤其是電池供電的都要求低功耗,究竟怎樣才算低功耗?脫離應用場合的數值沒有意義,低功耗是一種看情況而定、只可意會的標準。 2 思路決定成敗 芯片數據手冊寫著
    的頭像 發表于 12-07 15:00 ?438次閱讀