精品国产人成在线_亚洲高清无码在线观看_国产在线视频国产永久2021_国产AV综合第一页一个的一区免费影院黑人_最近中文字幕MV高清在线视频

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

基于XilinxVirtex?-6FPGA 11.18 Gbps收發器的高速互操作性

電子設計 ? 來源:Avago Technologies ? 作者:Avago Technologies ? 2021-04-14 11:53 ? 次閱讀

AFBR-703SDZ收發器是Avago的SFP + SR系列的一部分。AFBR-701ASDZ是其SFP + LR系列的一部分。本應用筆記介紹了Avago AFBR-703SDZ和AFCT-701SDZ 10 Gbs以太網SFP +收發器產品與具有自適應DFE的XilinxVirtex?-6FPGA 11.18 Gbps收發器的高速互操作性。

Xilinx產品:Virtex-6 HXT FPGA

針對需要超高速串行連接的應用進行了優化,Virtex?-6HXT FPGA通過結合6.6 Gbps GTX收發器和11.18 Gbps GTH收發器,提供了業界最高的串行帶寬,以實現下一代分組和傳輸,交換結構。 ,視頻切換和成像設備。Virtex-6 FPGA系列采用第三代Xilinx ASMBLTM架構在40 nm工藝上構建,并得到新一代開發工具和龐大的IP庫的支持,以確保進行高效的開發并從前幾代產品進行高效的設計移植。與競爭性FPGA產品相比,這些新器件具有更高的性能和更低的功耗,它們以1.0 V內核電壓工作,并提供0.9 V低功耗選項。

發射器光電性能

測量設置

圖1和圖2顯示了發射機光學和電氣性能測量的設置。這些測量使用了Virtex FPGA生成的PRBS編碼的10.3125 Gbps信號。使用運行在2.5776 GHz的Anritsu時鐘發生器來觸發Agilent DCA-J,同時將161.1 MHz信號(數據速率除以64)用作Virtex FPGA的參考時鐘輸入。使用以下光纖鏈路在正常和壓力條件下進行了

測量:1.無壓力測試:1

m長的跳線2.壓力測試:用于SFP + SR的300 m多模OM3光纖和用于SFP + LR部件的10 km單模光纖。

概括

進行了電氣和光學參數測量,以證明其評估板上的Avago Technologies 10Gbs以太網SFP +收發器產品AFCT-701SDZ(SFP + LR)和AFBR-703SDZ(SFP + SR)與Xilinx Virtex-6 PHY FPGA的互用性。

接收器通道的測量結果表明,在正常工作條件下,LR和SR模塊中的每個模塊的性能始終如一,超過了數據手冊限制和相應的IEEE802.3ae標準規范。發射通道的測量是通過SR的最大適用光鏈路長度為300 m,而LR部件的最大適用光鏈路長度為10 km進行的。傳輸通道結果顯示出與標準要求的掩碼和行業抖動性能相比出色的裕度。使用了Xilinx Virtex-6 PHY FPGA中的預定的預加重和加重設置。對于所有測量,該FPGA接收器輸入中的自適應DFE功能均已打開。

編輯:hfy

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • FPGA
    +關注

    關注

    1626

    文章

    21678

    瀏覽量

    602019
  • 發射器
    +關注

    關注

    6

    文章

    843

    瀏覽量

    53406
  • Xilinx
    +關注

    關注

    71

    文章

    2164

    瀏覽量

    121039
  • 發射機
    +關注

    關注

    7

    文章

    503

    瀏覽量

    47986
收藏 人收藏

    評論

    相關推薦

    求助FPGA高速串行收發器,輸出12.5Gbps的信號要用什么電平 ...

    求助FPGA高速串行收發器,輸出12.5Gbps的信號要用什么電平輸出28.5Gbps的信號要用什么電平?
    發表于 11-10 09:12

    10-Gbps以太網MAC和XAUI PHY操作性硬件演示參考設計(PDF)中的說明進行操作

    10-Gbps以太網MAC和XAUI PHY操作性硬件演示參考設計(PDF)中的說明進行操作
    發表于 07-26 16:35

    如何確保USB Type-C電纜和連接操作性和合規

    如何確保USB Type-C電纜和連接操作性和合規
    發表于 09-27 16:24

    FPGA高速收發器的設計原則有哪些?

    FPGA高速收發器設計原則高速FPGA設計收發器選擇需要考慮的因素
    發表于 04-09 06:53

    IOT語義操作性

    IOT語義操作性...
    發表于 07-27 06:24

    FPGA高速收發器設計原則

    FPGA高速收發器設計原則 高速收發器(SERDES)的運用范圍十分廣泛, 包括通訊、計算機、工業和儲存,以及必須在芯片與
    發表于 04-07 22:26 ?1044次閱讀

    Altera首次演示FPGA與100Gbps光模塊的操作性

    2012年2月23號,北京——Altera公司(NASDAQ:ALTR)今天宣布,使用28-nm Stratix? V GT FPGA成功演示了與100-Gbps光模塊的操作性,從而
    發表于 02-24 08:41 ?1322次閱讀

    Altera首次演示FPGA與100-Gbps光模塊的操作性

    Altera Stratix V GT器件是業界唯一采用28-Gbps收發器技術的FPGA,支持實現下一代100-Gbps網絡
    發表于 02-27 09:55 ?831次閱讀

    驗證ADI轉換與Xilinx FPGA和JESD204B/C IP的操作性

    驗證ADI轉換與Xilinx FPGA和JESD204B/C IP的操作性
    發表于 04-09 14:37 ?15次下載
    驗證ADI轉換<b class='flag-5'>器</b>與Xilinx <b class='flag-5'>FPGA</b>和JESD204B/C IP的<b class='flag-5'>互</b><b class='flag-5'>操作性</b>

    與能源收集的操作性

    與能源收集的操作性
    發表于 05-08 10:19 ?6次下載
    與能源收集的<b class='flag-5'>互</b><b class='flag-5'>操作性</b>

    PoE聯盟操作性報告

    PoE聯盟操作性報告
    發表于 05-12 13:46 ?10次下載
    PoE聯盟<b class='flag-5'>互</b><b class='flag-5'>操作性</b>報告

    驗證ADI轉換與Xilinx FPGA和JESD204BC IP的操作性

    驗證ADI轉換與Xilinx FPGA和JESD204BC IP的操作性
    發表于 06-02 12:36 ?9次下載
    驗證ADI轉換<b class='flag-5'>器</b>與Xilinx <b class='flag-5'>FPGA</b>和JESD204BC IP的<b class='flag-5'>互</b><b class='flag-5'>操作性</b>

    基于圖論原理的操作性模型改進方法

    為解決組織機枃操作性的建模與評估等問題,文中分析了國外關于圖論應用和操作性評估相關研究內容;簡述圖論的起源和企業
    發表于 06-15 14:40 ?17次下載

    3件6Gb/s SAS控制操作性報告

    電子發燒友網站提供《3件6Gb/s SAS控制操作性報告.pdf》資料免費下載
    發表于 07-29 10:13 ?0次下載
    3件<b class='flag-5'>6</b>Gb/s SAS控制<b class='flag-5'>器</b>的<b class='flag-5'>互</b><b class='flag-5'>操作性</b>報告

    CiA組織CAN XL操作性測試會議及最新進展

    點擊藍字關注我們摘要SummaryCiA協會在密歇根州特洛伊組織了第三次CANXL操作性測試。來自博世、Kvaser和Vector的IP核以及博世、英飛凌、恩智浦和德州儀器的CANSICXL收發器
    的頭像 發表于 07-31 22:17 ?964次閱讀
    CiA組織CAN XL<b class='flag-5'>互</b><b class='flag-5'>操作性</b>測試會議及最新進展