精品国产人成在线_亚洲高清无码在线观看_国产在线视频国产永久2021_国产AV综合第一页一个的一区免费影院黑人_最近中文字幕MV高清在线视频

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

淺談層疊設計、同層串擾、層間串擾

PCB線路板打樣 ? 來源:一博科技 ? 作者:bruce ? 2021-04-09 17:21 ? 次閱讀

1、 層疊設計與同層串擾

很多時候,串擾超標的根源就來自于層疊設計。也就是我們第一篇文章說的設計上先天不足,后面糾正起來會比較困難。

講到層疊對串擾的影響,這里有另一張圖片,和上文提到的參考平面的圖片一脈相承。我們能看到,層間距離H是影響串擾的關鍵因素。當D=3H的時候,不考慮K的話,串擾大約在10%左右。這也是所謂3H原則的由來吧,我們在了解串擾之后,就需要把3W原則改為3H原則了。

pIYBAGBwHESAWagHAACNy9AJVGg305.png

從上圖還可以留意到,如果要減小串擾的話,可以減小H或者增大D。只不過H太小,為了控制阻抗,線寬也會相應變小,增大加工難度,或者增加了導體損耗。而增大D,當然會受到布線空間的約束。所以我們一直提倡的,PCB設計是權衡的藝術,而權衡的技巧,就來自于對理論的深入理解,以及適當的工程量化能力。

2、層疊設計與層間串擾

提到權衡,就必須講一下現在各種規則里面提的比較多的雙帶線,也就是Dualstripline結構。各大公司對Dualstripline的設計都會制定非常詳細的設計規則。

Intel的Purley平臺規則為例,為了降低成本,雙帶線結構經常被采用,要注意層間串擾。推薦的層疊可以看到,L2~L5之間構成雙帶線結構,L3和L4之間的距離是10mil,而L2到L3以及L4到L5是3mil,從層疊的源頭來控制層間串擾。

dieceng6-02.jpg

dieceng6-03.jpg

具體的設計建議中,還提出用30度夾角來規避雙帶線結構層間串擾的方法。以及使用Jogging的方式來平衡串擾。下圖就是我們針對這些不同的走線方式做的測試板。

dieceng6-04.jpg

一直關注高速先生的朋友,都知道我們經常會做一些測試板來驗證各種走線細節的差異。我們通過驗證分析,比較有把握的結論都已經陸續在研討會Paper以及高速先生的文章中進行分享。還有一些結論,要么是我們也還有困惑,要么就是結論還不夠充分,我們還會繼續深入研究。雙帶線的30度夾角以及Jogging走線就屬于我們認為還不夠充分,也還有些疑惑的Item。所以這次就不公開發表結論了

感興趣的朋友,或者想和高速先生一起來分析的朋友,可以在關注高速先生微信公眾號(搜索:高速先生),并在后臺留下具體的聯系方式(姓名、公司、Email、電話等信息),我們可以把階段性的研究成果單獨發給你們,大家一起來看看現在的結論有沒有問題,下一步該往哪個方向研究。

Anyway,雙帶線的層間串擾是業內都關心的問題,這樣的結構,層疊設計非常重要,從一開始就要做好規劃。

編輯:hfy

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 串擾
    +關注

    關注

    4

    文章

    189

    瀏覽量

    26932
  • 層疊設計
    +關注

    關注

    0

    文章

    12

    瀏覽量

    7659
收藏 人收藏

    評論

    相關推薦

    什么是?如何減少

    01 . 什么是? ? 是 PCB 的走線之間產生的不需要的噪聲 (電磁耦合)。
    的頭像 發表于 05-23 09:25 ?6044次閱讀
    什么是<b class='flag-5'>串</b><b class='flag-5'>擾</b>?如何減少<b class='flag-5'>串</b><b class='flag-5'>擾</b>?

    PCB設計與-真實世界的(上)

    分析引言:信號頻率升高,上升沿越來越陡,電路板尺寸越來越小,成本要求越來越高,是當今電子設計的趨勢。尤其在消費類電子產品上,基本都是四或者六板,除去必要的電源地平面,其他密密麻麻全走著信號。
    發表于 10-21 09:53

    什么是路/幅頻特性/隨機信噪比

    什么是路/幅頻特性/隨機信噪比 路    路
    發表于 03-26 11:49 ?1259次閱讀

    掃描模式下 ADC 發生通道

    STM32 掃描模式下 ADC 發生通道
    發表于 12-07 18:16 ?0次下載

    示波器通道的影響

    通道隔離度的值越大,通道之間的越小,測試的結果也就越準確!從圖2的參數顯示結果不難看出,在通道一接入幅值為3V的正弦波信號,通道二在2 mV/div的檔位下,幅值僅為157uV,通道
    發表于 07-13 15:46 ?3458次閱讀
    示波器通道<b class='flag-5'>間</b><b class='flag-5'>串</b><b class='flag-5'>擾</b>的影響

    硅基片上變壓器與屏蔽優化

    硅基片上變壓器與屏蔽優化_張峰
    發表于 01-07 19:00 ?0次下載

    如何消除碼_怎么避免碼

    所謂碼,就是數字基帶信號通過基帶傳輸系統時,由于系統(主要是信道)傳輸特性不理想,或者由于信道中加性噪聲的影響,使收端脈沖展寬,延伸到鄰近碼元中去,從而造成對鄰近碼元的干擾,我們將這種現象稱為碼
    的頭像 發表于 04-16 14:25 ?4.5w次閱讀
    如何消除碼<b class='flag-5'>間</b><b class='flag-5'>串</b><b class='flag-5'>擾</b>_怎么避免碼<b class='flag-5'>間</b><b class='flag-5'>串</b><b class='flag-5'>擾</b>

    一文看懂無碼的條件

    無碼的條件只要基帶傳輸系統的沖激響應波形h(t)僅在本碼元的抽樣時刻上有最大值,并在其他碼元的抽樣時刻上均為0,則可消除碼
    的頭像 發表于 04-16 15:12 ?7.9w次閱讀
    一文看懂無碼<b class='flag-5'>間</b><b class='flag-5'>串</b><b class='flag-5'>擾</b>的條件

    近端與遠端現象解析

    們就需要弄清楚近端與遠端了。攻擊信號的幅值影響著的大小;減小串
    的頭像 發表于 10-27 09:25 ?1.5w次閱讀
    近端<b class='flag-5'>串</b><b class='flag-5'>擾</b>與遠端<b class='flag-5'>串</b><b class='flag-5'>擾</b>現象解析

    PCB如何解決

    如果不同的信號存在干擾,那么走線時讓這兩走線方向垂直,因為相互垂直的線,電場和磁場也是相互垂直的,可以減少相互
    的頭像 發表于 05-01 09:28 ?3527次閱讀

    解決的方法

    在電子產品的設計中普遍存在,通過以上的分析與仿真,了解了的特性,總結出以下減少的方法
    的頭像 發表于 08-14 11:50 ?1.9w次閱讀

    淺談溯源,是怎么產生的

    文章——溯源。 提到,防不勝防,令人煩惱。不考慮,仿真波形似乎一切正常,考慮了
    的頭像 發表于 03-29 10:26 ?3308次閱讀

    什么是?如何減少

    是 PCB 的走線之間產生的不需要的噪聲 (電磁耦合)。
    的頭像 發表于 05-22 09:54 ?3785次閱讀
    什么是<b class='flag-5'>串</b><b class='flag-5'>擾</b>?如何減少<b class='flag-5'>串</b><b class='flag-5'>擾</b>?

    技術資訊 | 移動通信中的頻干擾和

    關鍵要點是在移動通信系統的一個頻道上傳輸的信號對另一個頻道產生不希望的影響的現象。蜂窩網絡中較多的頻率復用,會引發頻干擾并導致。隨
    的頭像 發表于 07-18 17:38 ?3390次閱讀
    技術資訊 | 移動通信中的<b class='flag-5'>同</b>頻干擾和<b class='flag-5'>串</b><b class='flag-5'>擾</b>

    的類型,產生的原因?

    當信號通過電纜發送時,它們面臨兩個主要的通信影響因素:EMI和。EMI和嚴重影響信噪比。通過容易產生EMI 和
    的頭像 發表于 07-06 10:07 ?1921次閱讀