精品国产人成在线_亚洲高清无码在线观看_国产在线视频国产永久2021_国产AV综合第一页一个的一区免费影院黑人_最近中文字幕MV高清在线视频

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

PCB板邊走高頻高速信號線有哪些注意事項

h1654155282.3538 ? 來源:云漢芯城ICkey ? 作者:云漢芯城ICkey ? 2020-11-11 17:06 ? 次閱讀

我們經常在教科書或者原廠的PCBDesignGuide里看到一些關于高頻高速信號的設計原則,其中就包括在PCB電路板的邊緣不要走高速信號線,而對于板載PCB天線的設計來說,又建議天線要盡量靠近板邊放置。這是什么科學道理?

我們在初中階段就已經知道,安培右手定則中導線電流沿著拇指的方向傳播,則導線上會產生對應的磁場,磁場的方向與右手手指握拳的方向一致,而導體中的帶電電荷會產生電場,電場和磁場為一對好基友,統稱為電磁場。

按照麥克斯韋電磁場理論,變化的電場在其周圍空間要產生變化的磁場,而變化的磁場又要產生變化的電場。這樣,變化的電場和變化的磁場之間相互依賴,相互激發,交替產生,并以一定速度由近及遠地在空間傳播出去,這就是電磁輻射。這便產生了兩個截然相反的影響:好的方面,所有的RF通信、無線互聯、感應應用都受益于電磁輻射的好處;而有害的方面則是,電磁輻射導致了串擾和電磁兼容性等方面的問題。

當電磁波頻率較低時,主要籍由有形的導電體才能傳遞;當頻率逐漸提高時,電磁波就會外溢到導體之外,不需要介質也能向外傳遞能量,這就是一種輻射。在低頻的電振蕩中,磁電之間的相互變化比較緩慢,其能量幾乎全部反回原電路而沒有能量輻射出去。然而,在高頻率的電振蕩中,磁電互變甚快,能量不可能反回原振蕩電路,于是電能、磁能隨著電場與磁場的周期變化以電磁波的形式向空間傳播出去。

根據以上的理論,每一段流過高頻電流的導線都會有電磁輻射,輻射強度與頻率成正比。PCB上有的導線用作信號傳輸,如DDR時鐘信號,LVDS差分信號傳輸線等,就不希望有太多的電磁輻射損耗能量并且對系統中的其他電路造成干擾;而有的導線用作天線,如PCB天線,就希望能盡可能地將能量轉化為電磁波發射出去。

對于PCB上的高速信號傳輸線而言(如:DDR時鐘信號,HDMILVDS高速差分傳輸線),我們總是希望盡量降低其信號傳輸時產生的輻射,降低信號傳輸線產生的電磁輻射的方法有專家總結出了一些設計原則,如要降低信號傳輸線的EMI,則盡量使得該信號傳輸線與其構成信號回流路徑的參考平面的間距盡量靠近,如果傳輸線的寬度W與參考平面的間距H的比值小于1:3,則能夠顯著降低該微帶傳輸線的對外輻射強度。

對于微帶傳輸線而言,采用寬而完整的參考平面也可以降低電場的對外輻射強度,微帶傳輸線對應的參考平面至少要為傳輸線的3倍寬度以上,參考平面越寬越好。

而如果參考平面相對于微單傳輸線而言寬度不夠大,則電場與參考平面的耦合就小,電場對外的輻射顯著增加。

所以說,如果要降低高度信號傳輸微帶線的電磁輻射,則需要是的微帶傳輸線對應的參考平面盡量大,而如果該高速微帶傳輸線靠近PCB板邊來平行走線的話,相對而言,參考平面對于該高速信號線的耦合就變少了,自然就好造成電場對外輻射量顯著增大。

同理,高速的IC,晶振等等也盡量遠離板邊放置,高速IC也需要完整而寬大的參考平面進行電磁耦合,以降低EMI。

而對于板載天線而言,我們則希望盡量多多地向空間中輻射電磁波,所以板載天線的設計與高速傳輸線的設計原則相反,板載天線需要放置在板邊,而且天線區域所處的位置要禁止有銅箔平面,對,所有的層需要設置銅箔禁止區。而且天線要與PCB的地平面拉開距離。

同樣的理論,針對不同的應用設計有不同的設計原則
責任編輯人:CC

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • PCB板
    +關注

    關注

    27

    文章

    1442

    瀏覽量

    51508
  • 高頻
    +關注

    關注

    11

    文章

    453

    瀏覽量

    52679
  • 高速信號
    +關注

    關注

    1

    文章

    221

    瀏覽量

    17676
收藏 人收藏

    評論

    相關推薦

    FPGA的高速接口應用注意事項

    FPGA的高速接口應用注意事項主要包括以下幾個方面: 信號完整性與電磁兼容性(EMC) : 在設計FPGA高速接口時,必須充分考慮信號完整性
    發表于 05-27 16:02

    48V電源的PCB設計注意事項

    前面講了許多電源的相關知識,那么在當前的高速PCB設計中,48V電源哪些需要重視的注意事項呢?48V在布局時的注意事項1. 保險管盡量靠近
    發表于 07-06 17:10

    原創|高速PCB設計中,處理關鍵信號注意事項

    注意事項1. 時鐘、復位、100M以上信號及一些關鍵的總線信號等與其他信號線布線必須滿足3W原則,且不跨分割,跨分割時需盡量短,至少有一個參考平面,最好是GND,鏈路上過孔盡量少,提
    發表于 11-01 17:06

    PCB板邊走高頻高速信號線需要注意這些問題

    我們經常在教科書或者原廠的PCB Design Guide里看到一些關于高頻高速信號的設計原則,其中就包括在PCB電路板的邊緣不要
    發表于 08-20 09:00

    沒空間啦,我能不往板邊走嗎!

    了,走距離板邊就10mil啦!” 很遺憾,高速先生也沒有經歷過那個美好的時代,僅僅在一些上古PCB大神那里聽過說一二,聽完之后立馬一種心
    發表于 09-17 11:43

    如何在PCB板上布置高頻高速信號線

    我們經常在教科書或者原廠的PCB Design Guide里看到一些關于高頻高速信號的設計原則,其中就包括在PCB電路板的邊緣不要
    發表于 11-09 07:00

    為你解讀,PCB電路板的邊緣是否需要走高速信號線

    我們經常在教科書或者原廠的PCB Design Guide里看到一些關于高頻高速信號的設計原則,其中就包括在PCB電路板的邊緣不要
    發表于 03-30 08:00

    PCB板邊走高頻高速信號線注意事項盤點

    PCB板邊走高頻高速信號線注意事項
    發表于 02-22 06:01

    混合信號PCB設計注意事項是什么

    混合信號PCB設計注意事項是什么
    發表于 04-26 06:24

    PCB與各類信號布線注意事項

    ,MIPI信號線應遠離其它高速高頻信號(并行數據、時鐘等),至少保持3W以上的距離且絕不能平行走
    發表于 04-12 15:08

    PCB生產制造哪些注意事項

    PCB生產制造工藝及注意事項詳解
    發表于 08-30 09:41 ?2367次閱讀

    探討高頻高速信號線PCB板邊時會發生什么情況?資料下載

    電子發燒友網為你提供探討高頻高速信號線PCB板邊時會發生什么情況?資料下載的電子資料下載,更有其他相關的電路圖、源代碼、課件教程、中文資
    發表于 04-12 08:42 ?10次下載
    探討<b class='flag-5'>高頻</b><b class='flag-5'>高速</b><b class='flag-5'>信號線</b>在<b class='flag-5'>PCB</b>的<b class='flag-5'>板邊</b>時會發生什么情況?資料下載

    高頻PCB電路設計技巧及注意事項

    薄型化,高頻高速高密度多層PCB設計技術已成為一個重要的研究領域。作者根據多年在硬件設計工作中的經驗,總結一些高頻電路的設計技巧及注意事項
    的頭像 發表于 02-16 15:30 ?3966次閱讀

    關于高速串行信號隔直電容的PCB設計注意

    開來,從而達到保護信號完整性的目的。下面將詳細介紹高速串行信號隔直電容的PCB設計注意事項。 1. 布局原則 在進行
    的頭像 發表于 10-24 10:26 ?873次閱讀

    高頻高密度PCB布局設計注意事項

    清寶PCB抄板今天為大家講講PCB設計高頻電路板布線要注意什么?高頻電路PCB布局設計的
    的頭像 發表于 03-04 14:01 ?434次閱讀