精品国产人成在线_亚洲高清无码在线观看_国产在线视频国产永久2021_国产AV综合第一页一个的一区免费影院黑人_最近中文字幕MV高清在线视频

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

業(yè)界先進(jìn)的7nm工藝技術(shù),集成594億個晶體管

新思科技 ? 來源:新思科技 ? 作者:新思科技 ? 2020-11-27 14:32 ? 次閱讀

IC Compiler II作為新思科技Fusion Platform的一部分,憑借其行業(yè)領(lǐng)先的容量和吞吐量,加速了超大規(guī)模Colossus IPU的實現(xiàn),該IPU擁有超過590億個晶體管

RTL-to-GDS流程為AI硬件設(shè)計所需的創(chuàng)新優(yōu)化技術(shù)提供了最佳性能、功耗和面積(PPA)

集成式黃金簽核技術(shù)通過零裕度流程提供了可預(yù)測且可收斂的融合設(shè)計

新思科技(Synopsys)近日宣布,其行業(yè)領(lǐng)先的IC CompilerII布局布線解決方案成功協(xié)助Graphcore實現(xiàn)第二代Colossus MK2 GC200智能處理單元(IPU)芯片的一次性流片成功。該IPU采用了業(yè)界先進(jìn)的7nm工藝技術(shù),集成594億個晶體管。新思科技IC Compiler II擁有針對AI硬件設(shè)計的超高容量架構(gòu)和創(chuàng)新技術(shù),其RTL-to-GDS流程與最先進(jìn)的功耗優(yōu)化能力,以及PrimeTime延遲計算器等嵌入式黃金簽核技術(shù),為Graphcore設(shè)計團(tuán)隊提供了優(yōu)越的PPA和最快的設(shè)計收斂時間,從而加快了Graphcore大規(guī)模AI處理器設(shè)計的實現(xiàn)。

“新思科技的數(shù)字全流程解決方案(包括Design Compiler和IC Compiler II在內(nèi)的業(yè)界一流RTL-to-GDS工具)提供了單一供應(yīng)商所能提供的最全面設(shè)計平臺,這對我們最新的Colossus IPU按時流片至關(guān)重要。與新思科技的長期合作使我們能夠利用IC Compiler II的最前沿技術(shù),實現(xiàn)先進(jìn)AI處理器的性能與功率目標(biāo)。我們相信,基于與新思科技在IC Compiler II和Fusion Compiler上的持續(xù)合作,我們將不斷拓展機(jī)器智能計算的極限?!?/p>

——Graphcore

硅業(yè)務(wù)副總裁

Phil Horsfield

Graphcore推出的第二代Colossus GC200 IPU是一款精密芯片,集成了1472個獨(dú)立處理器核和超過900兆字節(jié)的片上存儲,為數(shù)據(jù)中心規(guī)模的AI應(yīng)用提供卓越的并行處理能力。新思科技的IC Compiler II擁有適配AI設(shè)計的多項功能,其頂級互連規(guī)劃、邏輯重構(gòu)、擁塞驅(qū)動的mux優(yōu)化、全流程并發(fā)時鐘以及數(shù)據(jù)優(yōu)化,為復(fù)合AI加速芯片中典型的高度重復(fù)、基于MAC的拓?fù)洌峁┝送愒O(shè)計的最佳PPA。

此外,它還具有自適應(yīng)抽象化和分布式實現(xiàn)的原生高容量數(shù)據(jù)模型,可以在快速周轉(zhuǎn)時間內(nèi)高效處理數(shù)十億個實例設(shè)計。IC Compiler II具有獨(dú)特的最終簽發(fā)引擎主干,可提供最高的相關(guān)性和超高度收斂的設(shè)計,從而進(jìn)一步加快設(shè)計周轉(zhuǎn)時間。

“AI計算的設(shè)計復(fù)雜性極限正在不斷被突破,比如Graphcore最新推出的Colossus IPU,它成功利用了IC CompilerII中最新的AI優(yōu)化技術(shù),同時滿足了最復(fù)雜芯片的多個設(shè)計目標(biāo),這進(jìn)一步鞏固了作為下一代AI設(shè)計首選布局布線工具的領(lǐng)先地位?!?/p>

——Neeraj Kaul

工程設(shè)計事業(yè)部副總裁

新思科技

責(zé)任編輯:lq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 處理器
    +關(guān)注

    關(guān)注

    68

    文章

    19165

    瀏覽量

    229130
  • 晶體管
    +關(guān)注

    關(guān)注

    77

    文章

    9634

    瀏覽量

    137849
  • AI芯片
    +關(guān)注

    關(guān)注

    17

    文章

    1859

    瀏覽量

    34910

原文標(biāo)題:594億顆晶體管的7nm工藝AI芯片,一次性流片成功的王牌武器—ICCII

文章出處:【微信號:Synopsys_CN,微信公眾號:新思科技】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏

    評論

    相關(guān)推薦

    所謂的7nm芯片上沒有一圖形是7nm

    本身做過深入解釋和探討當(dāng)然,關(guān)于國產(chǎn)7nm工藝技術(shù)的具體來源細(xì)節(jié),我其實了解也不多,也不方便公開討論。但至少我覺得有必要寫些文字給非半導(dǎo)體制造行業(yè)的人士講解一下,一
    的頭像 發(fā)表于 10-08 17:12 ?226次閱讀
    所謂的<b class='flag-5'>7nm</b>芯片上沒有一<b class='flag-5'>個</b>圖形是<b class='flag-5'>7nm</b>的

    CMOS晶體管的尺寸規(guī)則

    CMOS晶體管尺寸規(guī)則是一復(fù)雜且關(guān)鍵的設(shè)計領(lǐng)域,它涉及到多個方面的考量,包括晶體管的性能、功耗、面積利用率以及制造工藝等。以下將從CMOS晶體管
    的頭像 發(fā)表于 09-13 14:10 ?1211次閱讀

    NMOS晶體管和PMOS晶體管的區(qū)別

    NMOS晶體管和PMOS晶體管是兩種常見的金屬氧化物半導(dǎo)體場效應(yīng)晶體管(MOSFET)類型,它們在多個方面存在顯著的差異。以下將從結(jié)構(gòu)、工作原理、性能特點、應(yīng)用場景等方面詳細(xì)闡述NMOS晶體管
    的頭像 發(fā)表于 09-13 14:10 ?2201次閱讀

    GaN晶體管和SiC晶體管有什么不同

    GaN(氮化鎵)晶體管和SiC(碳化硅)晶體管作為兩種先進(jìn)的功率半導(dǎo)體器件,在電力電子、高頻通信及高溫高壓應(yīng)用等領(lǐng)域展現(xiàn)出了顯著的優(yōu)勢。然而,它們在材料特性、性能表現(xiàn)、應(yīng)用場景以及制造工藝
    的頭像 發(fā)表于 08-15 11:16 ?674次閱讀

    芯片晶體管的深度和寬度有關(guān)系嗎

    一、引言 有關(guān)系。隨著集成電路技術(shù)的飛速發(fā)展,芯片晶體管作為電子設(shè)備的核心元件,其性能的優(yōu)化和制造技術(shù)的提升成為了行業(yè)關(guān)注的焦點。在晶體管
    的頭像 發(fā)表于 07-18 17:23 ?593次閱讀

    微電子所在《中國科學(xué):國家科學(xué)評論》發(fā)表關(guān)于先進(jìn)CMOS集成電路新結(jié)構(gòu)晶體管的綜述論文

    來源:中國科學(xué)院微電子研究所 金屬-氧化物-半導(dǎo)體場效應(yīng)晶體管(MOSFET)是推動大規(guī)模CMOS集成電路按照“摩爾定律”持續(xù)微縮并不斷發(fā)展的核心器件。近十幾年,為突破更小技術(shù)節(jié)點下的微縮挑戰(zhàn)
    的頭像 發(fā)表于 05-31 17:39 ?396次閱讀
    微電子所在《中國科學(xué):國家科學(xué)評論》發(fā)表關(guān)于<b class='flag-5'>先進(jìn)</b>CMOS<b class='flag-5'>集成</b>電路新結(jié)構(gòu)<b class='flag-5'>晶體管</b>的綜述論文

    晶體管的分類與作用

    堅實的基礎(chǔ),更為后來的集成電路、大規(guī)模集成電路乃至超大規(guī)模集成電路的誕生和發(fā)展提供了可能。本文將詳細(xì)探討晶體管的分類及其作用,以期為讀者提供一
    的頭像 發(fā)表于 05-22 15:17 ?866次閱讀

    2024年全球與中國7nm智能座艙芯片行業(yè)總體規(guī)模、主要企業(yè)國內(nèi)外市場占有率及排名

    7nm智能座艙芯片市場報告主要研究: 7nm智能座艙芯片市場規(guī)模: 產(chǎn)能、產(chǎn)量、銷售、產(chǎn)值、價格、成本、利潤等 7nm智能座艙芯片行業(yè)競爭分析:原材料、市場應(yīng)用、產(chǎn)品種類、市場需求、市場供給,下游
    發(fā)表于 03-16 14:52

    蘋果M3芯片有多少晶體管組成

    蘋果M3芯片在晶體管數(shù)量上有了顯著的提升。具體來說,標(biāo)準(zhǔn)版的M3芯片內(nèi)部集成了250晶體管,相比前代M2芯片多了50
    的頭像 發(fā)表于 03-08 17:00 ?973次閱讀

    什么是達(dá)林頓晶體管?達(dá)林頓晶體管的基本電路

    達(dá)林頓晶體管(Darlington Transistor)也稱為達(dá)林頓對(Darlington Pair),是由兩或更多個雙極性晶體管(或其他類似的集成電路或分立元件)組成的復(fù)合結(jié)構(gòu)
    的頭像 發(fā)表于 02-27 15:50 ?4834次閱讀
    什么是達(dá)林頓<b class='flag-5'>晶體管</b>?達(dá)林頓<b class='flag-5'>晶體管</b>的基本電路

    ISSCC 2024臺積電談萬億晶體管,3nm將導(dǎo)入汽車

    臺積電推出更先進(jìn)封裝平臺,晶體管可增加到1萬億
    的頭像 發(fā)表于 02-23 10:05 ?1184次閱讀
    ISSCC 2024臺積電談萬億<b class='flag-5'>晶體管</b>,3<b class='flag-5'>nm</b>將導(dǎo)入汽車

    在特殊類型晶體管的時候如何分析?

    管子多用于集成放大電路中的電流源電路。 請問對于這種多發(fā)射極或多集電極的晶體管時候該如何分析?按照我的理解,在含有多發(fā)射極或多集電極的晶體管電路時,如果多發(fā)射極或多集電極的每一極分別接到獨(dú)立的電源回路中
    發(fā)表于 01-21 13:47

    晶體管的三極的電壓關(guān)系大小

    晶體管是一種半導(dǎo)體器件,用于放大電信號、開關(guān)電路和邏輯運(yùn)算等。它是現(xiàn)代電子技術(shù)和計算機(jī)科學(xué)的核心之一。在晶體管中,有三電極:基極、發(fā)射極和集電極。這三
    的頭像 發(fā)表于 12-20 14:50 ?6027次閱讀

    晶體管是怎么做得越來越小的?

    上次我的文章解釋了所謂的7nm不是真的7nm,是在實際線寬無法大幅縮小的前提下,通過改變晶體管結(jié)構(gòu)的方式縮小晶體管實際尺寸來達(dá)到等效線寬的效果那么新的問題來了:從平面
    的頭像 發(fā)表于 12-19 16:29 ?611次閱讀
    <b class='flag-5'>晶體管</b>是怎么做得越來越小的?

    一文詳解芯片的7nm工藝

    芯片的7nm工藝我們經(jīng)常能聽到,但是7nm是否真的意味著芯片的尺寸只有7nm呢?讓我們一起來看看吧!
    的頭像 發(fā)表于 12-07 11:45 ?5476次閱讀
    一文詳解芯片的<b class='flag-5'>7nm</b><b class='flag-5'>工藝</b>