精品国产人成在线_亚洲高清无码在线观看_国产在线视频国产永久2021_国产AV综合第一页一个的一区免费影院黑人_最近中文字幕MV高清在线视频

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

Allegro布局布線技巧

strongerHuang ? 來源:EDA365電子論壇 ? 作者:EDA365電子論壇 ? 2020-11-29 10:55 ? 次閱讀

Cadence Allegro現(xiàn)在幾乎成為高速板設(shè)計(jì)中實(shí)際上的工業(yè)標(biāo)準(zhǔn),最新版本是2011年5月發(fā)布的Allegro 16.5。和它前端產(chǎn)品 Capture 的結(jié)合,可完成高速、高密度、多層的復(fù)雜 PCB 設(shè)計(jì)布線工作。Allegro 有著操作方便、接口友好、功能強(qiáng)大(比如仿真方面,信號(hào)完整性仿真、電源完整性仿真都能做。)、整合性好等諸多優(yōu)點(diǎn),在做pcb高速板方面牢牢占據(jù)著霸主地位,這個(gè)世界上60%的電腦主板40%的手機(jī)主板可都是拿Allegro畫的,廣泛地用于通信領(lǐng)域和PC行業(yè), 它被譽(yù)為是高端PCB工具中的流行者。

1、高頻信號(hào)布線時(shí)要注意哪些問題?

答:1.信號(hào)線的阻抗匹配;2.與其他信號(hào)線的空間隔離;3.對(duì)于數(shù)字高頻信號(hào),差分線效果會(huì)更好。

2、在布板時(shí),如果線密,孔就可能要多,當(dāng)然就會(huì)影響板子的電氣性能,請(qǐng)問怎樣提高板子的電氣性能?

答:對(duì)于低頻信號(hào),過孔不要緊,高頻信號(hào)盡量減少過孔。如果線多可以考慮多層板。

3、是不是板子上加的去耦電容越多越好?

答:去耦電容需要在合適的位置加合適的值。例如,在你的模擬器件的供電端口就進(jìn)加,并且需要用不同的電容值去濾除不同頻率的雜散信號(hào)。

4、一個(gè)好的板子它的標(biāo)準(zhǔn)是什么?

答:布局合理、功率線功率冗余度足夠、高頻阻抗阻抗、低頻走線簡(jiǎn)潔。

5、通孔和盲孔對(duì)信號(hào)的差異影響有多大?應(yīng)用的原則是什么?

答:采用盲孔或埋孔是提高多層板密度、減少層數(shù)和板面尺寸的有效方法,并大大減少了鍍覆通孔的數(shù)量。但相比較而言,通孔在工藝上好實(shí)現(xiàn),成本較低,所以一般設(shè)計(jì)中都使用通孔。

6、在涉及模擬數(shù)字混合系統(tǒng)的時(shí)候,有人建議電層分割,地平面采取整片敷銅,也有人建議電地層都分割,不同的地在電源源端點(diǎn)接,但是這樣對(duì)信號(hào)的回流路徑就遠(yuǎn)了,具體應(yīng)用時(shí)應(yīng)如何選擇合適的方法?

答:如果你有高頻>20MHz 信號(hào)線,并且長(zhǎng)度和數(shù)量都比較多,那么需要至少兩層給這個(gè)模擬高頻信號(hào)。一層信號(hào)線,一層大面積地,并且信號(hào)線層需要打足夠的過孔到地。這樣的目的是:

1、對(duì)于模擬信號(hào),這提供了一個(gè)完整的傳輸介質(zhì)和阻抗匹配;

2、地平面把模擬信號(hào)和其他數(shù)字信號(hào)進(jìn)行隔離;

3、地回路足夠小,因?yàn)槟愦蛄撕芏噙^孔,地有是一個(gè)大平面。

7、在電路板中,信號(hào)輸入插件在PCB最左邊沿,MCU在靠右邊,那么在布局時(shí)是把穩(wěn)壓電源芯片放置在源靠近接插件(電源 IC輸出5V經(jīng)過一段比較長(zhǎng)的路徑才到達(dá)MCU),源還是把電源IC放置到中間偏右(電源IC的輸出5V的線到達(dá)MCU就比較短,但輸入電源段線就經(jīng)過比較長(zhǎng)一段PCB板)?或是有更好的布局?

答:首先你的所謂信號(hào)輸入插件是否是模擬器件?如果是是模擬器件,建議你的電源布局應(yīng)盡量不影響到模擬部分的信號(hào)完整性.因此有幾點(diǎn)需要考慮:

(1)首先你的穩(wěn)壓電源芯片是否是比較干凈,紋波小的電源.對(duì)模擬部分的供電,對(duì)電源的要求比較高;

(2)模擬部分和你的MCU是否是一個(gè)電源,在高精度電路的設(shè)計(jì)中,建議把模擬部分和數(shù)字部分的電源分開;

(3)對(duì)數(shù)字部分的供電需要考慮到盡量減小對(duì)模擬電路部分的影響。

8、在高速信號(hào)鏈的應(yīng)用中,對(duì)于多ASIC都存在模擬地和數(shù)字地,究竟是采用地分割,還是不分割地?既有準(zhǔn)則是什么?哪種效果更好?

答:迄今為止沒有定論。一般情況下你可以查閱芯片的手冊(cè)。ADI 所有混合芯片的手冊(cè)中都是推薦你一種接地的方案,有些是推薦公地、有些是建議隔離地。這取決于芯片設(shè)計(jì)。

9、何時(shí)要考慮線的等長(zhǎng)?如果要考慮使用等長(zhǎng)線的話,兩根信號(hào)線之間的長(zhǎng)度之差最大不能超過多少?如何計(jì)算?

答:差分線計(jì)算思路:如果你傳一個(gè)正弦信號(hào),你的長(zhǎng)度差等于它傳輸波長(zhǎng)的一半是,相位差就是180度,這時(shí)兩個(gè)信號(hào)就完全抵消了。所以這時(shí)的長(zhǎng)度差是最大值。以此類推,信號(hào)線差值一定要小于這個(gè)值。

10、高速中的蛇形走線,適合在那種情況?有什么缺點(diǎn)沒,比如對(duì)于差分走線,又要求兩組信號(hào)是正交的。

答:蛇形走線,因?yàn)閼?yīng)用場(chǎng)合不同而具不同的作用:

(1)如果蛇形走線在計(jì)算機(jī)板中出現(xiàn),其主要起到一個(gè)濾波電感和阻抗匹配的作用,提高電路的抗干擾能力。計(jì)算機(jī)主機(jī)板中的蛇形走線,主要用在一些時(shí)鐘信號(hào)中,如PCI-Clk,AGPCIK,IDE,DIMM 等信號(hào)線。

(2)若在一般普通 PCB 板中,除了具有濾波電感的作用外,還可作為收音機(jī)天線的電感線圈等等。如 2.4G 的對(duì)講機(jī)中就用作電感。

(3)對(duì)一些信號(hào)布線長(zhǎng)度要求必須嚴(yán)格等長(zhǎng),高速數(shù)字 PCB 板的等線長(zhǎng)是為了使各信號(hào)的延遲差保持在一個(gè)范圍內(nèi),保證系統(tǒng)在同一周期內(nèi)讀取的數(shù)據(jù)的有效性(延遲差超過一個(gè)時(shí)鐘周期時(shí)會(huì)錯(cuò)讀下一周期的數(shù)據(jù))。如INTELHUB架構(gòu)中的 HUBLink,一共 13 根,使用 233MHz 的頻率,要求必須嚴(yán)格等長(zhǎng),以消除時(shí)滯造成的隱患,繞線是惟一的解決辦法。

一般要求延遲差不超過 1/4 時(shí)鐘周期,單位長(zhǎng)度的線延遲差也是固定的,延遲跟線寬、線長(zhǎng)、銅厚、板層結(jié)構(gòu)有關(guān),但線過長(zhǎng)會(huì)增大分布電容和分布電感,使信號(hào)質(zhì)量有所下降。所以時(shí)鐘 IC 引腳一般都接端接,但蛇形走線并非起電感的作用。相反地,電感會(huì)使信號(hào)中的上升沿中的高次諧波相移,造成信號(hào)質(zhì)量惡化,所以要求蛇形線間距最少是線寬的兩倍。信號(hào)的上升時(shí)間越小,就越易受分布電容和分布電感的影響。

(4)蛇形走線在某些特殊的電路中起到一個(gè)分布參數(shù)的 LC 濾波器的作用。

11、在設(shè)計(jì)PCB時(shí),如何考慮電磁兼容EMC/EMI,具體需要考慮哪些方面?采取哪些措施?

答:EMI/EMC 設(shè)計(jì)必須一開始布局時(shí)就要考慮到器件的位置,PCB 疊層的安排,重要聯(lián)機(jī)的走法,器件的選擇等。

例如時(shí)鐘產(chǎn)生器的位置盡量不要靠近對(duì)外的連接器,高速信號(hào)盡量走內(nèi)層并注意特性阻抗匹配與參考層的連續(xù)以減少反射,器件所推的信號(hào)之斜率(slew rate)盡量小以減低高頻成分,選擇去耦合(decoupling/bypass)電容時(shí)注意其頻率響應(yīng)是否符合需求以降低電源層噪聲。

另外,注意高頻信號(hào)電流之回流路徑使其回路面積盡量小(也就是回路阻抗loop impedance盡量小)以減少輻射。還可以用分割地層的方式以控制高頻噪聲的范圍。

最后,適當(dāng)?shù)倪x擇PCB 與外殼的接地點(diǎn)(chassis ground)。

12、請(qǐng)問射頻寬帶電路PCB的傳輸線設(shè)計(jì)有何需要注意的地方?傳輸線的地孔如何設(shè)置比較合適,阻抗匹配是需要自己設(shè)計(jì)還是要和PCB加工廠家合作?

答:這個(gè)問題要考慮很多因素。比如 PCB 材料的各種參數(shù),根據(jù)這些參數(shù)最后建立的傳輸線模型,器件的參數(shù)等。阻抗匹配一般要根據(jù)廠家提供的資料來設(shè)計(jì)。

13、在模擬電路和數(shù)字電路并存的時(shí)候,如一半是FPGA單片機(jī)數(shù)字電路部分,另一半是DAC和相關(guān)放大器的模擬電路部分。各種電壓值的電源較多,遇到數(shù)模雙方電路都要用到的電壓值的電源,是否可以用共同的電源,在布線和磁珠布置上有什么技巧?

答:一般不建議這樣使用,這樣使用會(huì)比較復(fù)雜,也很難調(diào)試。

14、在進(jìn)行高速多層PCB設(shè)計(jì)時(shí),關(guān)于電阻電容等器件的封裝的選擇的,主要依據(jù)是什么?常用那些封裝,能否舉幾個(gè)例子。

答:0402 是手機(jī)常用;0603 是一般高速信號(hào)的模塊常用;依據(jù)是封裝越小寄生參數(shù)越小,當(dāng)然不同廠家的相同封裝在高頻性能上有很大差異。建議你在關(guān)鍵的位置使用高頻專用元件。

15、一般在設(shè)計(jì)中雙面板是先走信號(hào)線還是先走地線?

答:這個(gè)要綜合考慮.在首先考慮布局的情況下,考慮走線。

16、在進(jìn)行高速多層PCB設(shè)計(jì)時(shí),最應(yīng)該注意的問題是什么?能否做詳細(xì)說明問題的解決方案。

答:最應(yīng)該注意的是你設(shè)計(jì),就是信號(hào)線、電源線、地、控制線這些你是如何劃分在每個(gè)層的。一般的原則是模擬信號(hào)和模擬信號(hào)地至少要保證單獨(dú)的一層。電源也建議用單獨(dú)一層。

17、請(qǐng)問具體何時(shí)用2層板,4層板,6層板在技術(shù)上有沒有嚴(yán)格的限制(除去體積原因)?是以CPU的頻率為準(zhǔn)還是其和外部器件數(shù)據(jù)交互的頻率為準(zhǔn)?

答:采用多層板首先可以提供完整的地平面,另外可以提供更多的信號(hào)層,方便走線。對(duì)于CPU 要去控制外部存儲(chǔ)器件的應(yīng)用,應(yīng)以交互的頻率為考慮,如果頻率較高,完整的地平面是一定要保證的,此外信號(hào)線最好要保持等長(zhǎng)

18 、PCB布線對(duì)模擬信號(hào)傳輸?shù)挠绊懭绾畏治觯绾螀^(qū)分信號(hào)傳輸過程中引入的噪聲是布線導(dǎo)致還是運(yùn)放器件導(dǎo)致?

答:這個(gè)很難區(qū)分,只能通過 PCB 布線來盡量減低布線引入額外噪聲。

19、對(duì)高速多層PCB來說,電源線、地線和信號(hào)線的線寬設(shè)置為多少是合適的,常用設(shè)置是怎樣的,能舉例說明嗎?例如工作頻率在300Mhz的時(shí)候該怎么設(shè)置?

答:300MHz 的信號(hào)一定要做阻抗仿真計(jì)算出線寬和線和地的距離;電源線需要根據(jù)電流的大小決定線寬地在混合信號(hào)PCB時(shí)候一般就不用“線”了,而是用整個(gè)平面,這樣才能保證回路電阻最小,并且信號(hào)線下面有一個(gè)完整的平面。

20、請(qǐng)問怎樣的布局才能達(dá)到最好的散熱效果?

答:PCB 中熱量的來源主要有三個(gè)方面:

(1)電子元器件的發(fā)熱;

(2)PCB本身的發(fā)熱;

(3)其它部分傳來的熱。在這三個(gè)熱源中,元器件的發(fā)熱量最大,是主要熱源,其次是 PCB 板產(chǎn)生的熱,外部傳入的熱量取決于系統(tǒng)的總體熱設(shè)計(jì),暫時(shí)不做考慮。那么熱設(shè)計(jì)的目的是采取適當(dāng)?shù)拇胧┖头椒ń档驮骷臏囟群?PCB 板的溫度,使系統(tǒng)在合適的溫度下正常工作。主要是通過減小發(fā)熱,和加快散熱來實(shí)現(xiàn)。

責(zé)任編輯:lq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • allegro
    +關(guān)注

    關(guān)注

    42

    文章

    652

    瀏覽量

    144982
  • 布局布線
    +關(guān)注

    關(guān)注

    1

    文章

    87

    瀏覽量

    15162
  • 高頻信號(hào)
    +關(guān)注

    關(guān)注

    1

    文章

    134

    瀏覽量

    21667

原文標(biāo)題:Allegro 布局布線技巧 20 問,你能回答幾個(gè)?

文章出處:【微信號(hào):strongerHuang,微信公眾號(hào):strongerHuang】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏

    評(píng)論

    相關(guān)推薦

    Allegro Package Designer Plus中設(shè)置Degassing向?qū)?/a>

    ? Cadence Allegro Package Designer Plus提供了一個(gè)完整的原理圖驅(qū)動(dòng)的封裝基板布局布線環(huán)境。用于FlipChip,Wirebonding,SiP模塊等多種形式
    的頭像 發(fā)表于 11-21 10:57 ?141次閱讀
    <b class='flag-5'>Allegro</b> Package Designer Plus中設(shè)置Degassing向?qū)? />    </a>
</div>                            <div   id=

    在DSP上實(shí)現(xiàn)DDR2 PCB布局布線

    電子發(fā)燒友網(wǎng)站提供《在DSP上實(shí)現(xiàn)DDR2 PCB布局布線.pdf》資料免費(fèi)下載
    發(fā)表于 10-15 09:16 ?0次下載
    在DSP上實(shí)現(xiàn)DDR2 PCB<b class='flag-5'>布局</b><b class='flag-5'>布線</b>

    求助,關(guān)于模擬電路的PCB布線布局問題求解

    希望可以提供一份關(guān)于放大器的布局布線方面的指導(dǎo)文檔。另,我有一塊使用LM386做成的兩層放大板,現(xiàn)需要改為四層板,中間兩層為電源和地。這樣做,會(huì)不會(huì)產(chǎn)生什么不良影響。
    發(fā)表于 09-11 08:08

    高速ADC PCB布局布線技巧分享

    在高速模擬信號(hào)鏈設(shè)計(jì)中,印刷電路板(PCB)布局布線需??要考慮許多選項(xiàng),有些選項(xiàng)比其它選項(xiàng)更重要,有些選項(xiàng)??則取決于應(yīng)用。最終的答案各不相同,但在所有情況下,??設(shè)計(jì)工程師都應(yīng)盡量消除最佳做法
    的頭像 發(fā)表于 07-24 08:42 ?760次閱讀
    高速ADC PCB<b class='flag-5'>布局</b><b class='flag-5'>布線</b>技巧分享

    FPGA布局布線的可行性 FPGA布局布線失敗怎么辦

    隨著電子技術(shù)的進(jìn)步.FPGA邏輯電路能完成的功能越來越多,同樣也帶來了一個(gè)很大的問題,即邏輯電路的規(guī)模越來越大,這意味著RTL代碼到FPGA的映射、布局布線所花費(fèi)的時(shí)間也越來越長(zhǎng)。
    的頭像 發(fā)表于 03-18 10:57 ?763次閱讀
    FPGA<b class='flag-5'>布局</b><b class='flag-5'>布線</b>的可行性 FPGA<b class='flag-5'>布局</b><b class='flag-5'>布線</b>失敗怎么辦

    pcb設(shè)計(jì)布局布線原則及規(guī)則

    一站式PCBA智造廠家今天為大家講講pcb設(shè)計(jì)布局布線原則及規(guī)則有哪些?PCB設(shè)計(jì)六大布線規(guī)則。在PCB設(shè)計(jì)中,布線是至關(guān)重要的一步。合理有效的布線
    的頭像 發(fā)表于 01-22 09:23 ?2064次閱讀

    PCB電路板布局布線設(shè)計(jì)交流

    PCB電路板布局布線設(shè)計(jì)交流
    發(fā)表于 01-19 22:27

    PCB設(shè)計(jì)布線Cadence 20問

    Cadence Allegro現(xiàn)在幾乎成為高速板設(shè)計(jì)中實(shí)際上的工業(yè)標(biāo)準(zhǔn),版本是2011年5月發(fā)布的Allegro 16.5。和它前端產(chǎn)品 Capture 的結(jié)合,可完成高速、高密度、多層的復(fù)雜 PCB 設(shè)計(jì)布線工作。
    發(fā)表于 01-05 15:34 ?562次閱讀

    關(guān)于PCB布局布線技巧的104的問題

    現(xiàn)在,雖然有很多軟件可以實(shí)現(xiàn)PCB自動(dòng)布局布線。但是隨著信號(hào)頻率不斷提升,很多時(shí)候,工程師需要了解有關(guān)PCB布局布線的基本的原則和技巧,才可以讓自己的設(shè)計(jì)完美無缺。
    發(fā)表于 01-02 15:58 ?681次閱讀

    開關(guān)電源電磁兼容設(shè)計(jì)中的布局布線技巧

    開關(guān)電源在工作過程中會(huì)產(chǎn)生電磁干擾(EMI),這種干擾信號(hào)會(huì)對(duì)周圍的電子設(shè)備產(chǎn)生不良影響。為了減小電磁干擾,開關(guān)電源的布局布線設(shè)計(jì)至關(guān)重要。本文將對(duì)開關(guān)電源電磁兼容設(shè)計(jì)中的布局布線
    的頭像 發(fā)表于 12-30 15:25 ?716次閱讀

    PCB布線布局規(guī)劃和設(shè)計(jì)技巧

    電路板尺寸和布線層數(shù)需要在設(shè)計(jì)初期確定。布線層的數(shù)量以及層疊(STack-up)方式會(huì)直接影響到印制線的布線和阻抗。板的大小有助于確定層疊方式和印制線寬度,實(shí)現(xiàn)期望的設(shè)計(jì)效果。目前多層板之間的成本差別很小,在開始設(shè)計(jì)時(shí)采用較多的
    發(fā)表于 12-28 16:23 ?658次閱讀

    為什么說元器件布線布局很重要?PCB設(shè)計(jì)元器件放置指南

    為什么說元器件布線布局很重要?PCB設(shè)計(jì)元器件放置指南? 元器件布線布局在PCB設(shè)計(jì)過程中起著至關(guān)重要的作用。它直接影響著電路的性能、可靠性和信號(hào)穩(wěn)定性。一個(gè)合理的元器件
    的頭像 發(fā)表于 12-21 11:31 ?918次閱讀

    fpga布局布線算法加速

    現(xiàn)代電子設(shè)備中,針對(duì)復(fù)雜的數(shù)字電路,F(xiàn)PGA(Field-Programmable Gate Array)是一種非常優(yōu)秀的可編程邏輯器件。在FPGA的設(shè)計(jì)過程中,布局布線算法是關(guān)鍵步驟之一,其主要
    的頭像 發(fā)表于 12-20 09:55 ?802次閱讀

    [ElfBoard]AltiumDesigner實(shí)用技巧大白話-相同電路快速布局布線

    AltiumDesigner 實(shí)用技巧——相同電路快速布局布線 在進(jìn)行設(shè)計(jì)開發(fā)的時(shí)候,總會(huì)遇到相同的電路,或者模塊,這些電路可以使用相同的布局和走線,例如 DC-DC 電源、網(wǎng)口 PHY 電路部分
    發(fā)表于 12-05 16:49

    [ElfBoard]AltiumDesigner實(shí)用技巧知多少-相同電路快速布局布線

    AltiumDesigner 實(shí)用技巧——相同電路快速布局布線 在進(jìn)行設(shè)計(jì)開發(fā)的時(shí)候,總會(huì)遇到相同的電路,或者模塊,這些電路可以使用相同的布局和走線,例如 DC-DC 電源、網(wǎng)口 PHY 電路部分
    發(fā)表于 12-05 16:37