精品国产人成在线_亚洲高清无码在线观看_国产在线视频国产永久2021_国产AV综合第一页一个的一区免费影院黑人_最近中文字幕MV高清在线视频

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

高速PCB設計中影響信號質量的5大問題

GLeX_murata_eet ? 來源:村田中文技術社區 ? 作者:村田中文技術社區 ? 2021-01-14 15:15 ? 次閱讀

在高速PCB設計中,“信號”始終是工程師無法繞開的一個知識點。不管是在設計環節,還是在測試環節,信號質量都值得關注。在本文中,我們主要來了解下影響信號質量的5大問題。

根據目前工作的結論,信號質量常見的問題主要表現在五個方面:過沖,回沖,毛刺,邊沿,電平。

e0089680-4429-11eb-8b86-12bb97331649.png

01 過沖

e0a18ec6-4429-11eb-8b86-12bb97331649.png

過沖圖

過沖帶來的問題是容易造成器件損壞,過沖過大也容易對周圍的信號造成串擾。造成過沖大的原因是不匹配,消除的方法有始端串電阻或末端并阻抗(或電阻)。

02 毛刺

e0ec8cf0-4429-11eb-8b86-12bb97331649.png

毛刺圖

毛刺作用在高速器件上,容易造成誤觸發、控制信號控制錯誤或時鐘信號相位發生錯誤等問題,毛刺脈沖帶來的問題多發生在單板工作不穩定或器件替代后出現問題。造成毛刺的原因很多,比如邏輯冒險,串擾、地線反彈等,其消除的方法也不盡相同。

03 邊沿

e1391066-4429-11eb-8b86-12bb97331649.png

邊沿圖

邊沿速度緩慢發生在信號線上時,會造成數據采樣錯誤。其產生原因通常是輸出端容性負載過大(負載數量過多),輸出是三態時充(放)電電流小等原因。

04 回沖

e17ca9b6-4429-11eb-8b86-12bb97331649.png

回沖圖

回沖產生的原因是信號線不匹配或多負載等原因,消除的方法是加匹配電阻或調整總線的拓撲結構。

05 電平

e1c4962c-4429-11eb-8b86-12bb97331649.png

電平圖

輸入電平幅度不符合要求時,會造成器件輸出錯誤。導致電平異常的原因主要有:輸出過載,電平不匹配,三態總線、總線沖突等原因。


擴展

工程師在進行信號質量測試時,應該具備以下三方面的知識:

1)對測量工具(示波器)有清楚的了解,要了解示波器的性能,掌握示波器及其探頭的使用,清楚信號質量異常的測試與示波器菜單設置間的配合關系。

2)對異常的信號形式有全面和清楚的認識,對異常信號的異常指標有了解。

3)對被測單板的原理電路有一定的認識和了解,要求能夠對信號進行分類,了解板上的關鍵器件、關鍵總線、關鍵信號的信號質量要求和相關時序參數。

責任編輯:lq

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • pcb
    pcb
    +關注

    關注

    4317

    文章

    23014

    瀏覽量

    396379
  • 阻抗
    +關注

    關注

    17

    文章

    941

    瀏覽量

    45824
  • 信號質量
    +關注

    關注

    0

    文章

    7

    瀏覽量

    6785

原文標題:高速PCB設計中影響信號質量的5個方面

文章出處:【微信號:murata-eetrend,微信公眾號:murata-eetrend】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏

    評論

    相關推薦

    高速PCB設計指南

    如今,可以認為大多數PCB存在某種類型的信號完整性問題的風險,這種問題通常與高速數字設計相關。高速PCB設計和布局專注于創建不易受
    的頭像 發表于 10-18 14:06 ?637次閱讀
    <b class='flag-5'>高速</b><b class='flag-5'>PCB設計</b>指南

    專業PCB設計,高速PCB設計,PCB設計外包, PCB Layout,PCB Design,PCB畫板公司,PCB設計公司,迅安通科技公司介紹

    專業PCB設計,高速PCB設計,PCB設計外包, PCB Layout,PCB Design,
    發表于 10-13 15:48

    高速PCB信號完整性設計與分析

    高速PCB信號完整性設計與分析
    發表于 09-21 11:51 ?0次下載

    PCB設計PCB制板的緊密關系

    。以下是它們之間的關系: PCB設計PCB制板的關系 1. PCB設計PCB設計是指在電子產品開發過程中,設計工程師使用專業的電子設計軟件創建電路板的布局和連接。在
    的頭像 發表于 08-12 10:04 ?441次閱讀

    高速pcb與普通pcb的區別是什么

    的區別,包括設計原則、材料選擇、制造工藝和性能特點等方面。 一、設計原則 1. 信號完整性(Signal Integrity,SI):高速PCB設計需要關注信號完整性,以確保
    的頭像 發表于 06-10 17:34 ?1639次閱讀

    高速pcb布線規則有哪些

    高速pcb布線規則有哪些 高速PCB布線規則 摘要:隨著電子技術的快速發展,高速PCB設計變得越
    的頭像 發表于 06-10 17:33 ?777次閱讀

    高速PCB設計,信號完整性問題你一定要清楚!

    隨著集成電路輸出開關速度提高以及PCB板密度增加,信號完整性(英語:Signalintegrity,Sl)已經成為高速數字 PCB設計 必須關心的問題之一。元器件和
    的頭像 發表于 04-07 16:58 ?492次閱讀

    分析高速PCB設計信號完整性問題形成原因及方法解決

    信號完整性(Signal Integrity,簡稱SI)指的是信號線上的信號質量。信號完整性差不是由單一因素造成的,而是由板級設計中多種因素
    發表于 01-11 15:31 ?878次閱讀

    分析高速數字PCB設計信號完整性解決方法

    PCB信號速度高、端接元件的布局不正確或高速信號的錯誤布線都會引起信號完整性問題,從而可能使系統輸出不正確的數據、電路工作不正常甚至完全不
    發表于 01-11 15:28 ?497次閱讀
    分析<b class='flag-5'>高速</b>數字<b class='flag-5'>PCB設計</b><b class='flag-5'>信號</b>完整性解決方法

    【2023電子工程師大會】高速PCB設計與驗證分析ppt

    【2023電子工程師大會】高速PCB設計與驗證分析ppt
    發表于 01-03 16:31 ?37次下載

    EMC之PCB設計技巧

    EMC之PCB設計技巧 電磁兼容性(EMC)及關聯的電磁干擾(EMI)歷來都需要系統設計工程師擦亮眼睛,在當今電路板設計和元器件封裝不斷縮小、OEM要求更高速系統的情況下,這兩大問題尤其令PC
    發表于 12-19 09:53

    Smt貼片加工中影質量的因素有哪些?

    PCB線路板。線路板是整個smt焊接的基板,是一切開始的起點,焊盤的質量,以及PCB設計的是否合理也是影響smt工藝的重要因素。
    的頭像 發表于 12-15 14:12 ?462次閱讀

    PCB設計高速電路

    PCB設計高速電路
    的頭像 發表于 12-05 14:26 ?779次閱讀
    <b class='flag-5'>PCB設計</b>之<b class='flag-5'>高速</b>電路

    高速電路設計中,如何應對PCB設計信號線的跨分割

    一站式PCBA智造廠家今天為大家講講PCB信號跨分割線怎么處理?PCB設計中跨分割的處理方法。在 PCB設計 過程中,電源平面的分割或者是地平面的分割,會導致平面的不完整,這樣
    的頭像 發表于 12-04 10:26 ?746次閱讀
    在<b class='flag-5'>高速</b>電路設計中,如何應對<b class='flag-5'>PCB設計</b>中<b class='flag-5'>信號</b>線的跨分割

    高速PCB設計中的射頻分析與處理方法

    挑戰性的任務。本文將介紹高速PCB設計中常見的射頻電路類型,以及每一種的處理方法和注意事項。 1. 高速PCB設計中的射頻類型 高速
    的頭像 發表于 11-30 07:45 ?857次閱讀
    <b class='flag-5'>高速</b><b class='flag-5'>PCB設計</b>中的射頻分析與處理方法