精品国产人成在线_亚洲高清无码在线观看_国产在线视频国产永久2021_国产AV综合第一页一个的一区免费影院黑人_最近中文字幕MV高清在线视频

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線(xiàn)課程
  • 觀(guān)看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

蘋(píng)果A12衍生版曝光: 7nm工藝、69億個(gè)晶體管3.5W的功耗

工程師鄧生 ? 來(lái)源:快科技 ? 作者:雪花 ? 2021-01-19 11:58 ? 次閱讀

對(duì)于蘋(píng)果來(lái)說(shuō),雖然A12已經(jīng)是相對(duì)過(guò)時(shí)的芯片了,但是其性能依然不容小覷,拿來(lái)稍叫改動(dòng)可以繼續(xù)發(fā)光發(fā)熱。

據(jù)最新消息稱(chēng),傳聞已久的蘋(píng)果汽車(chē)可能會(huì)使用基于A(yíng)12 Bionic的C1芯片,并會(huì)提供眼球追蹤等車(chē)內(nèi)AI功能,而這個(gè)芯片可以看作是A12的衍生版,只是在前者的基礎(chǔ)上稍叫改動(dòng)。

蘋(píng)果汽車(chē)級(jí)芯片稱(chēng)之為C1,而臺(tái)積電和三星會(huì)成為候選供貨商。據(jù)悉,臺(tái)積電開(kāi)發(fā) 7nm的汽車(chē)工藝芯片已經(jīng)有一段時(shí)間了,而三星已經(jīng)在8nm上開(kāi)發(fā)了Exynos Auto V9 SoC。

鑒于目前供應(yīng)商的局限性,報(bào)告中認(rèn)為 C1 可能會(huì)采用類(lèi)似于 7nm工藝的A12 Bionic 芯片,并會(huì)交由臺(tái)積電制造。

作為對(duì)比,特斯拉的全自動(dòng)駕駛芯片擁有60億個(gè)晶體管,功耗為36W,與蘋(píng)果A12的69億個(gè)晶體管和3.5W的功耗相比,還存在一定差距。據(jù)此報(bào)告中推測(cè),C1芯片會(huì)以現(xiàn)有的A12 Bionic為基礎(chǔ),再針對(duì)汽車(chē)應(yīng)用進(jìn)行修改。

有專(zhuān)家表示,如果iCar將在2024年投入生產(chǎn),那么A12的輕度修改變體看起來(lái)是C1的一個(gè)很好的起點(diǎn)

責(zé)任編輯:PSY

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀(guān)點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 芯片
    +關(guān)注

    關(guān)注

    454

    文章

    50428

    瀏覽量

    421860
  • 蘋(píng)果
    +關(guān)注

    關(guān)注

    61

    文章

    24351

    瀏覽量

    196857
  • 晶體管
    +關(guān)注

    關(guān)注

    77

    文章

    9635

    瀏覽量

    137856
  • 7nm工藝
    +關(guān)注

    關(guān)注

    0

    文章

    39

    瀏覽量

    8533
收藏 人收藏

    評(píng)論

    相關(guān)推薦

    MOSFET晶體管工藝制造流程

    本文通過(guò)圖文并茂的方式生動(dòng)展示了MOSFET晶體管工藝制造流程,并闡述了芯片的制造原理。 ? MOSFET的工藝流程 芯片制造工藝流程包括光刻、刻蝕、擴(kuò)散、薄膜、離子注入、化學(xué)機(jī)械研
    的頭像 發(fā)表于 11-24 09:13 ?168次閱讀
    MOSFET<b class='flag-5'>晶體管</b>的<b class='flag-5'>工藝</b>制造流程

    所謂的7nm芯片上沒(méi)有一個(gè)圖形是7nm

    最近網(wǎng)上因?yàn)楣饪虣C(jī)的事情,網(wǎng)上又是一陣熱鬧。好多人又開(kāi)始討論起28nm/7nm的事情了有意無(wú)意之間,我也看了不少網(wǎng)上關(guān)于國(guó)產(chǎn)自主7nm工藝的文章。不過(guò)這些文章里更多是抒情和遐想,卻很少
    的頭像 發(fā)表于 10-08 17:12 ?228次閱讀
    所謂的<b class='flag-5'>7nm</b>芯片上沒(méi)有一<b class='flag-5'>個(gè)</b>圖形是<b class='flag-5'>7nm</b>的

    CMOS晶體管的尺寸規(guī)則

    CMOS晶體管尺寸規(guī)則是一個(gè)復(fù)雜且關(guān)鍵的設(shè)計(jì)領(lǐng)域,它涉及到多個(gè)方面的考量,包括晶體管的性能、功耗、面積利用率以及制造工藝等。以下將從CMOS
    的頭像 發(fā)表于 09-13 14:10 ?1213次閱讀

    NMOS晶體管和PMOS晶體管的區(qū)別

    NMOS晶體管和PMOS晶體管是兩種常見(jiàn)的金屬氧化物半導(dǎo)體場(chǎng)效應(yīng)晶體管(MOSFET)類(lèi)型,它們?cè)诙鄠€(gè)方面存在顯著的差異。以下將從結(jié)構(gòu)、工作原理、性能特點(diǎn)、應(yīng)用場(chǎng)景等方面詳細(xì)闡述NMOS晶體管
    的頭像 發(fā)表于 09-13 14:10 ?2235次閱讀

    GaN晶體管和SiC晶體管有什么不同

    GaN(氮化鎵)晶體管和SiC(碳化硅)晶體管作為兩種先進(jìn)的功率半導(dǎo)體器件,在電力電子、高頻通信及高溫高壓應(yīng)用等領(lǐng)域展現(xiàn)出了顯著的優(yōu)勢(shì)。然而,它們?cè)诓牧咸匦?、性能表現(xiàn)、應(yīng)用場(chǎng)景以及制造工藝等方面存在諸多不同。以下是對(duì)這兩種
    的頭像 發(fā)表于 08-15 11:16 ?689次閱讀

    PNP晶體管符號(hào)和結(jié)構(gòu) 晶體管測(cè)試儀電路圖

    PNP晶體管是一種雙極性晶體管,用于電子電路中放大、開(kāi)關(guān)和控制電流的器件。與NPN晶體管相對(duì)應(yīng),PNP晶體管的結(jié)構(gòu)特點(diǎn)在于其三個(gè)不同的半導(dǎo)體
    的頭像 發(fā)表于 07-01 17:45 ?2060次閱讀
    PNP<b class='flag-5'>晶體管</b>符號(hào)和結(jié)構(gòu) <b class='flag-5'>晶體管</b>測(cè)試儀電路圖

    2024年全球與中國(guó)7nm智能座艙芯片行業(yè)總體規(guī)模、主要企業(yè)國(guó)內(nèi)外市場(chǎng)占有率及排名

    11: 2023年7nm智能座艙芯片主要企業(yè)在國(guó)際市場(chǎng)排名(按收入) 表 12:近三年全球市場(chǎng)主要企業(yè)7nm智能座艙芯片銷(xiāo)售收入(2021-2024) 表 13:近三年全球市場(chǎng)主要企業(yè)7nm
    發(fā)表于 03-16 14:52

    蘋(píng)果M3芯片的晶體管數(shù)量

    蘋(píng)果M3芯片的晶體管數(shù)量相當(dāng)可觀(guān),相比前代產(chǎn)品有了顯著的提升。這款芯片搭載了高達(dá)250個(gè)晶體管,比M2芯片多出50
    的頭像 發(fā)表于 03-11 16:45 ?855次閱讀

    蘋(píng)果M3芯片有多少晶體管組成

    蘋(píng)果M3芯片在晶體管數(shù)量上有了顯著的提升。具體來(lái)說(shuō),標(biāo)準(zhǔn)版的M3芯片內(nèi)部集成了250個(gè)晶體管,相比前代M2芯片多了50
    的頭像 發(fā)表于 03-08 17:00 ?973次閱讀

    蘋(píng)果M3芯片有多少顆晶體管

    蘋(píng)果M3芯片搭載了250個(gè)晶體管,相較于前代M2芯片多了50個(gè)
    的頭像 發(fā)表于 03-08 16:58 ?1098次閱讀

    什么是達(dá)林頓晶體管?達(dá)林頓晶體管的基本電路

    達(dá)林頓晶體管(Darlington Transistor)也稱(chēng)為達(dá)林頓對(duì)(Darlington Pair),是由兩個(gè)或更多個(gè)雙極性晶體管(或其他類(lèi)似的集成電路或分立元件)組成的復(fù)合結(jié)構(gòu)。通過(guò)這種結(jié)構(gòu),第一
    的頭像 發(fā)表于 02-27 15:50 ?4843次閱讀
    什么是達(dá)林頓<b class='flag-5'>晶體管</b>?達(dá)林頓<b class='flag-5'>晶體管</b>的基本電路

    12 V,5.3 A PNP低VCEsat晶體管PBSS301PX數(shù)據(jù)手冊(cè)

    電子發(fā)燒友網(wǎng)站提供《12 V,5.3 A PNP低VCEsat晶體管PBSS301PX數(shù)據(jù)手冊(cè).pdf》資料免費(fèi)下載
    發(fā)表于 02-19 10:33 ?0次下載
    <b class='flag-5'>12</b> V,5.3 <b class='flag-5'>A</b> PNP低VCEsat<b class='flag-5'>晶體管</b>PBSS301PX數(shù)據(jù)手冊(cè)

    晶體管的三個(gè)極的電壓關(guān)系大小

    晶體管是一種半導(dǎo)體器件,用于放大電信號(hào)、開(kāi)關(guān)電路和邏輯運(yùn)算等。它是現(xiàn)代電子技術(shù)和計(jì)算機(jī)科學(xué)的核心之一。在晶體管中,有三個(gè)電極:基極、發(fā)射極和集電極。這三個(gè)電極的電壓之間的關(guān)系對(duì)于理解
    的頭像 發(fā)表于 12-20 14:50 ?6037次閱讀

    晶體管是怎么做得越來(lái)越小的?

    上次我的文章解釋了所謂的7nm不是真的7nm,是在實(shí)際線(xiàn)寬無(wú)法大幅縮小的前提下,通過(guò)改變晶體管結(jié)構(gòu)的方式縮小晶體管實(shí)際尺寸來(lái)達(dá)到等效線(xiàn)寬的效果那么新的問(wèn)題來(lái)了:從平面
    的頭像 發(fā)表于 12-19 16:29 ?611次閱讀
    <b class='flag-5'>晶體管</b>是怎么做得越來(lái)越小的?

    一文詳解芯片的7nm工藝

    芯片的7nm工藝我們經(jīng)常能聽(tīng)到,但是7nm是否真的意味著芯片的尺寸只有7nm呢?讓我們一起來(lái)看看吧!
    的頭像 發(fā)表于 12-07 11:45 ?5484次閱讀
    一文詳解芯片的<b class='flag-5'>7nm</b><b class='flag-5'>工藝</b>