精品国产人成在线_亚洲高清无码在线观看_国产在线视频国产永久2021_国产AV综合第一页一个的一区免费影院黑人_最近中文字幕MV高清在线视频

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

元器件布局的10條規(guī)則

電子設計 ? 來源:電子設計 ? 作者:電子設計 ? 2022-02-12 10:04 ? 次閱讀

元器件布局的10條規(guī)則:

遵照“先大后小,先難后易”的布置原則,即重要的單元電路、核心元器件應當優(yōu)先布局。

布局中應參考原理框圖,根據(jù)單板的主信號流向規(guī)律安排主要元器件。

元器件的排列要便于調(diào)試和維修,亦即小元件周圍不能放置大元件、需調(diào)試的元、器件周圍要有足夠的空間。

相同結(jié)構(gòu)電路部分,盡可能采用“對稱式”標準布局,按照均勻分布、重心平衡、版面美觀的標準優(yōu)化布局。

同類型插裝元器件在X或Y方向上應朝一個方向放置。同一種類型的有極性 分立元件也要力爭在X或Y方向上保持一致,便于生產(chǎn)和檢驗。

發(fā)熱元件要一般應均勻分布,以利于單板和整機的散熱,除溫度檢測元件以外的溫度敏感器件應遠離發(fā)熱量大的元器件。

布局應盡量滿足以下要求:總的連線盡可能短,關鍵信號線最短;高電壓、大電流信號與小電流,低電壓的弱信號完全分開;模擬信號與數(shù)字信號分開;高頻信號與低頻信號分開;高頻元器件的間隔要充分。

去偶電容的布局要盡量靠近IC電源管腳,并使之與電源和地之間形成的回路最短。

元件布局時,應適當考慮使用同一種電源的器件盡量放在一起, 以便于將來的電源分隔。

布線

1. 布線優(yōu)先次序

鍵信號線優(yōu)先:摸擬小信號、高速信號、時鐘信號和同步信號等關鍵信號優(yōu)先布線。

密度優(yōu)先原則:從單板上連接關系最復雜的器件著手布線。從單板上連線 最密集的區(qū)域開始布線。

注意點:

盡量為時鐘信號、高頻信號、敏感信號等關鍵信號提供專門的布線層,并保證其最小的回路面積。必要時應采取手工優(yōu)先布線、屏蔽和加大安全間距等方法。保證信號質(zhì)量。
電源層和地層之間的EMC環(huán)境較差,應避免布置對干擾敏感的信號。

有阻抗控制要求的網(wǎng)絡應盡量按線長線寬要求布線。

2. 四種具體走線方式

1 )時鐘的布線:

時鐘線是對EMC 影響最大的因素之一。在時鐘線上應少打過孔,盡量避免和其它信號線并行走線,且應遠離一般信號線,避免對信號線的干擾。同時應避開板上的電源部分,以防止電源和時鐘互相干擾。

如果板上有專門的時鐘發(fā)生芯片,其下方不可走線,應在其下方鋪銅,必要時還可以對其專門割地。對于很多芯片都有參考的晶體振蕩器,這些晶振下方也不應走線,要鋪銅隔離。

pIYBAGAIzwCAKhGOAABdFm36bUs911.png

2)直角走線:

直角走線一般是PCB布線中要求盡量避免的情況,也幾乎成為衡量布線好壞的標準之一,那么直角走線究竟會對信號傳輸產(chǎn)生多大的影響呢?

從原理上說,直角走線會使傳輸線的線寬發(fā)生變化,造成阻抗的不連續(xù)。其實不光是直角走線,頓角,銳角走線都可能會造成阻抗變化的情況。

直角走線的對信號的影響就是主要體現(xiàn)在三個方面:

拐角可以等效為傳輸線上的容性負載,減緩上升時間;阻抗不連續(xù)會造成信號的反射;直角尖端產(chǎn)生的EMI。

3)差分走線:

差分信號(Differential Signal)在高速電路設計中的應用越來越廣泛,電路中最關鍵的信號往往都要采用差分結(jié)構(gòu)設計。

定義:通俗地說,就是驅(qū)動端發(fā)送兩個等值、反相的信號,接收端通過比較這兩個電壓的差值來判斷邏輯狀態(tài)“0”還是“1”。而承載差分信號的那一對走線就稱為差分走線。

差分信號和普通的單端信號走線相比,最明顯的優(yōu)勢體現(xiàn)在以下三個方面:

抗干擾能力強,因為兩根差分走線之間的耦合很好,當外界存在噪聲干擾時,幾乎是同時被耦合到兩條線上,而接收端關心的只是兩信號的差值,所以外界的共模噪聲可以被完全抵消。
能有效抑制EMI,同樣的道理,由于兩根信號的極性相反,他們對外輻射的電磁場可以相互抵消,耦合的越緊密,泄放到外界的電磁能量越少。

時序定位精確,由于差分信號的開關變化是位于兩個信號的交點,而不像普通單端信號依靠高低兩個閾值電壓判斷,因而受工藝,溫度的影響小,能降低時序上的誤差,同時也更適合于低幅度信號的電路。

目前流行的LVDS(low voltage differential signaling)就是指這種小振幅差分信號技術(shù)。

對于PCB工程師來說,最關注的還是如何確保在實際走線中能完全發(fā)揮差分走線的這些優(yōu)勢。也許只要是接觸過Layout的人都會了解差分走線的一般要求,那就是“等長、等距”。

等長是為了保證兩個差分信號時刻保持相反極性,減少共模分量;等距則主要是為了保證兩者差分阻抗一致,減少反射。“盡量靠近原則”有時候也是差分走線的要求之一。

4)蛇形線:
蛇形線是Layout中經(jīng)常使用的一類走線方式。其主要目的就是為了調(diào)節(jié)延時,滿足系統(tǒng)時序設計要求。

設計者首先要有這樣的認識:蛇形線會破壞信號質(zhì)量,改變傳輸延時,布線時要盡量避免使用。

但實際設計中,為了保證信號有足夠的保持時間,或者減小同組信號之間的時間偏移,往往不得不故意進行繞線。

注意點:

成對出現(xiàn)的差分信號線,一般平行走線,盡量少打過孔,必須打孔時,應兩線一同打孔,以做到阻抗匹配。
相同屬性的一組總線,應盡量并排走線,做到盡量等長。從貼片焊盤引出的過孔盡量離焊盤遠些。

3. 布線常用規(guī)則

1)走線的方向控制規(guī)則:

即相鄰層的走線方向成正交結(jié)構(gòu)。避免將不同的信號線在相鄰層走成同一方向,以減少不必要的層間竄擾;當由于板結(jié)構(gòu)限制(如某些背板)難以避免出現(xiàn)該情況,特別是信號速率較高時,應考慮用地平面隔離各布線層,用地信號線隔離各信號線。

2)走線的開環(huán)檢查規(guī)則:
一般不允許出現(xiàn)一端浮空的布線(Dangling Line), 主要是為了避免產(chǎn)生"天線效應",減少不必要的干擾輻射和接受,否則可能帶來不可預知的結(jié)果。

3)阻抗匹配檢查規(guī)則:
同一網(wǎng)絡的布線寬度應保持一致,線寬的變化會造成線路特性阻抗的不均勻,當傳輸?shù)乃俣容^高時會產(chǎn)生反射,在設計中應該盡量避免這種情況。
在某些條件下,如接插件引出線,BGA封裝的引出線類似的結(jié)構(gòu)時,可能無法避免線寬的變化,應該盡量減少中間不一致部分的有效長度。

4)走線長度控制規(guī)則:
即短線規(guī)則,在設計時應該盡量讓布線長度盡量短,以減少由于走線過長帶來的干擾問題,特別是一些重要信號線,如時鐘線,務必將其振蕩器放在離器件很近的地方。
對驅(qū)動多個器件的情況,應根據(jù)具體情況決定采用何種網(wǎng)絡拓撲結(jié)構(gòu)。

5)倒角規(guī)則:
PCB設計中應避免產(chǎn)生銳角和直角, 產(chǎn)生不必要的輻射,同時工藝性能也不好。

6)器件去耦規(guī)則:
在印制版上增加必要的去耦電容,濾除電源上的干擾信號,使電源信號穩(wěn)定。
在多層板中,對去耦電容的位置一般要求不太高,但對雙層板,去藕電容的布局及電源的布線方式將直接影響到整個系統(tǒng)的穩(wěn)定性,有時甚至關系到設計的成敗。
在雙層板設計中,一般應該使電流先經(jīng)過濾波電容濾波再供器件使用。
在高速電路設計中,能否正確地使用去耦電容,關系到整個板的穩(wěn)定性。

7)器件布局分區(qū)/分層規(guī)則:
主要是為了防止不同工作頻率的模塊之間的互相干擾,同時盡量縮短高頻部分的布線長度。
對混合電路,也有將模擬與數(shù)字電路分別布置在印制板的兩面,分別使用不同的層布線,中間用地層隔離的方式。

8)地線回路規(guī)則:
環(huán)路最小規(guī)則,即信號線與其回路構(gòu)成的環(huán)面積要盡可能小,環(huán)面積越小,對外的輻射越少,接收外界的干擾也越小。

9)電源與地線層的完整性規(guī)則:
對于導通孔密集的區(qū)域,要注意避免孔在電源和地層的挖空區(qū)域相互連接,形成對平面層的分割,從而破壞平面層的完整性,并進而導致信號線在地層的回路面積增大。

10)3W規(guī)則:
為了減少線間串擾,應保證線間距足夠大,當線中心間距不少于3倍線寬時,則可保持70%的電場不互相干擾,稱為3W規(guī)則。如要達到98%的電場不互相干擾,可使用10W的間距。

11)屏蔽保護
對應地線回路規(guī)則,實際上也是為了盡量減小信號的回路面積,多見于一些比較重要的信號,如時鐘信號,同步信號。
對一些特別重要,頻率特別高的信號,應該考慮采用銅軸電纜屏蔽結(jié)構(gòu)設計,即將所布的線上下左右用地線隔離,而且還要考慮好如何有效的讓屏蔽地與實際地平面有效結(jié)合。

12)走線終結(jié)網(wǎng)絡規(guī)則:
在高速數(shù)字電路中, 當PCB布線的延遲時間大于信號上升時間(或下降時間) 的1/4時,該布線即可以看成傳輸線,為了保證信號的輸入和輸出阻抗與傳輸線的阻抗正確匹配,可以采用多種形式的匹配方法, 所選擇的匹配方法與網(wǎng)絡的連接方式和布線的拓樸結(jié)構(gòu)有關。
對于點對點(一個輸出對應一個輸入) 連接, 可以選擇始端串聯(lián)匹配或終端并聯(lián)匹配。前者結(jié)構(gòu)簡單,成本低,但延遲較大。后者匹配效果好,但結(jié)構(gòu)復雜,成本較高。
對于點對多點(一個輸出對應多個輸出) 連接, 當網(wǎng)絡的拓樸結(jié)構(gòu)為菊花鏈時,應選擇終端并聯(lián)匹配。當網(wǎng)絡為星型結(jié)構(gòu)時,可以參考點對點結(jié)構(gòu)。
星形和菊花鏈為兩種基本的拓撲結(jié)構(gòu), 其他結(jié)構(gòu)可看成基本結(jié)構(gòu)的變形, 可采取一些靈活措施進行匹配。
在實際操作中要兼顧成本、 功耗和性能等因素, 一般不追求完全匹配,只要將失配引起的反射等干擾限制在可接受的范圍即可。

13)走線閉環(huán)檢查規(guī)則:
防止信號線在不同層間形成自環(huán)。在多層板設計中容易發(fā)生此類問題, 自環(huán)將引起輻射干擾。

14)走線的分枝長度控制規(guī)則:
盡量控制分枝的長度,一般的要求是Tdelay<=Trise/20。

15)走線的諧振規(guī)則:
主要針對高頻信號設計而言, 即布線長度不得與其波長成整數(shù)倍關系, 以免產(chǎn)生諧振現(xiàn)象。

16)孤立銅區(qū)控制規(guī)則:
孤立銅區(qū)的出現(xiàn), 將帶來一些不可預知的問題, 因此將孤立銅區(qū)與別的信號相接, 有助于改善信號質(zhì)量,通常是將孤立銅區(qū)接地或刪除。
在實際的制作中, PCB廠家將一些板的空置部分增加了一些銅箔,這主要是為了方便印制板加工,同時對防止印制板翹曲也有一定的作用。

17)重疊電源與地線層規(guī)則:
不同電源層在空間上要避免重疊。主要是為了減少不同電源之間的干擾, 特別是一些電壓相差很大的電源之間, 電源平面的重疊問題一定要設法避免, 難以避免時可考慮中間隔地層。

18)20H規(guī)則:
由于電源層與地層之間的電場是變化的, 在板的邊緣會向外輻射電磁干擾。稱為邊沿效應。
解決的辦法是將電源層內(nèi)縮, 使得電場只在接地層的范圍內(nèi)傳導。以一個H(電源和地之間的介質(zhì)厚度)為單位,若內(nèi)縮20H則可以將70%的電場限制在接地層邊沿內(nèi);內(nèi)縮100H則可以將98%的電場限制在內(nèi)。

4. 其他

對于單雙層板電源線應盡量粗而短。電源線和地線的寬度要求可以根據(jù)1mm的線寬最大對應1A 的電流來計算,電源和地構(gòu)成的環(huán)路盡量小。

為了防止電源線較長時,電源線上的耦合雜訊直接進入負載器件,應在進入每個器件之前,先對電源去藕。且為了防止它們彼此間的相互干擾,對每個負載的電源獨立去藕,并做到先濾波再進入負載。

審核編輯:何安

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • pcb
    pcb
    +關注

    關注

    4292

    文章

    22768

    瀏覽量

    393174
收藏 人收藏

    評論

    相關推薦

    ad如何設置兩個元器件的距離

    在Altium Designer(簡稱AD)中設置兩個元器件之間的距離,主要是通過設置元器件間的安全間距(Clearance)規(guī)則來實現(xiàn)的。這個規(guī)則定義了
    的頭像 發(fā)表于 09-02 15:31 ?759次閱讀

    AD9元器件間距規(guī)則如何設置

    在Altium Designer 9(簡稱AD9)中設置元器件間距規(guī)則,主要是為了確保PCB(Printed Circuit Board,印刷電路板)上的元器件之間保持適當?shù)木嚯x,以避免短路、干擾或
    的頭像 發(fā)表于 09-02 15:26 ?623次閱讀

    不得不知的pcba加工規(guī)則:確保元器件安全可靠

    一站式PCBA智造廠家今天為大家講講PCBA加工如何確保質(zhì)量和性能的穩(wěn)定性?PCBA加工規(guī)則。在PCBA加工生產(chǎn)過程中,嚴格遵守操作規(guī)則至關重要,以確保元器件的安全和可靠性。以下是幾個基礎而重要
    的頭像 發(fā)表于 08-26 09:25 ?112次閱讀

    超全PCB布局布線規(guī)則,一文全搞定!

    一、布局 元器件布局10條規(guī)則 1、遵照“先大后小,先難后易”的布置原則,即重要的單元電路、核心元器件
    的頭像 發(fā)表于 07-17 15:45 ?1307次閱讀
    超全PCB<b class='flag-5'>布局</b>布線<b class='flag-5'>規(guī)則</b>,一文全搞定!

    非常實用的PCB布局布線規(guī)則,畫出美而高性能的板子

    一、布局 元器件布局10條規(guī)則 1、遵照“先大后小,先難后易”的布置原則,即重要的單元電路、核心元器件
    發(fā)表于 07-17 15:43

    **十PCB元器件擺放小建議**

    PCB元器件擺放小建議 PCB設計中有非常多關于布線線寬、布線疊層、原理圖等相關的技術(shù)規(guī)范。 事實上,關于元器件擺放限制很少,但這并不意味著你可以為所欲為。分享十PCB
    發(fā)表于 03-14 10:39

    PCB設計10元器件布局與17布線規(guī)則

    布局應盡量滿足以下要求:總的連線盡可能短,關鍵信號線短;高電壓、大電流信號與小電流,低電壓的弱信號完全分開;模擬信號與數(shù)字信號分開;高頻信號與低頻信號分開;高頻元器件的間隔要充分。
    發(fā)表于 01-18 15:16 ?339次閱讀

    PCB布線既簡單又復雜,總結(jié)6條規(guī)則送給你

    自動布線的布通率,依賴于良好的布局,布線規(guī)則可以預先設定,包括走線的彎曲次數(shù)、導通孔的數(shù)目、步進的數(shù)目等。一般先進行探索式布經(jīng)線,快速地把短線連通,然后進行迷宮式布線,先把要布的連線進行全局的布線路徑優(yōu)化,它可以根據(jù)需要斷開已布的線。
    發(fā)表于 01-16 15:12 ?705次閱讀

    PCB布線12條規(guī)則

    環(huán)路規(guī)則,即信號線與其回路構(gòu)成的環(huán)面積要盡可能小,環(huán)面積越小,對外的輻射越少,接收外界的干擾也越小。針對這一規(guī)則,在地平面分割時,要考慮到地平面與重要信號走線的分布,防止由于地平面開槽等帶來的問題;在雙層板設計中,在為電源留下足夠空間的情況下,應該將留下的部分用參考地填充
    發(fā)表于 01-09 16:02 ?251次閱讀
    PCB布線12<b class='flag-5'>條規(guī)則</b>

    為什么說元器件布線布局很重要?PCB設計元器件放置指南

    為什么說元器件布線布局很重要?PCB設計元器件放置指南? 元器件布線布局在PCB設計過程中起著至關重要的作用。它直接影響著電路的性能、可靠性
    的頭像 發(fā)表于 12-21 11:31 ?777次閱讀

    高速電路板設計的十條規(guī)則

    在Fusion 360中,我們關注于使電子工程師能夠輕松設計具有高速信號元器件的電路板。Fusion 360信號完整性擴展程序有助于提高產(chǎn)品合規(guī)性和性能,減少實物電路板測試和原型制作的昂貴花費,并加快高速電路板開發(fā)進程。
    的頭像 發(fā)表于 12-11 09:51 ?1061次閱讀
    高速電路板設計的十<b class='flag-5'>條規(guī)則</b>

    PCB布局規(guī)則與技巧分享

    設計,對電路的全部元器件進行布局時,要符合以下原則: 1、按照電路的流程安排各個功能電路單元的位置,使布局便于信號流通,并使信號盡可能保持一致的方向。 2、以每個功能單元的核心元器件
    發(fā)表于 11-22 08:27

    pcb設計元器件布局布線基本規(guī)則是什么

    一站式PCBA智造廠家今天為大家講講 pcb設計常見布線規(guī)則有哪些?PCB設計常見布線規(guī)則。
    的頭像 發(fā)表于 11-14 09:17 ?1089次閱讀
    pcb設計<b class='flag-5'>元器件</b><b class='flag-5'>布局</b>布線基本<b class='flag-5'>規(guī)則</b>是什么

    PCB元器件布局布線基本規(guī)則

    電子發(fā)燒友網(wǎng)站提供《PCB元器件布局布線基本規(guī)則.docx》資料免費下載
    發(fā)表于 11-13 16:10 ?28次下載

    PCB元器件擺放的十小技巧,你都知道嗎?

    PCB元器件擺放的十小技巧,你都知道嗎?
    的頭像 發(fā)表于 10-17 14:52 ?2263次閱讀
    PCB<b class='flag-5'>元器件</b>擺放的十<b class='flag-5'>條</b>小技巧,你都知道嗎?