精品国产人成在线_亚洲高清无码在线观看_国产在线视频国产永久2021_国产AV综合第一页一个的一区免费影院黑人_最近中文字幕MV高清在线视频

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

Intel將全球首發DDR5、PCIe 5.0

如意 ? 來源:快科技 ? 作者:上方文Q ? 2021-02-05 17:30 ? 次閱讀

Intel將在本季度末發布代號Ice Lake-SP的新一代至強處理器,面向單路、雙路領域,首次在服務器上引入10nm工藝,和此前推出的四路/八路型14nm Cooper Lake共同組成第三代可擴展至強。

接下來就是Sapphire Rapids(藍寶石激流),按順序為第四代可擴展至強,與今年底推出,全面換新,接口也要變。

根據目前的情報,Sapphire Rapids將會采用10nm Enhanced SuperFin制造工藝,可以視為10nm+++,比目前Tiger Lake移動版上的更強一些,但因為核心規模急劇增加,功耗最高將達400W。

CPU架構升級為Golden Cove,Alder Lake 12代酷睿同款,恢復支持BF16機器學習指令,最多56核心112線程(不排除有隱藏的4個核心),而且是MCM多芯片封裝,并集成HBM高帶寬內存,最大64GB。

Sapphire Rapids將在服務器端首次引入PCIe 5.0總線(最多80條)、DDR5內存(八通道4800MHz),還會有第三代傲騰持久內存。

由于變化太大,封裝接口將從現在的LGA4189,變成新的LGA4677,增加488個觸點。

今天,有網友曝光了Sapphire Rapids的最新實物照片,即便沒有明顯參照物也能看出其碩大的面積。

正面可見代表工程樣品的Intel Confidential字樣,以及1.3GHz的基準頻率,背面則是密恐一般的觸點,可見分成了對等的兩大部分,電容元器件也分成了四組。

據曝料網友,這是一顆早期的ES0版本工程樣品,所以頻率非常低,后續還會有ES1版本。

可以確認內部是釬焊散熱,多芯封裝,內部集成四顆小芯片、四顆HBM,支持DDR5、PCIe 5.0,但未透露這顆擁有多少核心。

另外,該網友還放出了LGA4667-X接口的結構尺寸圖。

Sapphire Rapids有望今年底發布,未來還會搭配Intel針對高性能計算設計的獨立GPU Ponte Vecchio,組成超算平臺,每個計算節點兩顆CPU、六顆GPU。

美國設計中的百億億次超級計算機Aurora,就是與Intel合作打造,基于這種計算平臺。
責編AJX

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • DDR
    DDR
    +關注

    關注

    11

    文章

    711

    瀏覽量

    65230
  • intel
    +關注

    關注

    19

    文章

    3480

    瀏覽量

    185755
  • PCIe
    +關注

    關注

    15

    文章

    1217

    瀏覽量

    82445
收藏 人收藏

    評論

    相關推薦

    DDR5內存的工作原理詳解 DDR5DDR4的主要區別

    DDR5內存的工作原理詳解 1. DDR5內存簡介 DDR5(Double Data Rate 5)是第五代雙倍數據速率同步動態隨機存取存儲器(SDRAM)。它是
    的頭像 發表于 11-22 15:38 ?140次閱讀

    SK海力士DDR5芯片價格或大幅上漲

    近日,據外媒報道,SK海力士已宣布將其DDR5 DRAM芯片價格上調15%至20%,這一舉動在業界引起了廣泛關注。供應鏈內部人士透露,此次漲價的主要原因在于HBM3/3E產能的大幅擴張,對DDR5的生產資源造成了明顯擠占。
    的頭像 發表于 08-14 15:40 ?630次閱讀

    Introspect DDR5/LPDDR5總線協議分析儀

    DDR5 RDIMM及支持下一代MR-DIMM單體測試驗證系統 (DDR5 MR-DIMM Module Test System), 支持的速率可高達17.4Gbps. DDR5內存測試系統
    發表于 08-06 12:03

    DDR5內存條上的時鐘走線

    DDR5標準JESD79-5文件中沒有明確的控制阻抗建議,DDR4時代基本內存條上時鐘阻抗還是跟著芯片、主板走的70-80歐姆。線寬相對而言比較細。不知道你開始使用DDR5沒有,你有關
    的頭像 發表于 07-16 17:47 ?1666次閱讀
    <b class='flag-5'>DDR5</b>內存條上的時鐘走線

    0706線下活動 I DDR4/DDR5內存技術高速信號專題設計技術交流活動

    01活動主題DDR4/DDR5內存技術高速信號專題設計技術交流活動時間:2024年7月6日(本周六)10:00地點:深圳市南山區科技南十二路曙光大廈1002(深圳地鐵1號線,高新園地鐵站D出口200
    的頭像 發表于 07-06 08:12 ?303次閱讀
    0706線下活動 I <b class='flag-5'>DDR</b>4/<b class='flag-5'>DDR5</b>內存技術高速信號專題設計技術交流活動

    DDR5測試技術更新漫談

    工業類設備,從終端產品到數據中心,用于CPU進行數據處理運算的緩存。近20多年來,經歷了從SDRAM發展到DDR RAM,又從DDR發展到目前的DDR5,每一代 DDR 技術在帶寬、性
    的頭像 發表于 04-01 11:37 ?982次閱讀
    <b class='flag-5'>DDR5</b>測試技術更新漫談

    DDR5內存接口芯片組如何利用DDR5 for DIMM的優勢?

    2021 年,JEDEC 宣布發布 JESD79-5 DDR5 SDRAM 標準,標志著行業向 DDR5 dual-inline memory modules (DIMM) 的過渡。
    的頭像 發表于 03-17 09:50 ?2846次閱讀
    <b class='flag-5'>DDR5</b>內存接口芯片組如何利用<b class='flag-5'>DDR5</b> for DIMM的優勢?

    瀾起科技:DDR5第三子代RCD芯片隨新一代CPU平臺規模出貨

    隨著支持內存速率6400MT/S的新一代服務器CPU平臺的發布而開始規模出貨。此外,DDR5第四子代RCD芯片的工程樣片已經送樣給主要的內存廠商進行評估。
    的頭像 發表于 02-02 10:27 ?870次閱讀

    DDR6和DDR5內存的區別有多大?怎么選擇更好?

    DDR6和DDR5內存的區別有多大?怎么選擇更好? DDR6和DDR5是兩種不同的內存技術,它們各自在性能、功耗、帶寬等方面都有不同的特點。下面
    的頭像 發表于 01-12 16:43 ?8210次閱讀

    DDR5內存沖上8400MHz!DDR3L依然大行其道

    硬件世界拉斯維加斯現場報道:CES 2024大展期間,雷克沙帶來了豐富的存儲方案,涵蓋SSD、內存、存儲卡等,包括頂級的PCIe 5.0 SSD、DDR5高頻內存。
    的頭像 發表于 01-12 10:32 ?1298次閱讀
    <b class='flag-5'>DDR5</b>內存沖上8400MHz!<b class='flag-5'>DDR</b>3L依然大行其道

    lpddr5時序比ddr5慢多少

    LPDDR5DDR5是兩種不同類型的內存,它們在時序和性能方面有一些差異。盡管它們都是最新一代的內存標準,但它們面向不同的應用場景,并且在設計上有一些不同。 首先,讓我們來了解一下LPDDR5
    的頭像 發表于 01-04 10:22 ?4398次閱讀

    瀾起科技宣布推出DDR5第四子代寄存時鐘驅動器芯片(DDR5 RCD04)

    近日,瀾起科技宣布推出DDR5第四子代寄存時鐘驅動器芯片(DDR5 RCD04),該芯片支持高達7200 MT/s的數據速率,較DDR5第一子代RCD速率提升50%,
    的頭像 發表于 01-04 09:26 ?635次閱讀

    DDR5 SDRAM規范

    JESD79-5B DDR5 SDRAM-2022 JEDEC
    發表于 12-25 09:51 ?18次下載

    DDR5接收機一致性表征和測試

    如今,各行業正在加速向DDR5新紀元邁進,無論是PC、筆記本電腦還是人工智能,都對DDR5有強烈的需求。隨著內存市場需求的回暖,內存芯片供應商們已著手在今年第 4 季度全面拉高 DDR5 產能,逐步取代現今的
    的頭像 發表于 12-13 14:31 ?643次閱讀
    <b class='flag-5'>DDR5</b>接收機一致性表征和測試

    ddr5為什么能跑得那么穩呢

    隨著DDR5信號速率的增加和芯片生產工藝難度的加大,DRAM內存出現單位錯誤的風險也隨之增加,為進一步改善內存信道,糾正DRAM芯片中可能出現的位錯誤,DDR5引入了片上ECC技術,ECC集成到
    發表于 11-30 14:49 ?377次閱讀
    <b class='flag-5'>ddr5</b>為什么能跑得那么穩呢