精品国产人成在线_亚洲高清无码在线观看_国产在线视频国产永久2021_国产AV综合第一页一个的一区免费影院黑人_最近中文字幕MV高清在线视频

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

避免PCB中出現(xiàn)串?dāng)_的方法

GLeX_murata_eet ? 來源:村田中文技術(shù)社區(qū) ? 作者:村田中文技術(shù)社區(qū) ? 2021-03-11 14:22 ? 次閱讀

在高速PCB設(shè)計(jì)的學(xué)習(xí)過程中,串?dāng)_是一個(gè)需要大家掌握的重要概念。它是電磁干擾傳播的主要途徑,異步信號(hào)線,控制線,和IO口走線上,串?dāng)_會(huì)使電路或者元件出現(xiàn)功能不正常的現(xiàn)象。

串?dāng)_(crosstalk)

指當(dāng)信號(hào)在傳輸線上傳播時(shí),因電磁耦合而對(duì)相鄰的傳輸線產(chǎn)生的不期望的電壓噪聲干擾。這種干擾是由于傳輸線之間的互感和互容引起的。PCB板層的參數(shù)、信號(hào)線間距、驅(qū)動(dòng)端和接收端的電氣特性及線端接方式對(duì)串?dāng)_都有一定的影響。

克服串?dāng)_的主要措施是:

加大平行布線的間距,遵循3W規(guī)則;

在平行線間插入接地的隔離線;

減小布線層與地平面的距離。

3W規(guī)則

為了減少線間串?dāng)_,應(yīng)保證線間距足夠大,當(dāng)線中心間距不少于3倍線寬時(shí),則可保持70%的電場(chǎng)不互相干擾,稱為3W規(guī)則。如要達(dá)到98%的電場(chǎng)不互相干擾,可使用10W的間距。

注:在實(shí)際PCB設(shè)計(jì)中,3W規(guī)則并不能完全滿足避免串?dāng)_的要求。

避免PCB中出現(xiàn)串?dāng)_的方法

為避免PCB中出現(xiàn)串?dāng)_,工程師可以從PCB設(shè)計(jì)和布局方面來考慮,如:

1. 根據(jù)功能分類邏輯器件系列,保持總線結(jié)構(gòu)被嚴(yán)格控制。

2. 最小化元器件之間的物理距離。

3. 高速信號(hào)線及元器件(如晶振)要遠(yuǎn)離I/()互連接口及其他易受數(shù)據(jù)干擾及耦合影響的區(qū)域。

4. 對(duì)高速線提供正確的終端。

5. 避免長距離互相平行的走線布線,提供走線間足夠的間隔以最小化電感耦合。

6. 相臨層(微帶或帶狀線)上的布線要互相垂直,以防止層間的電容耦合。

7. 降低信號(hào)到地平面的距離間隔。

8. 分割和隔離高噪聲發(fā)射源(時(shí)鐘、I/O、高速互連),不同的信號(hào)分布在不同的層中。

9. 盡可能地增大信號(hào)線間的距離,這可以有效地減少容性串?dāng)_。

10. 降低引線電感,避免電路使用具有非常高阻抗的負(fù)載和非常低阻抗的負(fù)載,盡量使模擬電路負(fù)載阻抗穩(wěn)定在loQ~lokQ之間。因?yàn)楦咦杩沟呢?fù)載將增加容性串?dāng)_,在使用非常高阻抗負(fù)載的時(shí)候,由于工作電壓較高,導(dǎo)致容性串?dāng)_增大,而在使用非常低阻抗負(fù)載的時(shí)候,由于工作電流很大,感性串?dāng)_將增加。

11. 將高速周期信號(hào)布置在PCB酌內(nèi)層。

12. 使用阻抗匹配技術(shù),以保BT證信號(hào)完整性,防止過沖。

13. 注意對(duì)具有快速上升沿(tr≤3ns)的信號(hào),進(jìn)行包地等防串?dāng)_處理,將一些受EFTlB或ESD干擾且未經(jīng)濾波處理的信號(hào)線布置在PCB的邊緣。

14. 盡量采用地平面,使用地平面的信號(hào)線相對(duì)于不使用地平面的信號(hào)線來說將獲得15~20dB的衰減。

15. 信號(hào)高頻信號(hào)和敏感信號(hào)進(jìn)行包地處理,雙面板中使用包地技術(shù)將獲得10~15dB的衰減。

16. 使用平衡線,屏蔽線或同軸線。

17. 對(duì)騷擾信號(hào)線和敏感線進(jìn)行濾波處理。

18. 合理設(shè)置層和布線,合理設(shè)置布線層和布線間距,減小并行信號(hào)長度,縮短信號(hào)層與平面層的間距,增大信號(hào)線間距,減小并行信號(hào)線長度(在關(guān)鍵長度范圍內(nèi)),這些措施都可以有效減小串?dāng)_。

責(zé)任編輯:lq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4317

    文章

    23006

    瀏覽量

    396302
  • 串?dāng)_
    +關(guān)注

    關(guān)注

    4

    文章

    189

    瀏覽量

    26932
  • 電場(chǎng)
    +關(guān)注

    關(guān)注

    2

    文章

    166

    瀏覽量

    20413

原文標(biāo)題:高速PCB設(shè)計(jì)的串?dāng)_知識(shí)你都掌握了嗎?

文章出處:【微信號(hào):murata-eetrend,微信公眾號(hào):murata-eetrend】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏

    評(píng)論

    相關(guān)推薦

    DAC61416通道間出現(xiàn)的原因?怎么解決?

    在使用DAC61416輸出方波電壓時(shí),先在Toggle引腳輸入PWM信號(hào),以便實(shí)現(xiàn)方波電壓輸出,但輸出電壓之前,每個(gè)通道先置零,且置零的時(shí)間不同,然后就出現(xiàn)通道間的;圖中是相鄰4通道波形,奇怪的是
    發(fā)表于 11-25 08:35

    博眼球還是真本事?參考平面不完整信號(hào)反而好

    改善的設(shè)計(jì)方法據(jù)說有兩種:很多人知道的方法:信號(hào)線之間通過“包地”改善……幾乎只有高速先
    的頭像 發(fā)表于 11-11 17:26 ?188次閱讀
    博眼球還是真本事?參考平面不完整信號(hào)<b class='flag-5'>串</b><b class='flag-5'>擾</b>反而好

    信號(hào)的介紹

    信號(hào)(Crosstalk)是指在信號(hào)傳輸過程中,一條信號(hào)線上的信號(hào)對(duì)相鄰信號(hào)線產(chǎn)生的干擾,這種干擾是由于電磁場(chǎng)耦合或直接電容、電感耦合引起的。根據(jù)耦合類型和位置的不同,信號(hào)主要
    的頭像 發(fā)表于 09-12 08:08 ?1064次閱讀
    信號(hào)的<b class='flag-5'>串</b><b class='flag-5'>擾</b>介紹

    緩解ADC存儲(chǔ)器方法

    電子發(fā)燒友網(wǎng)站提供《緩解ADC存儲(chǔ)器方法.pdf》資料免費(fèi)下載
    發(fā)表于 09-06 10:15 ?0次下載
    緩解ADC存儲(chǔ)器<b class='flag-5'>串</b><b class='flag-5'>擾</b>的<b class='flag-5'>方法</b>

    嵌入式開發(fā)中引起的原因是什么?

    電路布線常會(huì)有的風(fēng)險(xiǎn),最后簡單說明幾個(gè)減小串方法,常見增大走線間距、使兩導(dǎo)體的有風(fēng)險(xiǎn)
    發(fā)表于 03-07 09:30 ?1804次閱讀
    嵌入式開發(fā)中引起<b class='flag-5'>串</b><b class='flag-5'>擾</b>的原因是什么?

    PCB設(shè)計(jì)中,如何避免

    PCB設(shè)計(jì)中,如何避免? 在PCB設(shè)計(jì)中,避免
    的頭像 發(fā)表于 02-02 15:40 ?1702次閱讀

    PCB產(chǎn)生的原因及解決方法

    PCB產(chǎn)生的原因及解決方法? PCB(印刷電路板)是電子產(chǎn)品中非常重要的組成部分,它連接著各種電子元件,并提供電氣連接和機(jī)械支撐。在
    的頭像 發(fā)表于 01-18 11:21 ?1915次閱讀

    減少方法有哪些

    一些方法盡量降低的影響。那么減少方法有哪些呢? 檢查靠近 I/O 網(wǎng)絡(luò)的關(guān)鍵網(wǎng)絡(luò) 檢查
    的頭像 發(fā)表于 01-17 15:02 ?1730次閱讀
    減少<b class='flag-5'>串</b><b class='flag-5'>擾</b>的<b class='flag-5'>方法</b>有哪些

    pcb中的機(jī)制是什么

    PCB設(shè)計(jì)過程中,(Crosstalk)是一個(gè)需要重點(diǎn)關(guān)注的問題,因?yàn)樗鼤?huì)導(dǎo)致信號(hào)質(zhì)量下降,甚至可能導(dǎo)致數(shù)據(jù)丟失。本文將詳細(xì)介紹PCB中的
    的頭像 發(fā)表于 01-17 14:33 ?429次閱讀
    <b class='flag-5'>pcb</b>中的<b class='flag-5'>串</b><b class='flag-5'>擾</b>機(jī)制是什么

    如何使用SigXplorer進(jìn)行的仿真

    (Crosstalk)是信號(hào)完整性(SignalIntegrity)中的核心問題之一,尤其在當(dāng)今的高密度電路板設(shè)計(jì)中,其影響愈發(fā)顯著。當(dāng)電路板上的走線密度增大時(shí),各線路間的電磁耦合增強(qiáng),
    的頭像 發(fā)表于 01-06 08:12 ?2292次閱讀
    如何使用SigXplorer進(jìn)行<b class='flag-5'>串</b><b class='flag-5'>擾</b>的仿真

    怎么樣抑制PCB設(shè)計(jì)中的

    空間中耦合的電磁場(chǎng)可以提取為無數(shù)耦合電容和耦合電感的集合,其中由耦合電容產(chǎn)生的信號(hào)在受害網(wǎng)絡(luò)上可以分成前向串?dāng)_和反向Sc,這個(gè)兩個(gè)信號(hào)極性相同;由耦合電感產(chǎn)生的
    發(fā)表于 12-28 16:14 ?316次閱讀
    怎么樣抑制<b class='flag-5'>PCB</b>設(shè)計(jì)中的<b class='flag-5'>串</b><b class='flag-5'>擾</b>

    ADC電路中造成串的原因?如何消除

    上就會(huì)出現(xiàn)噪聲。將采樣的時(shí)間延長也無法消除。 想請(qǐng)教一下各路專家,造成串的原因和如何消除
    發(fā)表于 12-18 08:27

    什么是crosstalk?它是如何產(chǎn)生的?

    是芯片后端設(shè)計(jì)中非常普遍的現(xiàn)象,它會(huì)造成邏輯信號(hào)的預(yù)期之外的變化。消除的影響是后端的一個(gè)重要課題。
    的頭像 發(fā)表于 12-06 15:38 ?1063次閱讀

    什么是?該如何處理它?

    什么是?該如何處理它?
    的頭像 發(fā)表于 12-05 16:39 ?797次閱讀
    什么是<b class='flag-5'>串</b><b class='flag-5'>擾</b>?該如何處理它?

    哪些原因會(huì)導(dǎo)致 BGA

    哪些原因會(huì)導(dǎo)致 BGA
    的頭像 發(fā)表于 11-27 16:05 ?385次閱讀