精品国产人成在线_亚洲高清无码在线观看_国产在线视频国产永久2021_国产AV综合第一页一个的一区免费影院黑人_最近中文字幕MV高清在线视频

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

FPGA電源設計有哪些規范設計

汽車玩家 ? 來源:與非網 ? 作者:與非網 ? 2021-07-05 14:56 ? 次閱讀

作為一種復雜的集成電路FPGA 系統供電電源的設計與一般的電子系統相比,要求也更高,需要具備高精度、高密度、可控性、高效及小型化等的特點。本文系統介紹了 FPGA 電源的不同特性,同時會通過實例,讓工程師更深入地了解各特性的意義,以及 FPGA 規范約束及其對電源設計的影響,以便快速完成 FPGA 系統的電源設計。

前言

FPGA (Field Programmable Gate Arrays) 是現今最復雜的集成電路之一。它們采用先進的晶體管技術和芯片架構實現高性能、小體積的高端產品,而為 FPGA 系統供電的電源與一般的電子系統相比,要求更高。

隨著市場上對 FPGA 系統應用的普及,對其電源解決方案的需求也越來越旺盛,FPGA 電源系統除了需要滿足基本要求外,還需要具備高精度、高密度、可控性、高效及小型化等的特點。

現實中,工程師希望將大部分時間花在編程上,而不想花太多的時間和精力考慮如何設計合適的電源耗材。所以在本文中,我們會介紹 FPGA 電源的不同特性,同時會通過實例,讓工程師更深入地了解各特性的意義,以及 FPGA 規范約束及其對電源設計的影響。

電壓精度

內核電源電壓 (Core Power Supply) 是平衡 FPGA 功耗和性能的最重要關鍵要素之一。規格書中一般會列出可接受的電壓范圍,但此范圍并不是完整的描述,對 FPGA 而言,電源電壓在滿足線路運作要求的同時,也需要權衡和優化。下圖一是以 Intel 的 Arria 10 FPGA 內核電壓要求為例,其也代表了其他 FPGA 內核的電壓要求。一般會顯示容差范圍額定電壓,例如 Arria 10 FPGA 為±0.03V,FPGA 會在這個電壓窗口內運行得很好,但實際情況比圖片顯示復雜很多。

事實上,FPGA 可以在不同電壓下工作,這具體取決于其特殊的制造公差以及所采用的特定邏輯設計。即使是同一電壓要求,一個 FPGA 所需的靜態電壓也可能是與另一個 FPGA 不同,所以在電源設計時必須要考慮對應 FPGA 的動態與靜態之間的變化而自行調控。

動態功率和靜態功率

設計合適的 FPGA 電源方案,目標是產生恰當的性能水平來操作編程功能,減少不必要的功耗。我們從半導體物理學的角度看,動態和靜態功率都隨著內核 VDD 的增加而顯著增加,因此我們的目標是讓 FPGA 有足夠電壓來正常運行,以滿足其時間要求——因為過量功耗不但對提高性能沒有任何幫助,相反它會令晶體管漏電流隨著溫度的升溫,消耗更多的不必要的電力。由于這些原因,當務之急是優化設計和工作點的電壓。

該優化過程需要非常精確的電源才能獲得成功。如果內核電壓低于要求,則 FPGA 可能由于時序錯誤而發生故障。如果內核電壓漂移超過最大規格,可能會損壞 FPGA,或者可能會在邏輯中產生保持時間故障。所以,必須考慮電源容差范圍來防止所有這些情況,并且僅保證保持在規格限制內的指令電壓。

問題是大多數電源調節器都不夠準確。調節電壓可以在被指令電壓附近的公差范圍內的任何地方,并且它可以隨負載條件、溫度和老化而漂移。±2%容差的電源即表示可以在 4%的電壓范圍內輸出任何值。為了補償電壓處于 2%過低的可能性,被指令電壓必須比滿足時序所需的電壓提高 2%。如果經過調節器后電壓漂移到高于被指令電壓 2%處,它將比該工作點所需的最小電壓運行高 4%。這仍然符合規定的 FPGA 所需的電壓要求,卻浪費了大量功率。

解決這一問題的方案是選擇能夠以更嚴格的電壓容差運行的電源調節器。使用具有±0.5%容差的調節器,可以在所需的工作頻率下、更接近所需的最小規格內工作,并且保證與所需的電壓相差小于 1%。這樣,好讓 FPGA 在最小功耗的情況下,正常工作。

高電量需求

FPGA 系統中的器件通常需要不同調節電壓,例如電壓的內核電壓處理器,其要求電壓可以是 0.8V、1.0V、1.2V、1.5V 或 1.8V 等。雖然是低電壓供應,但其密集的晶體管結構及長期保持高速運作的情況下,供電電源方案可能需要 10A 或以上,具體的處理器要求通常決定了其他電源要求,例如負載瞬態恢復、待機模式等,這需要負載點(Point-of-Load,或簡稱 PoL)穩壓電源專為核心電壓設計。 PoL 穩壓電源是一種高性能穩壓器,其各 Vout 電壓軌獨立于各自的負載設置。這有助于解決高瞬態電流的要求以及諸如 FPGA 高性能半導體器件的低噪聲要求。例如 ADI 公司的 LTM4678 系列,包含兩組能夠同時提供高密度的電源供應輸出,分別為 1V@25A 及 1.8V@25V。

可控性需求

FPGA 中含有大量而復雜編排的晶體管,一塊芯片包含數億個晶體管,當中被分割成可以設計并獨立管理的內核段、模塊段和隔斷。這些特定的編排是的其具有許多不同電源域,在電壓、電流、紋波和噪聲以外,還包括啟動、關斷和故障條件期間的序列順序,故可控性的 FPGA 電源需要妥善管理輸出的次序及其電量


文章來源:與非網

編輯:ymf

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • FPGA
    +關注

    關注

    1626

    文章

    21667

    瀏覽量

    601851
  • 晶體管
    +關注

    關注

    77

    文章

    9634

    瀏覽量

    137849
  • 電源調節器
    +關注

    關注

    0

    文章

    13

    瀏覽量

    7871
收藏 人收藏

    評論

    相關推薦

    FPGA電源計有哪幾個步驟

    現場可編程門陣列(FPGA)被發現在眾多的原型和低到中等批量產品的心臟。 FPGA的主要優點是在開發過程中的靈活性,簡單的升級路徑,更快地將產品推向市場,并且成本相對較低。一個主要缺點是復雜,用FPGA往往結合了先進的系統級芯片
    發表于 02-25 14:22 ?953次閱讀

    FPGA電源保養和供電的電源解決方案

    的設計和實現中的某些折衷辦法。在電源方面,這比在任何地方都更加明顯。對于每一代新的FPGA電源都必須更加準確,更加敏捷,更加可控,更小,更高效并且對故障有更多的了解。 在本文中,我們專門研究了Altera Arria 10
    的頭像 發表于 05-02 10:31 ?7794次閱讀
    <b class='flag-5'>FPGA</b><b class='flag-5'>電源</b>保養和供電的<b class='flag-5'>電源</b>解決方案

    cpld fpga設計時要注意的規范

    cpld fpga設計時要注意的規范cpld ,fpga 設計時大家要注意coding 規范 cpld ,fpga 設計時大家要注意codi
    發表于 08-10 18:51

    華為FPGA設計規范

    華為FPGA設計規范
    發表于 08-17 10:58

    華為FPGA設計規范

    華為FPGA設計規范
    發表于 08-20 23:35

    特別介紹Altera Arria 10 FPGA的一些約束規范,以及它們對電源設計的意義

    的一些約束規范,以及它們對電源設計的意義。然后,我們討論最佳電源傳輸解決方案,并制定計劃以成功滿足所有規范,并使用ADI公司的全套電源系統管
    發表于 09-10 10:38

    FPGA的代碼書寫規范

    代碼書寫規范本文節選自特權同學的圖書《FPGA設計實戰演練(邏輯篇)》配套例程下載鏈接:http://pan.baidu.com/s/1pJ5bCtt 雖然沒有“國際標準”級別的Verilog或
    發表于 04-16 04:08

    FPGA電源計有哪些經驗可以分享?

    FPGA 使用的電源類型有哪些?FPGA 配電結構是如何?如何進行? FPGA 功耗分析?
    發表于 03-11 07:23

    請問FPGA在汽車娛樂電子中的參考設計有哪些?

    FPGA在汽車圖形應用中為什么能替代ASIC和ASSP?FPGA參考設計是如何推動汽車圖形技術發展的?請問FPGA在汽車娛樂電子中的參考設計有哪些?
    發表于 04-14 06:20

    采用FPGA方案進行數字顯示系統設計有什么特性?

    SoC面臨的挑戰是什么采用FPGA方案進行數字顯示系統設計有什么特性?
    發表于 04-29 06:24

    電源規范

    電源規范              ATX規范是1995
    發表于 12-26 14:47 ?343次閱讀

    FPGA創建一個程序生成規范

    編譯FPGA VI至FPGA應用前必須創建一個程序生成規范
    發表于 11-18 02:46 ?809次閱讀

    Xilinx FPGA底層資源架構與設計規范

    這一次給大家分享的內容主要涉及Xilinx FPGA內的CLBs,SelectIO和Clocking資源,適合對FPGA計有時序要求,卻還沒有足夠了解的朋友。
    發表于 03-21 14:48 ?4988次閱讀
    Xilinx <b class='flag-5'>FPGA</b>底層資源架構與設計<b class='flag-5'>規范</b>

    FPGA計有哪些良好的設計方法及誤區

    本文檔的詳細介紹的是FPGA計有哪些良好的設計方法及誤區內容包括了:1.FPGA的適用領域及選型,2.FPGA系統設計典型流程,3.FPGA
    發表于 04-18 17:30 ?23次下載
    <b class='flag-5'>FPGA</b>設<b class='flag-5'>計有</b>哪些良好的設計方法及誤區

    CompactPCI電源接口規范

    CompactPCI電源接口規范(現代電源技術基礎課后答案第三章)-CPCI板卡開發合集→【CompactPCI電源接口規范-CN】
    發表于 09-29 17:12 ?48次下載
    CompactPCI<b class='flag-5'>電源</b>接口<b class='flag-5'>規范</b>