一階 sigma-delta 調制器類似于 PWM,但如果需要對其進行濾波,則具有更好的頻率響應,因為它具有更高的頻率輸出內容。
創建一階 sigma-delta 調制器的最簡單方法是使用硬件累加器……每次累加器溢出時,輸出“1”。否則輸出’0’。這在 FPGA 中很容易完成。
module PWM3( clk, rst_n, PWM_in, PWM_out);input clk;input rst_n;input [3:0] PWM_in;output PWM_out;
reg [4:0] PWM_accumulator;always @(posedge clk or negedge rst_n) if(!rst_n) PWM_accumulator 《=0; else PWM_accumulator 《= PWM_accumulator[3:0] + PWM_in;
assign PWM_out = PWM_accumulator[4];endmodule
輸入值越高,累加器溢出越快(“ PWM _ 累加器[4]”) ,輸出“1”的頻率越高。
編輯:jq
-
Verilog
+關注
關注
28文章
1345瀏覽量
109986
原文標題:Verilog實現一階sigma_delta DAC
文章出處:【微信號:leezym0317,微信公眾號:FPGA開源工作室】歡迎添加關注!文章轉載請注明出處。
發布評論請先 登錄
相關推薦
評論