精品国产人成在线_亚洲高清无码在线观看_国产在线视频国产永久2021_国产AV综合第一页一个的一区免费影院黑人_最近中文字幕MV高清在线视频

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

三星如何為摩爾定律再度添加一個“維度”

lPCU_elecfans ? 來源:電子發燒友網 ? 作者:周凱揚 ? 2021-10-12 14:31 ? 次閱讀

在近期舉辦的2021年Samsung Foundry論壇上,三星透露了2/3nm制程工藝的新進展,并公開發布了全新的17nm工藝。三星市場戰略副總裁MoonSoo Kang也面向產業合作伙伴,公布了三星在異構集成上的計劃,如何為摩爾定律再度添加一個“維度”。

幾十年間,半導體產業一直在不懈地推動摩爾定律,以更先進的制程做到更多的晶體管數目,這就是我們常說的“延續摩爾”方案,也是當前計算與電路領域持續創新最大的推動力。

盡管摩爾定律的延續,芯片面積仍在擴大,比如一直在追求算力的GPU,已經快要逼近光罩尺寸的限度了。再加上晶體管數目的增加,使得芯片設計成本和生產成本無休止地增加。在不少人看來,單靠“延續摩爾”不再是一個技術與成本上可持續的方案。

與此同時,更多的功能與特性集成在單個芯片上,卻又沒有單個制程可以滿足所有不同功能的需求,比如模擬射頻、高壓等,即便可以滿足也無法達到優秀的性能與成本平衡?!把永m摩爾”的方案在這類挑戰面前束手無策,因此才出現了異構集成這種“擴展摩爾”的方案。通過兩種方案的互補,共同做到“超越摩爾”。

Chiplet:降低成本提高良率的救星

隨著單個芯片加入更多特性,即便摩爾定律延續下去,其芯片面積仍在增加,為所有不同功能的設計區塊使用同一個制程節點成了抵消的選擇,好在如今有了Chiplet這一救星的出現。將一大塊裸片分成較小的chiplet,并為每個chiplet使用最優的制程,可以顯著提高整個芯片的良率,同時減少生產成本。例如某些特定的接口IP并不會因為采用先進制程而獲得面積或性能上的優化,對這些IP使用成熟制程和專用定制制程,可以做到更低的成本以及更優的性能。

另一個可行方案就是模組化的設計與制造,也就是重復使用相同的組件chiplet。不少IP模組都可以作為chiplet重復使用,只有芯片的其他部分需要重新設計和生產,此舉顯著減少了設計、開發與生產的成本,芯片廠商可以借此更快實現產品迭代。

X-Cube:垂直3D集成

異構集成不只是為了成本和良率考慮,也能進一步提升芯片性能。傳統的2D設計中,信號路徑有幾毫米長。而在3D集成下,芯片的堆疊可以將信號路徑減少至幾微米,大大改進了芯片延遲。除此之外,3D集成中更出色的內聯間距可以實現更高的帶寬,進一步提高芯片性能。

早在2014年,三星就首次實現了將寬IO內存與移動應用處理器的3D堆疊,也就是三星的Widcon技術。隨后,3D芯片堆疊技術繼續發展,誕生了一系列HBM內存產品。HBM就是由DRAM與邏輯堆疊,并由微凸塊和TSV相連而成的。也正是因為3D堆疊技術,三星得以開發出了3層的CMOS圖像傳感器,由圖像傳感器、邏輯與DRAM三種不同的裸片堆疊在一起而成。

2020年,三星推出了X-Cube技術,這項技術使得兩個邏輯單元裸片可以垂直堆疊在一起,形成一個單獨的3D芯片,由微凸塊與TSV連接。X-Cube分為兩種形式,兩個裸片由微凸塊連接或是直接銅鍵合。

第一代X-Cube技術(u-Bump)主要依靠微凸塊連接,三星已經發布了針對7nm邏輯制程的TSV PDK,采用F2B結構,凸塊間距為40um。面向4/5nm的TSV PDK也已經發布,改用F2F的結構,凸塊間距降低至25um。尚在開發中的第二代X-Cube技術(Bump-less)則采用了直接銅鍵合技術,間距降低至4um。

值得一提的是,英特爾的Foveros 3D堆疊技術路線與三星X-Cube大致相同。第一代Foveros的凸塊間距在36 um至50um之間,而下一代Foveros Omni技術同樣可以做到25um的凸塊間距。尚在開發的Foveros Direct也采用了直接銅鍵合的方式,宣稱凸塊間距降低至10um以下。

過去的X-Cube架構中,底部裸片的面積要大于頂部裸片,然而為了更好了滿足客戶對芯片分區和散熱等不同要求,三星也將在后續提供頂部裸片大于底部裸片的結構。目前三星已經完成了3D堆疊SRAM的驗證,在7nm的制程下,可以做到48.6GB/s的帶寬,以及7.2ns的讀取延遲與2.6ns的寫入延遲。

除此之外,三星還提供了一項差異化技術,ISC(集成堆疊電容)。這一電容應用了已經在三星DRAM產品中獲得驗證的硅電容結構、材料和工藝,具有1100nF/mm2的電容密度,可以有效提高電源完整性。三星的ISC還提供了多種不同的配置,比如分立型、硅中介層型和多晶圓堆疊型,以滿足客戶不同的結構需求,ISC預計將在2022年進入量產階段。

I-Cube:橫向2.5D組合

另一方面,為了從橫向組合芯片,三星開發了所謂的2.5D技術I-Cube,將邏輯單元與多個HBM集成在同一硅中介層上。目前三星已經成功實現了一個邏輯裸片+兩個HBM的I-Cube 2量產,成品之一就是百度的昆侖AI芯片。百度的昆侖AI芯片不僅使用了三星的14nm制程,也運用了三星的I-CUBE 2技術。

I-Cube使用了預篩選的技術,在封裝的中間階段進行運算測試,從而提高良率。該技術還采用了無封膠的結構,做到更好的散熱性能,據三星強調,與傳統的2.5D方案相比,I-Cube的散熱效率高上4.5%。此外,與其他代工廠商相比,三星的I-Cube技術還有一些優勢,比如與三星內存合作,率先用上最新的內存方案

目前三星已經在計劃集成4 HBM3模組的I-Cube4量產工作,而6 HBM的I-Cube6也已經做好量產準備,前者預計2022年進入大批量產階段。三星更是準備了兩個邏輯裸片+8個HBM的I-Cube8方案,目前尚處于開發階段,預計2022年末將正式上線。

除了2D、2.5D與3D的IC技術之外,三星還在開發全新的3.5D封裝技術,這種系統級封裝內還將加入堆疊的定制DRAM或SRAM裸片,實現更高的性能與密度。

小結

在開發2.5D/3D集成的多芯片或多Chiplet系統級芯片時,設計者往往還會遇到在傳統單芯片設計上罕見的技術障礙,比如多出來的接口IP或潛在的功耗增加。這時候,三星、臺積電和剛進入IDM 2.0的英特爾等代工廠商還會提供異構設計的方法和工具,幫助設計者克服這些挑戰。在異構集成的大勢之下,代工廠也將提供更多的服務模式,增加封裝、測試以及一站式的設計服務。責任編輯:haq

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 半導體
    +關注

    關注

    334

    文章

    27007

    瀏覽量

    216277
  • 三星電子
    +關注

    關注

    34

    文章

    15855

    瀏覽量

    180923

原文標題:超越摩爾,三星的異構集成之路

文章出處:【微信號:elecfans,微信公眾號:電子發燒友網】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏

    評論

    相關推薦

    擊碎摩爾定律!英偉達和AMD將款新品,均提及HBM和先進封裝

    電子發燒友網報道(文/吳子鵬)摩爾定律是由英特爾創始人之戈登·摩爾提出的經驗規律,描述了集成電路上的晶體管數量和性能隨時間的增長趨勢。根據摩爾定律,集成電路上可容納的晶體管數目約每隔
    的頭像 發表于 06-04 00:06 ?3982次閱讀
    擊碎<b class='flag-5'>摩爾定律</b>!英偉達和AMD將<b class='flag-5'>一</b>年<b class='flag-5'>一</b>款新品,均提及HBM和先進封裝

    高算力AI芯片主張“超越摩爾”,Chiplet與先進封裝技術迎百家爭鳴時代

    越來越差。在這種情況下,超越摩爾逐漸成為打造高算力芯片的主流技術。 ? 超越摩爾是后摩爾定律時代大技術路線之,強調利用層堆疊和高速接口技
    的頭像 發表于 09-04 01:16 ?3079次閱讀
    高算力AI芯片主張“超越<b class='flag-5'>摩爾</b>”,Chiplet與先進封裝技術迎百家爭鳴時代

    “自我實現的預言”摩爾定律,如何繼續引領創新

    未來的自己制定了遠大但切實可行的目標樣, 摩爾定律是半導體行業的自我實現 。雖然被譽為技術創新的“黃金法則”,但些事情尚未廣為人知…
    的頭像 發表于 07-05 15:02 ?241次閱讀

    三星手機屏維修技術人員

    想招三星手機屏維修人員,電子專業畢業,有電子產品生產維修經驗2年以上,有意向到美國工作的,歡迎留言私信!
    發表于 05-20 10:47

    封裝技術會成為摩爾定律的未來嗎?

    你可聽說過摩爾定律?在半導體這領域,摩爾定律幾乎成了預測未來的神話。這條定律,最早是由英特爾聯合創始人戈登·摩爾于1965年提出,簡單地說
    的頭像 發表于 04-19 13:55 ?301次閱讀
    封裝技術會成為<b class='flag-5'>摩爾定律</b>的未來嗎?

    Chiplet封裝用有機基板的信號完整性設計

    摩爾定律在設計、制造、封裝3維度上推動著集成電路行業發展。
    的頭像 發表于 03-15 14:48 ?1926次閱讀
    Chiplet封裝用有機基板的信號完整性設計

    三星電容怎么看型號呢?

    使用說明 在操作的時候就可以直接看使用說明,尤其是型號的方面完全可以直接通過三星電容使用說明就能夠知道三星電容型號的,在這些型號方面進行判斷的時候要多去了解使用說明,然后在作出比較
    的頭像 發表于 03-08 13:55 ?437次閱讀
    <b class='flag-5'>三星</b>電容怎么看型號呢?

    功能密度定律是否能替代摩爾定律摩爾定律和功能密度定律比較

    眾所周知,隨著IC工藝的特征尺寸向5nm、3nm邁進,摩爾定律已經要走到盡頭了,那么,有什么定律能接替摩爾定律呢?
    的頭像 發表于 02-21 09:46 ?646次閱讀
    功能密度<b class='flag-5'>定律</b>是否能替代<b class='flag-5'>摩爾定律</b>?<b class='flag-5'>摩爾定律</b>和功能密度<b class='flag-5'>定律</b>比較

    半導體行業能否走出低谷,中國影響幾何?

    英特爾和臺積電都在技術上投入資金。三星和其他內存制造商必須跟上技術節點的轉變,即使同時保持產能遠離市場。他們需要跟上技術的步伐,以在摩爾定律的基礎上保持競爭力,摩爾定律推動了內存業務的基本成本。
    的頭像 發表于 01-29 11:05 ?753次閱讀

    摩爾定律的終結:芯片產業的下一個勝者法則是什么?

    在動態的半導體技術領域,圍繞摩爾定律的持續討論經歷了顯著的演變,其中最突出的是 MonolithIC 3D 首席執行官Zvi Or-Bach于2014 年的主張。
    的頭像 發表于 01-25 14:45 ?1055次閱讀
    <b class='flag-5'>摩爾定律</b>的終結:芯片產業的下<b class='flag-5'>一個</b>勝者法則是什么?

    中國團隊公開“Big Chip”架構能終結摩爾定律?

    摩爾定律的終結——真正的摩爾定律,即晶體管隨著工藝的每次縮小而變得更便宜、更快——正在讓芯片制造商瘋狂。
    的頭像 發表于 01-09 10:16 ?777次閱讀
    中國團隊公開“Big Chip”架構能終結<b class='flag-5'>摩爾定律</b>?

    英特爾CEO基辛格:摩爾定律放緩,仍能制造萬億晶體

    帕特·基辛格進步預測,盡管摩爾定律顯著放緩,到2030年英特爾依然可以生產出包含1萬億晶體管的芯片。這將主要依靠新 RibbonFET晶體管、PowerVIA電源傳輸、下代工藝節
    的頭像 發表于 12-26 15:07 ?628次閱讀

    英特爾CEO基辛格:摩爾定律仍具生命力,且仍在推動創新

    摩爾定律概念最早由英特爾聯合創始人戈登·摩爾在1970年提出,明確指出芯片晶體管數量每兩年翻番。得益于新節點密度提升及大規模生產芯片的能力。
    的頭像 發表于 12-25 14:54 ?573次閱讀

    摩爾定律時代,Chiplet落地進展和重點企業布局

    如何超越摩爾定律,時代的定義也從摩爾定律時代過渡到了后摩爾定律時代。 后摩爾定律時代,先進封裝和Chiplet技術被寄予厚望。近日,由博聞創意主辦的第七屆中國系統級封裝大會(SiP C
    的頭像 發表于 12-21 00:30 ?1478次閱讀

    應對傳統摩爾定律微縮挑戰需要芯片布線和集成的新方法

    應對傳統摩爾定律微縮挑戰需要芯片布線和集成的新方法
    的頭像 發表于 12-05 15:32 ?540次閱讀
    應對傳統<b class='flag-5'>摩爾定律</b>微縮挑戰需要芯片布線和集成的新方法