精品国产人成在线_亚洲高清无码在线观看_国产在线视频国产永久2021_国产AV综合第一页一个的一区免费影院黑人_最近中文字幕MV高清在线视频

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

如何根據Versal ACAP架構的描述來使用XPE

YCqV_FPGA_EETre ? 來源:Xilinx賽靈思官微 ? 作者:Xilinx ? 2021-10-28 16:49 ? 次閱讀

對于任何一項設計,要想盡可能實現最低的功率包絡,都需要在設計周期早期準確估算功耗。早期估算有助于選擇合適的器件、充分發揮架構優勢、更改設計拓撲,以及使用不同 IP 塊。在設計階段早期妥善權衡取舍,可以幫助用戶在滿足規格要求的同時,將自身產品更快速推向市場。

本文檔旨在介紹如何根據 Versal ACAP 架構的描述來使用 Xilinx Power Estimator (XPE)。

UG1275

賽靈思提供了 2 種類型的功耗估算工具:通常用于在設計實現之前進行估算的 XPE,以及準確性更高、適合在設計實現期間使用的 Vivado Report Power。二者都包含豐富的功能,能夠助力創建低功耗 ACAP 設計。

針對整個設計周期內的各種功耗難題,賽靈思建議采用如下功耗方法論 (Power Methodology) 解決。

在工程的概念設計和架構探索階段,利用有限的設計架構詳情來評估功耗預算至關重要。XPE 可以解決大部分早期功耗估算難題。它通常適用于工程的預設計和預實現階段,有助于根據應用的具體需求進行架構評估、器件選擇、選擇合適的電源組件,以及散熱管理解決方案。

XPE 能夠考量使用者進行設計的資源使用情況、翻轉率、I/O 負載和其它各種因素。通過將這些因素與器件模型相結合,即可計算估算的配電功耗。

保證有效執行功耗估算的設計注意事項

XPE 中的設計輸入分類為以下 3 個類別:

● 設計創建:設計創建表示手動輸入功耗估算,隨后開始依次選擇正確的器件、散熱條件規格以及更重要的是,配置平臺管理控制器。完成設計配置后,使用“快速估算 (Quick Estimate)”和“IP 管理器 (IP Manager)”來創建設計,然后在各塊工作表上進行優化。

● 設計移植:設計移植首先需將上一代 XPE 設計 (.xpe) 導入“匯總 (Summary)”工作表。導入流程僅檢索與 Versal架構相關的數據,主要是可編程邏輯 (PL) 和處理器系統 (PS) 配置。因此,它需要完成器件選擇和配置,以便完成設計創建,此外還需要通過 IP Manager 或者通過在塊工作表中手動輸入來添加所需的新的塊。

● 設計分析:設計分析因 Vivado 中創建的 Versal ACAP 設計而異,通過將設計分析導入 XPE 即可進行進一步的分析或后處理。

使用處理器系統工作表

Versal ACAP 將功能豐富的 64 位雙核 Arm Cortex-A72 和雙核 Arm Cortex-R5F 處理器系統 (PS)、賽靈思可編程邏輯 (PL) 架構以及 AI 引擎 (AI Engine) 全都集成到單一器件內。

低功耗域和全功耗域

處理器子系統 (PS) 工作表分為 2 個域:低功耗域 (Low Power Domain) 和全功耗域 (Full Power Domain)。這些功耗域可開啟和關閉。以下圖例分別展示了低功耗域和全功耗域。

處理器和 PLL

Versal 架構的 PS 為全功耗域集成了功能豐富的 64 位雙核 Arm Cortex-A72 (APU),并為低功耗域集成了雙核 ArmCortex-R5F (RPU) 處理器系統 (PS)。在全功耗域中可使用 APU PLL 來為 Arm Cortex-A72 核、L2 高速緩存、FPD 互連結構和 CCI 生成時鐘。在低功耗域中可使用 RPU PLL 來為 Arm Cortex-R5F 核、TCM、OCM 和 LPD 互連結構生成時鐘。

注:使用 A72 時,必須啟用 L2 高速緩存,XPE 會自動將其啟用并向 FPD 添加電源。

存儲器和 I/O 接口

Arm Cortex-A72 和 Cortex-R5F CPU 系統還包含片上 TCM、OCM 存儲器、L2 高速緩存和豐富的外設連接接口。

高速緩存一致性互連 (CCI)

所謂 CCI 表示將部分互連和一致性功能組合到一起的塊。“負載 (Load)”字段值取決于應用,范圍為 0% - 100%。此Load 值與“互連負載 (Load for Interconnect)”值相同。允許的最大頻率與對應速度等級的 APU 頻率范圍相同。

責任編輯:haq

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 賽靈思
    +關注

    關注

    32

    文章

    1794

    瀏覽量

    131176
  • XPE
    XPE
    +關注

    關注

    0

    文章

    7

    瀏覽量

    11056
  • ACAP
    +關注

    關注

    1

    文章

    54

    瀏覽量

    8159

原文標題:XPE 助力設計早期準確功耗估算

文章出處:【微信號:FPGA-EETrend,微信公眾號:FPGA開發圈】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏

    評論

    相關推薦

    使用AMD Versal AI引擎加速高性能DSP應用

    AMD Versal AI 引擎使您能夠擴展數字信號處理( DSP )算力與面向未來的設計,從而適應當前和下一代計算密集型 DSP 應用。借助 Versal AI 引擎,客戶能以更低的功耗1和更少的可編程邏輯資源2獲得高性能 DSP。
    的頭像 發表于 11-20 16:35 ?229次閱讀

    AMD推出第二代Versal Premium系列

    近日,AMD(超威,納斯達克股票代碼:AMD )今日宣布推出第二代 AMD Versal Premium 系列,這款自適應 SoC 平臺旨在面向各種工作負載提供最高水平系統加速。第二代 Versal
    的頭像 發表于 11-13 09:27 ?301次閱讀

    ALINX VERSAL SOM產品介紹

    近日,2024 AMD Adaptive Computing Summit(AMD ACS)在深圳舉行,芯驛電子應邀出席作主題分享:《ALINX 基于 Versal 系列硬件解決方案》,闡述了 ALINX 模塊化產品設計理念,展示基于 Versal 系列芯片開發的新品及后
    的頭像 發表于 08-05 10:33 ?605次閱讀

    一個更適合工程師和研究僧的FPGA提升課程

    系統軟件設計; ● 嵌入式系統設計; ● Zynq SoC 系統架構; ● 基于Vitis進行嵌入軟件開發移植; Versal ACAP設計課程 03 ● 設計Vers
    發表于 06-05 10:09

    AMD Versal? Adaptive SoC CPM PCIE PIO EP設計CED示例

    本文可讓開發者們看懂 AMD Vivado Design Tool 2023.2 中的“AMD Versal Adaptive SoC CPM PCIE PIO EP 設計”CED 示例。?
    的頭像 發表于 05-10 09:39 ?522次閱讀
    AMD <b class='flag-5'>Versal</b>? Adaptive SoC CPM PCIE PIO EP設計CED示例

    AMD發布第二代Versal自適應SoC,AI嵌入式領域再提速

    AMD表示,第二代Versal系列自適應SoC搭載全新的AI引擎,相較上一代Versal AI Edge系列,每瓦TOPS功率可實現最多3倍的性能提升,同時,新款集成Arm CPU的高性能設計可以提供高達10倍于前代Versal
    的頭像 發表于 04-11 16:07 ?752次閱讀

    AMD Versal SoC刷新邊緣AI性能,單芯片方案驅動嵌入式系統

    電子發燒友網報道(文/黃晶晶)邊緣AI應用需要更多的高性能計算和算力的支持,AMD的Versal和Zynq系列產品一直支持醫療、交通、智能零售、智能工廠、智能城市等領域的邊緣AI落地。最近,AMD
    的頭像 發表于 04-11 09:06 ?3673次閱讀
    AMD <b class='flag-5'>Versal</b> SoC刷新邊緣AI性能,單芯片方案驅動嵌入式系統

    在Vivado中構建AMD Versal可擴展嵌入式平臺示例設計流程

    為了應對無線波束形成、大規模計算和機器學習推斷等新一代應用需求的非線性增長,AMD 開發了一項全新的創新處理技術 AI 引擎,片內集成該AI Engine的FPGA系列是Versal? 自適應計算加速平臺 (ACAP) 。
    的頭像 發表于 04-09 15:14 ?1362次閱讀
    在Vivado中構建AMD <b class='flag-5'>Versal</b>可擴展嵌入式平臺示例設計流程

    AMD Versal AI Edge自適應計算加速平臺之PL LED實驗(3)

    對于Versal來說PL(FPGA)開發是至關重要的,這也是Versal比其他ARM的有優勢的地方,可以定制化很多ARM端的外設
    的頭像 發表于 03-22 17:12 ?2275次閱讀

    AMD Versal AI Edge自適應計算加速平臺PL LED實驗(3)

    對于Versal來說PL(FPGA)開發是至關重要的,這也是Versal比其他ARM的有優勢的地方,可以定制化很多ARM端的外設
    的頭像 發表于 03-13 15:38 ?930次閱讀
    AMD <b class='flag-5'>Versal</b> AI Edge自適應計算加速平臺PL LED實驗(3)

    【ALINX 技術分享】AMD Versal AI Edge 自適應計算加速平臺之 Versal 介紹(2)

    【ALINX 技術分享】AMD Versal AI Edge 自適應計算加速平臺之 Versal 介紹,以及Versal 芯片開發流程的簡介。
    的頭像 發表于 03-07 16:03 ?983次閱讀
    【ALINX 技術分享】AMD <b class='flag-5'>Versal</b> AI Edge 自適應計算加速平臺之 <b class='flag-5'>Versal</b> 介紹(2)

    AMD Versal AI Edge自適應計算加速平臺之Versal介紹(2)

    Versal 包含了 Cortex-A72 處理器和 Cortex-R5 處理器,PL 端可編程邏輯部分,PMC 平臺管理控制器,AI Engine 等模塊,與以往的 ZYNQ 7000 和 MPSoC 不同,Versal 內部是通過 NoC 片上網絡進行互聯。
    的頭像 發表于 03-06 18:12 ?1396次閱讀
    AMD <b class='flag-5'>Versal</b> AI Edge自適應計算加速平臺之<b class='flag-5'>Versal</b>介紹(2)

    Versal自適應SoC系統集成和 確認方法指南

    電子發燒友網站提供《Versal自適應SoC系統集成和 確認方法指南.pdf》資料免費下載
    發表于 01-03 10:48 ?0次下載
    <b class='flag-5'>Versal</b>自適應SoC系統集成和 確認方法指南

    Versal 自適應SoC設計指南

    電子發燒友網站提供《Versal 自適應SoC設計指南.pdf》資料免費下載
    發表于 12-14 16:22 ?1次下載
    <b class='flag-5'>Versal</b> 自適應SoC設計指南

    AMD Versal系列CIPS IP核建立示例工程

    接著上一篇“AMD Versal系列CIPS IP核介紹”文章來進一步講解如何來建立CIPS IP核示例工程。
    的頭像 發表于 12-05 13:34 ?632次閱讀
    AMD <b class='flag-5'>Versal</b>系列CIPS IP核建立示例工程