精品国产人成在线_亚洲高清无码在线观看_国产在线视频国产永久2021_国产AV综合第一页一个的一区免费影院黑人_最近中文字幕MV高清在线视频

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

新思科技與臺積公司聯手提升系統集成至數千億個晶體管

新思科技 ? 來源:新思科技 ? 作者:新思科技 ? 2021-11-05 15:17 ? 次閱讀

雙方拓展戰略合作,提供全面的3D系統集成功能,支持在單一封裝中集成數千億個晶體管

新思科技3DIC Compiler是統一的多裸晶芯片設計實現平臺,無縫集成了基于臺積公司3DFabric技術的設計方法, 為客戶提供完整的“初步規劃到簽核”的設計平臺

此次合作將臺積公司的技術進展與3DIC Compiler的融合架構、先進設計內分析架構和簽核工具相結合,滿足了開發者對性能、功耗和晶體管數量密度的要求

新思科技(Synopsys)近日宣布擴大與臺積公司的戰略技術合作,提供更高水平的系統集成,以滿足高性能計算(HPC)應用對更佳PPA(功耗、性能和面積)的需求。雙方客戶可通過新思科技的3DIC Compiler平臺,高效訪問基于臺積公司的3DFabric設計方法,從而顯著推進大容量3D系統的設計。

這些設計方法可在臺積公司的集成片上系統(SoIC)技術中提供3D芯片堆疊支持,并在集成扇出(InFO)和基底晶片芯片(CoWoS)技術中提供2.5/3D先進封裝支持。這些先進的方法融合了3DIC Compiler平臺的高度集成多裸晶芯片設計,可支持解決從“初步規劃到簽核” 的全面挑戰,推動新一代超級融合3D系統的實現。

“臺積公司與我們的開放創新平臺(OIP)生態系統合作伙伴密切合作,共同推動高性能計算領域的下一代創新。這次合作是將新思科技的3DIC Compiler平臺與臺積公司的芯片堆疊以及先進封裝技術相結合,致力于幫助我們的客戶成功設計高性能計算應用芯片,滿足他們對芯片功耗和性能的高要求。”

——Suk Lee

臺積公司設計基礎設施

管理事業部副總裁

3DIC Compiler平臺是一套完整的端到端解決方案,用于高效的2.5/3D多裸晶芯片設計和全系統集成。基于新思科技Fusion Design Platform通用的統一數據模型, 3DIC Compiler平臺整合了具有革命性意義的多裸晶芯片設計能力,并利用新思科技世界一流的設計實現和簽核技術,在統一集成的3DIC設計操作界面提供完整的從“初步規劃到簽核”平臺。這種超融合解決方案包括2D和3D可視化、跨層探索和規劃、設計實現、可測性設計和全系統驗證的設計及簽核分析。

“為滿足以AI中心的工作負載和專用計算優化日益增長的需求,領導力和廣泛的協作創新能力缺一不可。我們與臺積公司就其最新的3DFabric技術展開的開創性工作,使我們能夠探索并實現前所未有的3D系統集成水平。通過3DIC Compiler平臺和臺積公司高度可訪問的集成技術,性能、功耗和晶體管數量密度等都將實現飛躍,并將重塑眾多現有和新興的應用及市場。”

——Shankar Krishnamoorthy

新思科技數字設計事業部總經理

3DIC Compiler平臺不僅效率高,還能擴展容量和性能,為各種異構工藝和堆疊裸片提供無縫支持。通過采用新思科技的集成簽核解決方案,包括PrimeTime時序簽核解決方案、StarRC寄生參數提取簽核、Tweaker ECO收斂解決方案和IC Validator物理驗證解決方案,結合Ansys RedHawk-SC Electrothermal系列多物理場分析解決方案,以及新思科技的TestMax DFT解決方案,3DIC Compiler平臺可提供前所未有的先進聯合分析技術,幫助實現穩定的高性能設計的更快收斂。

編輯:jq

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 芯片
    +關注

    關注

    453

    文章

    50406

    瀏覽量

    421833
  • 晶片
    +關注

    關注

    1

    文章

    401

    瀏覽量

    31444
  • 新思科技
    +關注

    關注

    5

    文章

    787

    瀏覽量

    50307

原文標題:3DIC Compiler X 3DFabric,新思科技與臺積公司聯手提升系統集成至數千億個晶體管

文章出處:【微信號:Synopsys_CN,微信公眾號:新思科技】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏

    評論

    相關推薦

    思科技再獲公司多項OIP年度合作伙伴大獎

    半導體技術領域的發展速度十分驚人,新思科技與公司(TSMC)始終處于行業領先地位,不斷突破技術邊界,推動芯片設計的創新與效率提升。我們與
    的頭像 發表于 10-31 14:28 ?211次閱讀

    NMOS晶體管和PMOS晶體管的區別

    NMOS晶體管和PMOS晶體管是兩種常見的金屬氧化物半導體場效應晶體管(MOSFET)類型,它們在多個方面存在顯著的差異。以下將從結構、工作原理、性能特點、應用場景等方面詳細闡述NMOS晶體管
    的頭像 發表于 09-13 14:10 ?2201次閱讀

    芯片晶體管的深度和寬度有關系嗎

    一、引言 有關系。隨著集成電路技術的飛速發展,芯片晶體管作為電子設備的核心元件,其性能的優化和制造技術的提升成為了行業關注的焦點。在晶體管的眾多設計參數中,深度和寬度是兩
    的頭像 發表于 07-18 17:23 ?592次閱讀

    PNP晶體管符號和結構 晶體管測試儀電路圖

    PNP晶體管是一種雙極性晶體管,用于電子電路中放大、開關和控制電流的器件。與NPN晶體管相對應,PNP晶體管的結構特點在于其三不同的半導體
    的頭像 發表于 07-01 17:45 ?2053次閱讀
    PNP<b class='flag-5'>晶體管</b>符號和結構 <b class='flag-5'>晶體管</b>測試儀電路圖

    晶體管的分類與作用

    堅實的基礎,更為后來的集成電路、大規模集成電路乃至超大規模集成電路的誕生和發展提供了可能。本文將詳細探討晶體管的分類及其作用,以期為讀者提供一
    的頭像 發表于 05-22 15:17 ?866次閱讀

    思科技與公司深化EDA與IP合作

    思科技近日與公司宣布,在先進工藝節點設計領域開展了廣泛的EDA和IP合作。雙方的合作成果已經成功應用于一系列人工智能、高性能計算和移動設計領域,取得了顯著成效。
    的頭像 發表于 05-13 11:04 ?481次閱讀

    思科技與公司深度合作,推動芯片設計創新

     新思科技EDA事業部戰略與產品管理副總裁Sanjay Bali表示:“新思科技在可投產的EDA流程和支持3Dblox標準的3DIC Compiler光子集成方面的先進成果,結合我們廣泛的IP產品組合,使得我們與
    的頭像 發表于 05-11 16:25 ?397次閱讀

    思科技面向公司先進工藝加速下一代芯片創新

    ?新思科技攜手公司共同開發人工智能驅動的芯片設計流程以優化并提高生產力,推動光子集成電路領域的發展,并針對臺
    發表于 05-11 11:03 ?423次閱讀
    新<b class='flag-5'>思科</b>技面向<b class='flag-5'>臺</b><b class='flag-5'>積</b><b class='flag-5'>公司</b>先進工藝加速下一代芯片創新

    AMD與聯手推動先進工藝發展

    展望未來,電正通過多個方向推動半導體行業持續發展:包括硅光子學的研發、與DRAM廠商在HBM領域的深度合作以及探索將3D堆疊技術應用于晶體管層級的CFET晶體管結構等。
    的頭像 發表于 04-29 15:59 ?315次閱讀

    什么是達林頓晶體管?達林頓晶體管的基本電路

    達林頓晶體管(Darlington Transistor)也稱為達林頓對(Darlington Pair),是由兩或更多個雙極性晶體管(或其他類似的集成電路或分立元件)組成的復合結構
    的頭像 發表于 02-27 15:50 ?4834次閱讀
    什么是達林頓<b class='flag-5'>晶體管</b>?達林頓<b class='flag-5'>晶體管</b>的基本電路

    ISSCC 2024電談萬億晶體管,3nm將導入汽車

    電推出更先進封裝平臺,晶體管可增加到1萬億
    的頭像 發表于 02-23 10:05 ?1184次閱讀
    ISSCC 2024<b class='flag-5'>臺</b><b class='flag-5'>積</b>電談萬億<b class='flag-5'>晶體管</b>,3nm將導入汽車

    在特殊類型晶體管的時候如何分析?

    管子多用于集成放大電路中的電流源電路。 請問對于這種多發射極或多集電極的晶體管時候該如何分析?按照我的理解,在含有多發射極或多集電極的晶體管電路時,如果多發射極或多集電極的每一極分別接到獨立的電源回路中
    發表于 01-21 13:47

    如何走向萬億級晶體管之路?

    電預計封裝技術(CoWoS、InFO、SoIC 等)將取得進步,使其能夠在 2030 年左右構建封裝超過一萬億晶體管的大規模多芯片解決方案。
    發表于 12-29 10:35 ?300次閱讀
    如何走向萬億級<b class='flag-5'>晶體管</b>之路?

    晶體管的三極的電壓關系大小

    晶體管是一種半導體器件,用于放大電信號、開關電路和邏輯運算等。它是現代電子技術和計算機科學的核心之一。在晶體管中,有三電極:基極、發射極和集電極。這三電極的電壓之間的關系對于理解
    的頭像 發表于 12-20 14:50 ?6027次閱讀

    晶體管的延生、結構及分類

    晶體管的問世,是20世紀的一項重大發明,是微電子革命的先聲。晶體管出現后,人們就能用一小巧的、消耗功率低的電子器件,來代替體積大、功率消耗大的電子管了。晶體管的發明又為后來
    的頭像 發表于 12-13 16:42 ?1080次閱讀
    <b class='flag-5'>晶體管</b>的延生、結構及分類