精品国产人成在线_亚洲高清无码在线观看_国产在线视频国产永久2021_国产AV综合第一页一个的一区免费影院黑人_最近中文字幕MV高清在线视频

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

eFPGA異軍崛起 IP模式會是未來嘛

lPCU_elecfans ? 來源:電子發燒友網 ? 作者:周凱揚 ? 2021-11-17 09:10 ? 次閱讀

電子發燒友網報道(文/周凱揚)在硬件加速器應用中,FPGA常被視為最優解,提供極致加速性能的同時,還具備重新編程的能力。盡管其靈活性成了FPGA的一大特色,但大批量生產FPGA的價格可不低。此外,FPGA作為傳統的處理器加速方案,工程師必須要解決空間、I/O延遲和帶寬之類的問題。

而近些年來,eFPGA(嵌入式FPGA)的概念正在不斷興起。與將芯片與必要的I/O和電源管理電路封裝在一起的FPGA不同,eFPGA推行的是賣IP模式。任何廠商都可以將這些eFPGA IP放入自己的定制IC產品內,無論是ASIC、SoC還是SiP。也正因為eFPGA的種種優勢,國外不少廠商都想借eFPGA率先搶占市場。

Flex Logic

Flex Logic作為最早入局eFPGA的企業之一,已經投入了7年的研發,且eFPGA在2020年正式開始盈利,并與Dialog、大唐電信和波音等企業達成了合作。Flex Logic的EFLX eFPGA IP基本已經覆蓋了主流的成熟工藝,比如Sandia美國國家實驗室的180nm、格芯的12nm以及臺積電的40nm、28/22nm、16/12nm,已完成了十數種芯片的流片。不僅如此,Flex Logic宣稱格芯的22FDX和臺積電的7/6nm也已經在設計階段,下一步就是進軍5nm。

在Flex Logic看來,傳統獨立FPGA芯片+SoC的方案所需的功率太大,且多數需要高速SERDES或PCIe與其他芯片進行I/O互聯。這種方案不僅功率過大,也因為SERDES/PHYS的存在帶來了一定的面積成本,而eFPGA卻可以做到低功耗、低成本和小面積,并將100K LUT塞入復雜的SoC設計中。而且在繼承了FPGA可編程的特性后,即便是已經安裝完成的產品,EFLX核心也可以用來升級I/O協議、改變加密算法等等。

eFPGA在重構時間上同樣具備優勢,因而在復雜的神經網絡模型中更為適用。比如Flex Logic的AI推理芯片,InferX X1,在測試中,神經網絡模型層級的動態重構只需6微秒。這使得InferX X1在具備ASIC性能的同時,也能對新的模型做出動態化處理,非常適合作為主處理器的加速器或協處理器,用于要求低功耗高性能的邊緣AI市場。

這樣的動態重構也為eFPGA帶來了更多的應用方向,比如自動駕駛中的傳感器融合方案,針對激光雷達、毫米波雷達和視覺等不同傳感器數據進行處理。還有不同的PWM頻率要求的多電機方案,在其中提供電機控制器支持。亦或是需要多不同指令集架構的CPU進行動態切換,比如ARMRISC-V和ARC等。

Achronix

同樣踏足eFPGA市場的還有美國公司Achronix。Achronix的Speedcore可以做到750MHz的峰值頻率,且已經支持了臺積電16nm、12nm和7nm三個成熟制程節點,也可以移植到其他節點上。

Achronix非常看好eFPGA在汽車市場的機遇,尤其是當下汽車開發周期縮短,又要支持10年以上的生命周期。我們以特斯拉這種開始走自研ASIC方向的廠商為例,與其他現成組件相比,雖然需要投入一定的開發成本,但ASIC提供的整體成本和性能都是最優的。與此同時,選擇ASIC路線也帶來了一定的風險。

首先,ASIC方案必須要對自己的方案有著清楚的認知。特斯拉的FSD ASIC開發歷時近三年,如果這之后攝像頭ISP需要更新,GPU需要支持浮點而不是FP32,都需要對ASIC架構的大改,很可能會進一步延長后續車型的生產,這也是為何少有汽車廠商選擇該技術路線的原因。而將eFPGA IP集成在ASIC中,就為這些廠商提供了FPGA的嵌入式硬件編程能力,又不會像獨立FPGA那樣加大成本和功率。

小結

eFPGA還有不少優勢,比如在加密和保護上,不僅可以支持各種加密算法,也可以保護IP資產被逆向工程。雖然幾年前剛面世之際,eFPGA還是一個不成熟的技術,并沒有在芯片設計領域產生多大的吸引力。隨著幾年的發展下來,經過晶圓廠的生產認證,設計流程和軟件的完善,加上AI和自動駕駛的興起,eFPGA已經成了一個可行的方案。但在ARM的IP廠商的前人經驗下,eFPGA能否真正崛起,還需要等待更多的市場驗證。

聲明:本文由電子發燒友原創,轉載請注明以上來源。如需入群交流,請添加微信elecfans999,投稿爆料采訪需求,請發郵箱huangjingjing@elecfans.com。

編輯:jq

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 傳感器
    +關注

    關注

    2541

    文章

    49963

    瀏覽量

    747548
  • asic
    +關注

    關注

    34

    文章

    1175

    瀏覽量

    119990
  • IP
    IP
    +關注

    關注

    5

    文章

    1541

    瀏覽量

    148927
  • efpga
    +關注

    關注

    1

    文章

    31

    瀏覽量

    15650
收藏 人收藏

    評論

    相關推薦

    Primemas選擇Achronix eFPGA技術用于Chiplet平臺

    高性能 FPGA 和嵌入式FPGAeFPGAIP 的領導者 Achronix Semiconductor Corporation 和使用Chiplet 技術開發創新 SoC H
    的頭像 發表于 09-18 16:16 ?343次閱讀

    FPGAIP軟核使用技巧

    FPGAIP軟核使用技巧主要包括以下幾個方面: 理解IP軟核的概念和特性 : IP軟核是指用硬件描述語言(如VHDL或Verilog)描述的功能塊,但并不涉及具體的電路實現細節。它通
    發表于 05-27 16:13

    FPGA有哪些開發環境?可以用VSCode開發

    FPGA有哪些開發環境?可以用VSCode開發
    發表于 04-29 23:05

    關于FPGA IP

    對于深入學習使用FPGA的小伙伴們,特別是一些復雜的、大規模的設計應用,適宜的IP核對開發能起到事半功倍的作用。IP核的概念與我們sdk里庫的概念相似。IP即電路功能模塊,用戶可以直接
    發表于 04-29 21:01

    Achronix與Bluespec聯合宣布推出一款支持Linux的RISC-V軟處理器

    高性能FPGA芯片和嵌入式FPGAeFPGA)硅知識產權(IP)領域的領先企業Achronix半導體公司,以及RISC-V工具和IP領域的
    的頭像 發表于 04-15 16:23 ?480次閱讀

    Achronix以創新FPGA技術推動智能汽車與先進出行創新

    全球領先的高性能現場可編程門陣列(FPGA)和嵌入式FPGAeFPGA)半導體知識產權(IP)提供商Achronix Semiconductor公司宣布,該公司將參加由私募股權和風
    的頭像 發表于 03-01 10:38 ?780次閱讀

    NUC505 PA全部引腳都不能用來喚醒掉電模式

    NUC505 PA全部引腳都不能用來喚醒掉電模式?例子的PB10是可以的。
    發表于 01-16 06:51

    AD9826如何利用FPGA正確驅動,能否提供驅動參考設計?

    最近在使用貴公司的AD9826芯片,用FPGA進行驅動,目前AD端輸入模擬直流電壓,未來要接光電裝換的輸入裝置。現在用FPGA驅動時,在2-SHA模式下,電平轉換側的值時鐘為FF,驅動
    發表于 12-18 06:28

    FPGA優質開源模塊-SRIO IP核的使用

    本文介紹一個FPGA常用模塊:SRIO(Serial RapidIO)。SRIO協議是一種高速串行通信協議,在我參與的項目中主要是用于FPGA和DSP之間的高速通信。有關SRIO協議的詳細介紹網上有很多,本文主要簡單介紹一下SRIO I
    的頭像 發表于 12-12 09:19 ?1789次閱讀
    <b class='flag-5'>FPGA</b>優質開源模塊-SRIO <b class='flag-5'>IP</b>核的使用

    FPGA實現基于Vivado的BRAM IP核的使用

    Xilinx公司的FPGA中有著很多的有用且對整個工程很有益處的IP核,比如數學類的IP核,數字信號處理使用的IP核,以及存儲類的IP核,本
    的頭像 發表于 12-05 15:05 ?1260次閱讀

    AD7768芯片的RESERT可以直接用FPGA的IO口控制

    AD7768芯片的RESERT可以直接用FPGA的IO口控制
    發表于 12-01 07:18

    國產FPGA簡介

    (Heterogeneous Programmable Accelerator)、嵌入式可編程eFPGA IP核、FX伏羲EDA軟件 主要產品:HME-R、HME-M、HME-P、HME-H系列FPGA 應用方案
    發表于 11-20 16:20

    基于FPGA模式匹配系統設計

    電子發燒友網站提供《基于FPGA模式匹配系統設計.pdf》資料免費下載
    發表于 11-08 09:26 ?0次下載
    基于<b class='flag-5'>FPGA</b>的<b class='flag-5'>模式</b>匹配系統設計

    FPGA IP核開發流程概要

    開發和驗證 FPGA IP 不僅僅是編寫 HDL,而是需要更多的思考。讓我們來看看如何做吧!
    發表于 10-17 09:57 ?925次閱讀
    <b class='flag-5'>FPGA</b> <b class='flag-5'>IP</b>核開發流程概要

    你想自己設計一個FPGA IP嗎!

    開發和驗證 FPGA IP 不僅僅是編寫 HDL,而是需要更多的思考。讓我們來看看如何做吧!
    發表于 10-16 18:24 ?686次閱讀
    你想自己設計一個<b class='flag-5'>FPGA</b> <b class='flag-5'>IP</b>嗎!