精品国产人成在线_亚洲高清无码在线观看_国产在线视频国产永久2021_国产AV综合第一页一个的一区免费影院黑人_最近中文字幕MV高清在线视频

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

Cadence Integrity 3D-IC平臺進行工藝認證

Cadence楷登 ? 來源:Cadence楷登 ? 作者:Cadence楷登 ? 2021-11-19 11:02 ? 次閱讀

Integrity 3D-ICCadence 新一代多芯片設計解決方案,它將硅和封裝的規劃和實現,與系統分析和簽核結合起來,以實現系統級驅動的 PPA 優化。

原生 3D 分區流程可自動智能創建邏輯內存器件的 3D 堆疊配置,優化 3D 堆疊設計的 PPA 結果。

客戶可以放心采用 Cadence Integrity 3D-IC 平臺和 Samsung Foundry 的多 Die 實現流程,打造新一代超大規模計算、移動、汽車和人工智能應用。

中國上海,2021 年 11 月 18 日——楷登電子(美國 Cadence 公司NASDAQ:CDNS),作為 Samsung Advanced Foundry Ecosystem(SAFE)的緊密合作伙伴,Cadence 公司于宣布,Samsung Foundry 已經對 Cadence Integrity 3D-IC 平臺的 2D-to-3D 原生 3D 分區流程進行了工藝認證

利用新流程,客戶可以將現有的 2D 設計分割成 3D 邏輯內存器件(Memory-on-logic)配置,與原來的 2D 設計相比,可以通過同構 3D 堆疊獲得更好的功耗、性能和面積(PPA)結果。該流程還為分區設計提供了強大的 3D-IC 系統規劃、實現和早期分析能力,是客戶打造復雜的新一代超大規模計算、移動、汽車和人工智能應用的理想選擇。

由于內存墻限制,RAM 的訪問速度跟不上 CPU 的執行速度,導致整個系統因內存延遲而變慢。克服這個問題的方法之一是采用同構的堆疊配置,并將存儲器放在邏輯之上。這種配置安裝在同一封裝中時,可以減少導線長度和面積,加快內存訪問速度,因此有助于提高 CPU 核心的性能。

Integrity 3D-IC 平臺的 3D 分區功能使用戶能夠分離出內存宏和標準單元,并將它們放置在 3D 同構堆疊內的兩個不同裸片上。自動流程在宏和標準單元之間建立連接的同時,進行 3D 堆棧的分區和完整實現。最終確定每個裸片的內容之后,系統和封裝就可以在 Integrity 3D-IC 平臺上實現,進行凸點規劃、實現、與其他裸片的協同設計,以及熱、功耗和靜態時序分析(STA)的早期分析。

“對于在 3D-IC 配置方面具有不同自動化分區要求的客戶,可以利用 Samsung Foundry MDI 參考流程的這種獨特功能來探索芯片堆疊的效果,該流程基于 Cadence 新款 Integrity 3D-IC 平臺中的原生 3D 分區功能。”Samsung Electronics 工藝設計技術副總裁 Sangyun Kim 表示,“Cadence 和 Samsung 之間的這種成功合作為客戶提供了 3D 堆疊設計的分區、實現和分析流程,使他們能夠減小功耗和面積,同時提高整體系統性能。”

“通過與 Samsung Foundry 的持續合作,我們在多裸片設計實現領域進行了合作創新,并提供了自動化的原生 3D 分區流程。”Cadence 公司數字與簽核事業部產品工程副總裁 Vivek Mishra 表示,“Samsung Foundry 用于多裸片設計實現的先進封裝技術,結合 Cadence 集成化的 Integrity 3D-IC 平臺,為我們的共同客戶提供了強大的多裸片解決方案。”

Integrity 3D-IC 平臺為客戶提供了通用的控制面板和數據庫、完整的規劃系統、無縫集成的設計實現工具、集成化的系統級分析能力和易于使用的界面,并允許用戶使用 Virtuoso Design Environment 和 Allegro 封裝技術實現協同設計。該平臺還包括更廣泛的 Cadence 3D-IC 解決方案組合,包括用于電源分配網絡(PDN)分析的 Voltus IC Power Integrity Solution、用于 3D 熱分析的 Celsius Thermal Solver、用于 3D 簽核時序的 Tempus Timing Signoff Solution 和用于電路布局驗證(LVS)的 Pegasus Verification System。

責任編輯:haq

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 3D
    3D
    +關注

    關注

    9

    文章

    2837

    瀏覽量

    107019
  • 驅動
    +關注

    關注

    12

    文章

    1792

    瀏覽量

    84913
  • Cadence
    +關注

    關注

    64

    文章

    905

    瀏覽量

    141478

原文標題:Cadence Integrity 3D-IC平臺通過Samsung Foundry 5LPE工藝設計堆疊的原生3D分區流程認證

文章出處:【微信號:gh_fca7f1c2678a,微信公眾號:Cadence楷登】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏

    評論

    相關推薦

    Cadence與Samsung Foundry開展廣泛合作

    (GAA)節點上 AI 和 3D-IC 半導體的設計速度。Cadence 與 Samsung 的持續合作大大推進了業界要求最苛刻應用中的系統和半導體開發,如人工智能、汽車、航空航天、超大規模計算和移動應用。
    的頭像 發表于 08-29 09:24 ?411次閱讀

    Samsung 和Cadence3D-IC熱管理方面展開突破性合作

    ? 企業若想保持領先地位,往往需要在快速發展的技術領域中培養戰略合作伙伴關系并開展前沿創新。Samsung 和 Cadence3D-IC 熱管理方面的突破性合作就完美詮釋了這一策略。此舉不僅
    的頭像 發表于 07-16 16:56 ?669次閱讀

    Cadence與Intel Foundry的戰略合作取得重大成果

    設計套件 (PDK),逐步深化了兩家公司在多個 Intel 工藝節點上的 3D-IC 賦能、EDA 流程和 IP 開發方面的合作。
    的頭像 發表于 06-26 11:24 ?565次閱讀

    借助云計算加速3D-IC可靠性的機械應力模擬

    《半導體芯科技》雜志文章 Ansys公司最近與臺積電和微軟合作開發聯合解決方案,該解決方案為分析2.5D/3D-IC多芯片系統中的機械應力提供了高容量云解決方案,使共同客戶能夠避免現場故障,并延長
    的頭像 發表于 06-03 16:05 ?328次閱讀
    借助云計算加速<b class='flag-5'>3D-IC</b>可靠性的機械應力模擬

    Cadence與臺積電深化合作創新,以推動系統和半導體設計轉型

    楷登電子(美國 Cadence 公司,NASDAQ:CDNS)與臺積電(TSMC)深化了雙方的長期合作,官宣了一系列旨在加速設計的創新技術進展,包括從 3D-IC 和先進制程節點到設計 IP 和光電學的開發。
    的頭像 發表于 04-30 14:25 ?430次閱讀

    積木易搭通過亞馬遜SPN服務商認證,成為平臺指定3D商品展示服務商

    發展新階段。 亞馬遜SPN全稱Solution Provider Network,是亞馬遜官方認證的服務商。平臺對于申請入駐合作的服務商的公司實力、客戶評價等各方面進行嚴格審核。此次積木易搭能夠通過亞馬遜SPN服務商
    的頭像 發表于 04-03 09:29 ?373次閱讀

    3D-IC 以及傳熱模型的重要性

    本文要點縮小集成電路的總面積是3D-IC技術的主要目標。開發3D-IC的傳熱模型,有助于在設計和開發的早期階段應對熱管理方面的挑戰。開發3D-IC傳熱模型主要采用兩種技術:分析法和數值計算法。傳統
    的頭像 發表于 03-16 08:11 ?640次閱讀
    <b class='flag-5'>3D-IC</b> 以及傳熱模型的重要性

    Cadence攜手Intel代工廠研發先進封裝流程,助力HPC、AI及移動設備

    Cadence Allegro? X APD(用以實現元件布局、信號/電源/接地布線、設計同步電氣分析、DFM/DFA及最后制造輸出)、Integrity? 3D-IC Platform 及其對應的
    的頭像 發表于 03-13 10:05 ?482次閱讀

    臺積電它有哪些前沿的2.5/3D IC封裝技術呢?

    2.5/3D-IC封裝是一種用于半導體封裝的先進芯片堆疊技術,它能夠把邏輯、存儲、模擬、射頻和微機電系統 (MEMS)集成到一起
    的頭像 發表于 03-06 11:46 ?1213次閱讀
    臺積電它有哪些前沿的2.5/<b class='flag-5'>3D</b> <b class='flag-5'>IC</b>封裝技術呢?

    3D-IC 設計之早期三維布圖綜合以及層次化設計方法

    3D-IC 設計之早期三維布圖綜合以及層次化設計方法
    的頭像 發表于 12-04 16:53 ?401次閱讀
    <b class='flag-5'>3D-IC</b> 設計之早期三維布圖綜合以及層次化設計方法

    3D-IC 設計之 Memory-on-Logic 堆疊實現流程

    3D-IC 設計之 Memory-on-Logic 堆疊實現流程
    的頭像 發表于 12-01 16:53 ?576次閱讀
    <b class='flag-5'>3D-IC</b> 設計之 Memory-on-Logic 堆疊實現流程

    3D-IC 中 硅通孔TSV 的設計與制造

    3D-IC 中 硅通孔TSV 的設計與制造
    的頭像 發表于 11-30 15:27 ?712次閱讀
    <b class='flag-5'>3D-IC</b> 中 硅通孔TSV 的設計與制造

    Cadence EMX 3D Planar Solver 通過 Samsung Foundry 8nm LPP 工藝技術認證

    優勢 1 EMX 3D Planar Solver 助力客戶實現準確、高容量的 EM 分析,確保硅流片一次成功,加快產品上市 2 EMX 3D Planar Solver 以出色的結果達到三星認證
    的頭像 發表于 11-15 15:55 ?785次閱讀
    <b class='flag-5'>Cadence</b> EMX <b class='flag-5'>3D</b> Planar Solver 通過 Samsung Foundry 8nm LPP <b class='flag-5'>工藝</b>技術<b class='flag-5'>認證</b>

    Cadence 數字和定制/模擬設計流程獲 TSMC 最新 N2 工藝認證

    內容提要 Cadence 數字全流程涵蓋關鍵的新技術,包括一款高精度且支持大規模擴展的寄生參數 3D 場求解器 Cadence Cerebrus 由 AI 驅動,支持 N2 制程,可大幅提高客戶
    的頭像 發表于 10-10 16:05 ?479次閱讀

    Cadence 推出新的系統原型驗證流程,將支持范圍擴展到 3Dblox 2.0 標準

    內容提要 ●? Cadence Integrity 3D-IC 平臺現已全面支持最新版 3Dblox 2.0 標準,涵蓋 TSMC 的
    的頭像 發表于 10-08 15:55 ?397次閱讀