精品国产人成在线_亚洲高清无码在线观看_国产在线视频国产永久2021_国产AV综合第一页一个的一区免费影院黑人_最近中文字幕MV高清在线视频

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

Cadence中Calculator的使用

模擬混合信號設計驗證 ? 來源:王小云 ? 作者:王小云 ? 2022-04-16 16:46 ? 次閱讀

目錄

近期打算寫一些Cadence的使用總結,一來是可以加深自己對Cadence的熟悉程度,二來也可以替廣大讀者節約摸索時間。如有出入和需補充的地方,歡迎大家在評論區或私聊中指出。本期,作者擬介紹Cadence中Calculator的使用。我會在開頭介Calculator的啟動與界面,接著分別介紹Calculator的各個模塊與使用方法。考慮到PDK版權問題,所有數值的結果均進行遮擋或者打碼處理,請見諒。

1. Calculator的啟動與界面

ADE L --> Tools --> Caculator

pYYBAGJag3OAUgZOAAMPLuNwbMw339.png
圖1. 從AEL啟動Caculator.

Calculator的界面由上至下分為以下幾個板塊,如圖2所示。圖2的界面可能與大家的界面不完全相同,這是因為我在View里面修改了設置。

  • 菜單

  • 數學公式

  • 原理圖選擇器

  • Buffer 與Stack

  • Function

25d7500e-bbd7-11ec-aa7f-dac502259ad0.jpg
圖2. Caculator界面

“數學公式”比較簡單,在此我就不做過多介紹了。下面,我會對其他版塊進行逐一的介紹。

2. Buffer與Stack

Buffer和Stack是最為常用的板塊之一,它們存儲了你“輸入數據”和“表達式”。下面以“晶體管T21的直流工作點ids”為例講解功能,如圖3所示。

poYBAGJag_mATveJAAGMY45qo4M394.png
圖3. Buffer與Stack界面

2.1 繪制曲線

點擊圖3所示“Plot”按鈕,即可繪制“ids”曲線。

2.2 生成Table

點擊圖3所示的“Table”按鈕,可生成如圖4所示的Table。第一列是參數掃描的變量“VGS”,第二列是晶體管T21的“ids”。

pYYBAGJahHOAM21dAAC_NIQvGR0769.png
圖4. Table

2.3 導出Table

在圖4界面,File --> export (可以選擇.csv)

之后可通過Matlab,Origin等軟件進行處理或者繪圖

2.4 生成多欄Table

保持圖4中的Table打開

回到圖3,在Buffer中輸入晶體管T21的跨導表達式。

OP("/T21","gm")

接著點擊圖3中的“Table”按鈕,即可生成如圖5所示的多欄Table。新增加的第三列就是晶體管“T21”的跨導。

備注:“Table”按鈕右側選擇“Append”才會添加新列,如果是“Replace”則是進行替換。

pYYBAGJahLCAGO25AAGBrkMBvtk551.png
圖5. 多欄Table

2.5 表達式送入AEL

點擊圖3所示的“AEL”按鈕,可將“Buffer”中的表達式送入AEL。

2.6 Buffer與Stack交互

點擊圖3中的“Enter”按鈕,可將“Buffer”中的表達式送入“Stack”。

點擊圖3中的“Insert”按鈕,可將“Stack”中的表達式送入“Buffer”。

2.7 Stack內部操作

點擊圖3中“Stack操作”,我們可以對“Stack”內部存儲的表達式進行“添加”,“刪除”,和“順序”調整。

3. 原理圖選擇器

262f16c2-bbd7-11ec-aa7f-dac502259ad0.png
圖6. 原理圖選擇器

我們可以通過如圖6所示的“原理圖選擇器”在原理圖中選擇我們感興趣的“元件”,“電壓”和“電流”并將表達式送入“Buffer”。

我們以晶體管直流工作點“op”為例。點擊op --> 自動跳轉原理圖 -->選擇T21晶體管 --> 自動彈出List --> 選擇gm --> 表達式進入“Buffer”,如圖7所示。

pYYBAGJahPmAbzSAAAFN9_-PIUI867.png
圖7. 直流工作點操作流程

4. 菜單

4.1 Tools

如圖8所示為“Tools”的功能。我已在第二節中進行了詳細介紹。

265c223e-bbd7-11ec-aa7f-dac502259ad0.png圖8. Tools

4.2 Views

可以選擇是否顯“數學公式”,“Stack”,“原理圖選擇器”等板塊。

5 Function

Function的功能十分強大,可以對幾乎所有的電路參數進行計算,可以顯著提升設計效率。

5.1 常用函數

bandwidth(帶寬):放大器設計常用

groupdelay(群時延):系統設計常用

NF(噪聲系數):低噪放設計常用

Phasenoise(相位噪聲):振蕩器設計常用

還有擺率,功率譜密度,jitter等等常用函數都可以找到,使用非常簡單。下面我以其中比較復雜的“上升延遲”舉例。

5.2 舉例“上升延遲”

(1)如圖9所示,在“Function”中搜索“delay”并選中

(2)在Signal1和2中分別填入我們所關注的信號

(3)VDD=1.2V,因此我們這里的臨界電壓設置為 0.6 0.6

(4)我們關注的是輸入上升沿到輸出上升沿的延遲,所以選擇“rising”,“rising”。

(5)點擊“Apply”,在Buffer中出現如圖表達式,并用Table導出為722.2 ps。

poYBAGJahT2AXIjnAAEsPGREgkQ665.png2686a6bc-bbd7-11ec-aa7f-dac502259ad0.png
圖9. Rise delay of the circuit

為了論證該結果的正確性,作者用Marker手動獲得了上升延遲。將圖10的結果與公式對比,容易證明是一致的。

pYYBAGJahXyAdnQAAAFBizyTorQ263.png
圖10:手動尋找的上升延遲

原文標題:仿真軟件:Cadence中的Calculator使用總結

文章出處:【微信公眾號:模擬混合信號設計驗證】歡迎添加關注!文章轉載請注明出處。

審核編輯:湯梓紅
聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • Cadence
    +關注

    關注

    64

    文章

    915

    瀏覽量

    141865
  • Calculator
    +關注

    關注

    0

    文章

    6

    瀏覽量

    6705

原文標題:仿真軟件:Cadence中的Calculator使用總結

文章出處:【微信號:yaliDV,微信公眾號:模擬混合信號設計驗證】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏

    評論

    相關推薦

    Cadence與Samsung Foundry開展廣泛合作

    (GAA)節點上 AI 和 3D-IC 半導體的設計速度。Cadence 與 Samsung 的持續合作大大推進了業界要求最苛刻應用的系統和半導體開發,如人工智能、汽車、航空航天、超大規模計算和移動應用。
    的頭像 發表于 08-29 09:24 ?540次閱讀

    Cadence展示完整的PCIe 7.0 IP解決方案

    十多年來,Cadence 對 PCIe 技術的堅定承諾和支持,在業界有目共睹。我們深知強大 PCIe 生態系統的重要性,并感謝 PCI-SIG 提供的平臺。在 PCI-SIG 開發者大會迎來 32 周年之際,Cadence 宣布面向 HPC/AI 市場推出完整的 PCIe
    的頭像 發表于 08-29 09:14 ?426次閱讀
    <b class='flag-5'>Cadence</b>展示完整的PCIe 7.0 IP解決方案

    如何將Cadence capture原理圖轉換?#原理圖設計#Cadence轉換#EDA

    Cadenceeda
    上海弘快科技有限公司
    發布于 :2024年08月15日 11:56:20

    LMH3401 spice模型在cadence仿真SFDR較差是什么原因?

    使用官方提供的LHM3401spice模型(https://www.ti.com.cn/cn/lit/zip/sboj020),將其導入cadence軟件,按照datasheet(https
    發表于 07-29 08:29

    Cadence安裝使用問題

    Cadence軟件使用阿貍狗自動安裝并打好補丁,打開Capture Cis產品的時候,提示【could not check out the capture feature license】。之后按照
    發表于 06-25 20:12

    Cadence Allegro16.5教程

    電子發燒友網站提供《Cadence Allegro16.5教程.pdf》資料免費下載
    發表于 04-17 09:22 ?5次下載

    Cadence收購BETA CAE,進軍結構分析領域

    楷登電子(Cadence)近日宣布了一項重大戰略舉措,即已就收購BETA CAE Systems International AG達成最終協議。這一收購案不僅彰顯了Cadence對于拓展其技術版圖和增強競爭力的決心,也預示著多物理場系統分析領域將迎來新的變革。
    的頭像 發表于 03-14 11:35 ?876次閱讀

    Cadence收購BETA CAE Systems,加速智能系統設計戰略

    近日,楷登電子(Cadence)宣布與BETA CAE Systems International AG達成收購協議。BETA CAE作為全球領先的多領域工程仿真解決方案供應商,其卓越的系統分析平臺將助力Cadence加速推進智能系統設計戰略。
    的頭像 發表于 03-08 13:44 ?667次閱讀

    Cadence17.4使用問題匯總

    電子發燒友網站提供《Cadence17.4使用問題匯總.docx》資料免費下載
    發表于 03-07 16:33 ?2次下載

    cadence LOGO如何制作

    電子發燒友網站提供《cadence LOGO如何制作.docx》資料免費下載
    發表于 03-07 14:28 ?0次下載

    Cadence將以12.4億美元收購BETA CAE Systems

    在近期公布的收購消息,全球知名的計算機芯片設計軟件制造商Cadence Design Systems宣布將以12.4億美元的現金和股票收購BETA CAE Systems,該交易預計將于
    的頭像 發表于 03-07 10:30 ?666次閱讀

    Cadence中文教程介紹

    電子發燒友網站提供《Cadence中文教程介紹.zip》資料免費下載
    發表于 02-29 09:26 ?15次下載

    Cadence推出全新數字孿生平臺Millennium Platform

    楷登電子(Cadence Design Systems)今日宣布推出全新的Cadence? Millennium? Enterprise Multiphysics Platform,這是一款面向多
    的頭像 發表于 02-03 11:31 ?1045次閱讀

    Cadence宣布收購Invecas

    中國上海,2024 年 1 月 11 日——楷登電子(美國 Cadence 公司,NASDAQ:CDNS)近日宣布收購總部位于加利福尼亞州圣克拉拉的設計工程、嵌入式軟件和系統級解決方案領先
    的頭像 發表于 01-11 12:26 ?955次閱讀

    PCB設計布線Cadence 20問

    Cadence Allegro現在幾乎成為高速板設計實際上的工業標準,版本是2011年5月發布的Allegro 16.5。和它前端產品 Capture 的結合,可完成高速、高密度、多層的復雜 PCB 設計布線工作。
    發表于 01-05 15:34 ?557次閱讀