在我們項目開發和產品量產過程中總是會出現一些 IC 損壞的現象,通常要想找出這些 IC損壞的根本原因并不總是很容易。有些偶發性的損壞很難被重現,這時的難度就會更大。而且有些時候 IC 的失效表現簡直就是破壞性的,可能IC已經被燒得一塌糊涂,即使求助IC原廠分析,往往也不一定能找出失效的根本原因,出現這種情況,作為工程師的你估計頭皮要感覺到陣陣發麻了。
電源 IC 的失效常常是其輸入端受到電氣過應力( EOS)的結果。在很多情況下,器件失效的原因都是輸入電壓太高了。本文對電源 IC 輸入端 ESD 保護單元的結構進行了解釋,說明了它們在受到 EOS 攻擊時是如何受損的。造成 EOS 攻擊事件的原因常常是熱插入和導線或路徑電感與低 ESR 陶瓷電容結合在一起形成的瞬態效應。在電路設計中采用一些特別的設計可以避免 EOS 的發生,防范它們可能帶來的危害。
本文也將對 Buck 轉換器輸入端的結構進行介紹,給出過高的輸入電壓造成器件損壞的機制,通過不同的應用案例說明過高的輸入電壓是如何發生的,還將提供相應的問題解決方案。
Buck 轉換器輸入端的結構
下圖顯示了一個Buck轉換器 IC 內部的基本構成,其中包含了幾個靜電釋放( ESD)防護單元。
上圖中,電源輸入端 VIN 被一個很大的 ESD 單元保護著,其保護范圍包括內部穩壓器和 MOSFET, 因而可以承受很高的靜電電壓。SW 端子內部通常沒有 ESD 單元,因為大型 MOSFET 本身就可以像 ESD 保護單元一樣動作,靜電電流可經其內部體二極管流向 GND 或 VIN 端,也可利用它們的擊穿特性實現保護。BOOT 端有一個 ESD 單元處于它和 SW 之間,其它小信號端子也各有一個小型的 ESD 單元,它們通常都和輸入串聯電阻一起保護這些小信號端子免受靜電放電的危害。
ESD 和 EOS 的差異
當超過 ESD 單元鉗位電壓的過電壓出現在 IC 端子上時, IC 會不會損壞就取決于 ESD 元件被擊穿期間通過它的能量的多少。
ESD( Electro Static Discharge, 靜電釋放)和 EOS( Electrical Over Stress, 電氣過應力)都是與電壓過應力有關的概念,但它們之間的差異也很明確:
ESD 的電壓很高( > 500V),持續時間相對較短( < 1μs)
EOS 的電壓相對較低( < 100V),持續時間更長一些(通常 > 1μs)
當持續時間更長的 EOS 事件發生時,沖擊 ESD 保護單元的能量就會更多,常常超出 ESD 保護單元的最大沖擊能量承受能力,這樣就會在 ESD 保護單元中積累太多的熱量,最終導致嚴重的毀滅性結果。通常情況下,芯片中支撐ESD 保護單元的其他部分也會連帶著一起受損。
電源熱插入導致的輸入端過應力
一種造成電源 IC 輸入端受到 EOS 沖擊的常見原因是電源的熱插入事件,這種事件發生在處于開機狀態的電源被引入一個系統的時候。這種系統的輸入端通常含有低 ESR 的陶瓷輸入電容,它們與電源引線的電感一起發生諧振,可以導致高壓振蕩信號的出現。下圖顯示的就是這樣的場景,其中的電源是開著的,有兩根引線將電源接入應用系統,其中的開關 S 用于模擬熱插入的行為。
出現在系統輸入端的電壓振蕩信號的幅度與很多因素有關:電源供應器的內阻,引線的電阻和電感量,開關 S 的電阻,輸入電容 C1、 C2 的電容量和它們的 ESR 的大小。
作為一個例子,我們假設 12V 電源供應器具有很大的輸出電容,電源引線的長度為 1.2m 并且具有很低的電阻,開關S 的阻抗也是很低的, C1、 C2 是 10μF/25V X5R 1206 的 MLCC。電源引線的總電感大約為 1.5μH,包括連接器在內其電阻約為 10mΩ。兩只電容在 12V 直流偏置下的實際總容量約為 9μF,而且它們各自的 ESR 約為 5mΩ。
下圖顯示了熱插入事件發生在這樣的輸入電路時的振蕩過程的模擬結果。
從模擬結果可以看到,這樣的熱插入過程導致的輸入電流高達大約 30A,由引線電感和輸入電容導致的電壓振蕩波形的峰值幾乎可以達到直流輸入電壓的 2 倍。
下圖顯示的是對同樣的電路進行熱插入測試的情形,其中的開關 S 被換成了 MOSFET,該 MOSFET 是用脈沖發生器驅動的,目的是讓熱插入的動作變成是穩定的,同時也是可以重復的。
從上圖可以看到,實際的熱插入事件導致了比理論上更高的振蕩電壓峰值,這是由于 MLCC 輸入電容在直流偏置電壓下的電容量的非線性變化導致的,它的這種特性在圖中的右側顯示出來。當電容上的電壓升高時,它的電容量會下降,對其充電的電流進入更小的電容后就會得到更高的電壓。在此案例中, 12V 電源的熱插入事件能導致大約 30V 的最高電壓峰值。
消除熱插入期間電壓尖峰的措施
上面已經解釋過熱插入期間電壓尖峰發生的原因,下圖 將與輸入電路有關的參數表達了出來:電源供應器的內阻Ri,電源傳輸線的電感 Lwire 和電阻 Rwire,具有低 ESR 的輸入電容。
有多種方法可以降低熱插入期間的電壓振鈴信號的幅度:
方法 1:
大多數電源供應器是使用了很大的輸出電容的開關模式電源適配器,這種電路的輸出阻抗很低,遇到熱插入事件時可以快速生成大電流。如下圖那樣增加一個共模電感和一只 ESR 比較高的小型電解電容,適配器的輸出阻抗就會增加,諧振過程會受到抑制。
方法 2:
使用較小線徑的適配器電纜來增加電纜的阻抗。為了達成好的諧振抑制效果,電纜的阻抗應該大于 0.3Ω,其壞處是電纜上的壓降會增加。
方法 3:
增加電纜兩條線間的耦合程度。兩線間更好的耦合可以形成相反的磁場,這對諧振的抑制有幫助。如下圖顯示了對 75cm 長、規格為 18AWG 的同軸電纜的模擬,根據漏感測試的結果,兩線間的耦合度大概為 0.8。
通過使用不同類型的電纜進行測量,可以確認耦合良好的線對諧振過程會有更好的抑制效果,相應的熱插入過程所導致的電壓尖峰也更低。
方法 4:
由 LC 電路形成的諧振可以通過給輸入電容并聯一個 RC 電路進行抑制, RC 電路的參數可用下述方法進行計算,RS 的計算公式如下圖:其中 LP是電纜的電感量, CIN是系統的輸入電容, ξ 是希望的抑制系數。在前述的熱插入案例中, LP 大約是 1.5μH, CIN 在 12V 時為 9μF。當我們選擇良好的抑制效果(ξ = 1)時, RS = 0.2?。
抑制電容 CS 的值必須足夠大以避免它在熱插入造成的電流脈沖出現期間被過度充電,其電壓增量 VC = IC * 1/ωC,其中的 ω 是 LP 和 CIN 的諧振頻率(測量數據大約是 40kHz)。由于電流脈沖的幅度是 35A,要想使充電造成的電壓增量小于 2V,我們需要電容的值大于 70μF。
在加入 100μF 和 0.2Ω 的 RC 電路后,針對上述的熱插入案例再次進行仿真模擬,我們可以看到諧振被完全抑制住了,電壓的過沖低于 2V,參見下圖所示。
在實踐應用中,RC 抑制電路可以很容易地通過使用一只 100μF/25V 的電解電容實現,它需要和陶瓷輸入電容并聯在一起。之所以這么簡單,是因為大多數 100μF 的電解電容在 100kHz 頻率下有大約 0.2Ω 的 ESR。在下圖中的右側電路就在輸入端加入了 100μF/25V 電解電容,熱插入試驗表明其輸入端的過沖會被完全抑制掉,不會有損毀風險再出現在 IC 上。
其他造成電源 IC 輸入端 EOS 的原因
除了熱插入造成的沖擊以外,還有其他一些狀況可能造成電源 IC 輸入端受到 EOS 的攻擊:
a. USB 輸出端短路測試造成 USB 開關輸入端損毀
下圖顯示的是一個典型的 USB 開關的應用電路圖,有一個 1μF 的去耦電容放在靠近 IC 輸入端的地方,電容前面有大約 10cm 的銅箔路徑將它和 5V 主電源連接起來。
USB 端口都需要進行短路測試, 這個測試通過一個開關來模擬, IC 需要在偵測到短路以后快速將其 MOSFET 開關關斷。從上圖中的實例可以看到, MOSFET 開關關斷的動作是有延時的,因而會有一個短時大電流流過 IC 之后關斷才會發生。由于輸入線有電感存在,此電感和輸入端去耦電容 C2 會一起發生諧振,因而可在示波器上看見輸入端出現了高壓脈沖,這很可能超過 IC 的最高耐壓能力并將其損毀。
為了解決這樣的可靠性隱患,用于熱插入風險防范的類似措施可以被納入考慮范圍,因此我們要在電路中加入類似電解電容的 RC 抑制電路。抑制電路的參數計算方法是類似的,我們可以利用開關關斷過程的 dI/dt 計算電容的值。實際上,一個 47μF 的電解電容就可以將電壓峰值控制在大約 6V 上,如下圖所示。
b. Buck 轉換器的反向偏置問題
工作在強制 PWM 模式下的 Buck 轉換器在經由輸出端反向偏置時會表現出 Boost 轉換器的行為。
假如轉換器的輸出端由高于預設輸出電壓的外部電源供電時, IC 內部的下橋 MOSFET 會從輸出端吸入電流,再與上橋 MOSFET 一起形成一個Boost 轉換器。如下圖所示,該電路的輸出端就由一個緩慢上升的 5V 電源供電,它的輸入端電壓將上升并最終將其 ESD 單元擊穿。
像這種電源反向偏置的情況并不經常發生,但在存在電池的系統中就很容易出現。又假如在某些設計中使用了動態電壓調節技術(通過反饋網絡對輸出電壓進行調節),如果輸出電容很大,又恰好遇到了輸出電壓的設定突然變低,Boost 的動作就會發生了。
總結
電源 IC 的損壞經常是由于輸入電壓過應力造成的,這在電源熱插入導致出現過高電壓尖峰或由線路電感和低 ESR 陶瓷電容形成諧振時就會發生。
當電源 IC 輸入端的 ESD 單元遇到超過其能量承擔水平的沖擊能量時就會被損壞。造成 IC 損壞的 EOS 能量通常要比正常的人體模式( HBM) ESD 能量高好幾倍。當 ESD 單元被損壞的時候,作為其承載體的硅晶圓也會受到傷害。在大多數情況下,承載體的損壞會直接導致功率級的不正常運作,引起直通短路、功率級燒毀等問題。
具有折返特性的 ESD 單元在被觸發以后可能保持在低于工作電壓的電壓上,這會在被觸發之后立即導致大電流的出現。
由于熱插入事件和電源線上的諧振效應都會將電壓尖峰引入 IC 輸入端,因而在電源設計過程中必須對這樣的瞬態過程進行檢查,確保在任何情況下都不會在 IC 輸入端形成高電壓。由于 ESD 單元的激活電壓總是高于器件的絕對最大額定值,應用中能夠出現的電壓就不能超過 IC 的絕對最大額定值,以便確保 ESD 單元在工作過程中不會被激活。
原文標題:電源IC是如何失效的?
-
ESD
+關注
關注
48文章
2012瀏覽量
172798 -
電源IC
+關注
關注
4文章
361瀏覽量
44658 -
輸入端
+關注
關注
0文章
34瀏覽量
11629
原文標題:電源IC是如何失效的?
文章出處:【微信號:c-stm32,微信公眾號:STM32嵌入式開發】歡迎添加關注!文章轉載請注明出處。
發布評論請先 登錄
相關推薦
評論