精品国产人成在线_亚洲高清无码在线观看_国产在线视频国产永久2021_国产AV综合第一页一个的一区免费影院黑人_最近中文字幕MV高清在线视频

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

Achronix Speedster7t FPGA芯片中2D NoC的設計細節

Achronix ? 來源:Achronix ? 作者:Achronix ? 2022-04-21 09:27 ? 次閱讀

摘要

隨著旨在解決現代算法加速工作負載的設備越來越多,就必須能夠在高速接口之間和整個器件中有效地移動高帶寬數據流。Achronix的Speedster7t獨立FPGA芯片可以通過集成全新的、高度創新的二維片上網絡(2D NoC)來處理這些高帶寬數據流。Achronix的FPGA中特有的2D NoC實現是一種創新,它與用可編程邏輯資源來實現2D NoC的傳統方法相比,有哪些創新和價值呢?本白皮書討論了這兩種實現2D NoC的方法,并提供了一個示例設計,以展示與軟2D NoC實現相比,Achronix 2D NoC是如何去提高性能、減少面積并縮短設計時間。

介紹

Achronix為其Speedster7t系列FPGA完全重新設計了片上通信架構,通過集成創新的2D NoC來適應高帶寬數據流的需求。在該FPGA器件的外圍,這個2D NoC連接到所有高速接口:包括多個400G以太網、PCIe Gen5、GDDR6和DDR4/5端口。在該FPGA內的可編程邏輯陣列上部署了一系列高速行和列通道,它們分別向FPGA可編程邏輯陣列的水平和垂直方向分配網絡流量。除了這些行和列之外,在NoC的每一行和每一列交叉的位置還有發送點和目標NoC訪問節點(NAP)。這些NAP充當NoC和位于可編程邏輯陣列中的資源之間的源或目的地。

為了將Achronix FPGA中內置的2D NoC,與使用傳統方法在可編程邏輯陣列中創建的NoC進行比較,為此我們評估了幾種軟NoC設計;最后,基于同行評審和FPGA結構的可移植性,我們選擇了米蘭理工學院的軟2D NoC(https://github.com/agalimberti/NoCRouter,2017)設計。這種軟NoC在單向網狀網絡(mesh)中實現了蟲洞前瞻預測切換。在實施時,它需要每個mesh節點上的多個存儲器來存儲和轉發流控制單元(flit)。

為了量化片上2D NoC實現模式和使用邏輯陣列資源的軟實現模式之間的差異,首先創建了一個實例化AlexNet 2D卷積的19個實例設計,然后在完整的2D NoC設計之間比較了三個主要指標:所需資源、設計性能和設計時間(創建設計的時間以及在工具中編譯設計的時間)。其結果是在所有三種情況下,集成Achronix 2D NoC的性能都明顯優于軟實現。

2D NoC減少使用的資源

為了比較兩種不同的2D NoC設計,兩種2D NoC都與現有的2D卷積(conv2d)設計相結合。conv2d設計對輸入圖像執行AlexNet 2D卷積。此conv2d設計需要一個或兩個AXI-4連接:一個用于從內存讀取,一個用于寫入內存,或者一個共享的AXI-4執行讀取和寫入。為了實現與軟NoC的最佳集成,選擇了單個共享AXI-4接口,conv2d模塊的實例位于每個mesh節點。然后,軟NoC啟用了GDDR6存儲接口的數據入口和出口——在軟NoC中,內存接口連接到第20個mesh節點上;而在內置式NoC中,這種連接已經存在。在整個設計中,從GDDR6到每個conv2d節點都存在節點到節點通信,但conv2d節點之間不通信。

Achronix 2D NoC的設計細節

該設計有19個conv2d模塊實例,每個實例都訪問GDDR6存儲器。第20個實例是空閑的,因為GDDR6接口直接連接到集成的2D NoC。80個可用的NoC接入點(NAP)中有38個用于連接到conv2d實例。每個conv2d實例使用64個機器學習處理器(MLP),它在垂直方向覆蓋兩個NAP。由于這種部署是針對內置2D NoC,所以采用雙AXI-4方法連接conv2d模塊。下表列出了本設計中使用的資源。

表1:Achronix 2D NoC使用的資源

5d7288fa-c107-11ec-bce3-dac502259ad0.png

使用Achronix FPGA集成的2D NoC,可為設計布局產生了一種不凌亂的、可重復的結構,并且只消耗了不到一半的器件資源。下面是AC7t1500器件中資源使用的平面圖。

5d828e26-c107-11ec-bce3-dac502259ad0.png

圖1:在AC7t1500中使用Achronix 2D NoC布局實例

軟2D NoC的設計細節

該設計被配置為5 × 4規模mesh,具有19個conv2d模塊實例,每個實例都連接到一個軟NoC節點。其第20 mesh節點是為GDDR6接口預留的。因此,需要更多的邏輯資源來管理軟2D NoC結構。此實現還需要每個節點上的存儲,以便存儲flit并將其轉發到下一個節點。結果是顯著提高了資源的使用量,以及在器件上的不規則布局。下表列出了使用的資源;下圖為AC7t1500所用資源的平面圖。

表2:軟2D NoC使用的資源

5db13e6a-c107-11ec-bce3-dac502259ad0.png

5dcaadd2-c107-11ec-bce3-dac502259ad0.jpg

圖2:使用軟2D NoC布局實例

2D NoC提高性能

如前所述,通過使用Achronix 2D NoC,conv2d設計產生了規則的資源布局,從而形成規則的布線。減少了邏輯資源使用就減少了擁塞,因為需要布線的邏輯更少。該解決方案實現了最高565 MHz的頻率,關鍵路徑包含在conv2d實例邏輯中。隨著更多conv2d節點添加到設計中,最大頻率不會降低。

下圖顯示了使用Achronix 2D NoC時產生的布線

5df57dc8-c107-11ec-bce3-dac502259ad0.jpg

圖3:使用Achronix 2D NoC的cnv2d設計布線

使用軟2D NoC解決方案會導致復雜且不規則的布線,同時時序也受到影響,因為需要深度LUT邏輯來選擇軟2D NoC中的適當路徑。

此外,性能會隨著mesh網絡大小的增加而降低。使用2 × 3 mesh的設計可以達到94 MHz,而5 × 4 mesh只能達到82 MHz。關鍵路徑包含在軟NoC mesh網絡中,而不是在conv2d邏輯中。如果花更多時間優化設計以提高性能,則可以進一步優化軟2D NoC的時序。

下圖顯示了使用軟2D NoC設計時生成的布線。

5e165732-c107-11ec-bce3-dac502259ad0.jpg

圖4:使用軟2D NoC時的cnv2d設計布線

2D NoC改善了帶寬

Achronix的2D NoC使用運行速度在2 GHz的256位雙向總線,每個conv2d實例連接到兩個NAP,從而在一個節點上與GDDR6接口之間的連接可實現的最大帶寬為512 Gbps。下面的框圖顯示了2D NoC和一個連接到本地conv2d實例的NAP的細節。

5e3e990e-c107-11ec-bce3-dac502259ad0.png

圖5:Achronix的2D NoC和NAP

軟2D NoC使用五路交叉開關(crossbar switch),其中一個端口與本地conv2d實例通信,而其他端口與網格中的下一個節點通信。該解決方案可以實現節點到節點連接的頻率為82 MHz,從而在一個節點上形成最高為21 Gbps的GDDR6接口帶寬。下面的框圖顯示了軟2D NoC mesh中的一個交叉開關。

5e5be860-c107-11ec-bce3-dac502259ad0.png

圖6:軟2D NoC交叉開關

2D NoC縮短了設計時間和工具運行時間

Achronix的2D NoC采用AXI-4標準與NAP通信,這是許多FPGA設計人員已經熟悉的接口標準。此外,2D NoC包括內置功能,例如跨時鐘域邏輯、流量控制和地址解碼等,這些功能不再需要包含在用戶邏輯中。Achronix的2D NoC的全功能實現為用戶省去了大量的設計工作,使設計人員能夠專注于連接到2D NoC的加速器。

除了縮短設計時間外,使用Achronix片上2D NoC的設計比使用軟2D NoC的設計使用更少的資源。結果是需要布局和布線的邏輯更少,從而使得工具的編譯時間更短。例如,與使用軟2D NoC的實現相比,使用Achronix片上2D NoC的設計布局和布線所需的時間不到一半。

結論

集成2D NoC的Speedster7t器件創新地帶來了FPGA設計過程的根本轉變。Achronix是第一家集成2D NoC的FPGA公司,它連接所有系統接口和FPGA邏輯陣列。這種新架構使Achronix FPGA器件特別適用于高帶寬應用,同時顯著提高了設計人員的工作效率。由于2D NoC管理著從設計在FPGA邏輯陣列中的數據加速器到高速數據接口之間的所有網絡功能,因此設計人員只需設計他們的數據加速器并將它們連接到NAP接入點。與使用軟2D NoC相比,設計人員可以受益于以下優點:

● 降低邏輯資源占有率并提高FPGA的整體性能

● 增加帶寬

● 減少對存儲器的需求

● 更快的設計時間和更短的工具編譯時間

表3:Speedster7t 2D NoC與Soft 2D NoC的總結比較

5e6e40b4-c107-11ec-bce3-dac502259ad0.png

如希望進一步了解Achronix Speedster7t FPGA芯片及其2D NoC可以發揮的巨大效用。

原文標題:Achronix在其先進FPGA中集成2D NoC以支持高帶寬設計(WP028)

文章出處:【微信公眾號:Achronix】歡迎添加關注!文章轉載請注明出處。

審核編輯:湯梓紅

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • FPGA
    +關注

    關注

    1620

    文章

    21510

    瀏覽量

    598977
  • 芯片
    +關注

    關注

    450

    文章

    49636

    瀏覽量

    417211
  • NoC
    NoC
    +關注

    關注

    0

    文章

    38

    瀏覽量

    11700
  • Achronix
    +關注

    關注

    1

    文章

    72

    瀏覽量

    22491

原文標題:Achronix在其先進FPGA中集成2D NoC以支持高帶寬設計(WP028)

文章出處:【微信號:Achronix,微信公眾號:Achronix】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏

    評論

    相關推薦

    Achronix Speedster7t FPGA與GPU解決方案的比較

    這篇針對大模型推理跟GPU對比分析,雖然以Llama2為例,也適用于最新的Llama3,模型的日新月易也更進一步說明硬件平臺的可編程可擴展的重要性,FPGA是其中一個不錯的選擇。
    的頭像 發表于 09-18 16:19 ?114次閱讀
    <b class='flag-5'>Achronix</b> <b class='flag-5'>Speedster7t</b> <b class='flag-5'>FPGA</b>與GPU解決方案的比較

    Primemas選擇Achronix eFPGA技術用于Chiplet平臺

    高性能 FPGA 和嵌入式FPGA (eFPGA) IP 的領導者 Achronix Semiconductor Corporation 和使用Chiplet 技術開發創新 SoC H
    的頭像 發表于 09-18 16:16 ?344次閱讀

    基于Achronix Speedster7t FPGA器件的AI基準測試

    Achronix半導體公司推出了為AI優化的Speedster7t系列FPGA芯片,該系列包含專門針對AI工作負載的強化計算引擎。隨著AI在各個領域變得普遍,在
    的頭像 發表于 09-18 16:10 ?172次閱讀
    基于<b class='flag-5'>Achronix</b> <b class='flag-5'>Speedster7t</b> <b class='flag-5'>FPGA</b>器件的AI基準測試

    TMAG511x 2D鎖扣的優點

    電子發燒友網站提供《TMAG511x 2D鎖扣的優點.pdf》資料免費下載
    發表于 09-13 09:53 ?0次下載
    TMAG511x <b class='flag-5'>2D</b>鎖扣的優點

    采用創新的FPGA 器件來實現更經濟且更高能效的大模型推理解決方案

    本文根據完整的基準測試,將Achronix Semiconductor公司推出的Speedster7t FPGA與GPU解決方案進行比較,在運行同一個Llama2 70B參數模型時,該
    的頭像 發表于 06-19 15:53 ?216次閱讀
    采用創新的<b class='flag-5'>FPGA</b> 器件來實現更經濟且更高能效的大模型推理解決方案

    通過2D/3D異質結構精確控制鐵電材料弛豫時間

    受經典德拜弛豫啟發的米勒模型提供了通過操縱弛豫時間來控制自發極化的理論框架。作者通過使用層轉移技術形成的2D/C-3D/2D異質結構克服了傳統異質結存在的鐵電性惡化和能量損失的問題。
    的頭像 發表于 04-29 10:27 ?404次閱讀
    通過<b class='flag-5'>2D</b>/3<b class='flag-5'>D</b>異質結構精確控制鐵電材料弛豫時間

    中高端FPGA如何選擇

    和Intel在高端FPGA的地位? 1.高速IP AchronixSpeedster7t支持PCIe Gen5和112G Serdes,而AMD的高端系列Virtex
    發表于 04-24 15:09

    基于MAXWELL 2D 的永磁電機研究

    電子發燒友網站提供《基于MAXWELL 2D 的永磁電機研究.pdf》資料免費下載
    發表于 04-23 14:18 ?7次下載

    Achronix FPGA增加對Bluespec提供的基于Linux的RISC-V軟處理器的支持,以實現可擴展數據處理

    Speedster?7t系列中。這是業界首創,Bluespec的RISC-V處理器現在無縫集成到Achronix的二維片上網絡(2D NoC
    的頭像 發表于 04-19 18:08 ?623次閱讀

    AchronixFPGA有哪方面的優勢?

    AchronixSpeedster7t支持PCIe Gen5和112G Serdes,而AMD的高端系列Virtex Ultrascale+也僅僅支持到PCIe Gen4,也只在最高端的FPGA中支持到58Gb的GTM,大多數
    發表于 03-18 10:55 ?199次閱讀
    <b class='flag-5'>Achronix</b>的<b class='flag-5'>FPGA</b>有哪方面的優勢?

    介紹一種使用2D材料進行3D集成的新方法

    美國賓夕法尼亞州立大學的研究人員展示了一種使用2D材料進行3D集成的新穎方法。
    的頭像 發表于 01-13 11:37 ?899次閱讀

    一文了解3D視覺和2D視覺的區別

    一文了解3D視覺和2D視覺的區別 3D視覺和2D視覺是兩種不同的視覺模式,其區別主要體現在立體感、深度感和逼真度上。本文將詳細闡述這些區別,并解釋為什么3
    的頭像 發表于 12-25 11:15 ?2354次閱讀

    2D與3D視覺技術的比較

    作為一個多年經驗的機器視覺工程師,我將詳細介紹2D和3D視覺技術的不同特點、應用場景以及它們能夠解決的問題。在這個領域內,2D和3D視覺技術是實現自動化和智能制造的關鍵技術,它們在工業
    的頭像 發表于 12-21 09:19 ?909次閱讀

    利用搭載全域硬2D NoCFPGA器件去完美實現智能化所需的高帶寬低延遲計算

    在該FPGA器件的外圍,這個硬2D NoC連接到所有高速接口:包括多個400G以太網、PCIe Gen5、GDDR6和DDR4/5端口。這使得Achronix
    的頭像 發表于 11-24 16:19 ?327次閱讀

    超低延遲大并發實時語音識別加速方案詳解

    Achronix與Myrtle.ai共同推出了超低延遲大并發實時智能語音識別方案,其硬件平臺采用基于Achronix Speedster7t FPGA的VectorPath加速卡和x8
    發表于 11-24 12:42 ?399次閱讀
    超低延遲大并發實時語音識別加速方案詳解