精品国产人成在线_亚洲高清无码在线观看_国产在线视频国产永久2021_国产AV综合第一页一个的一区免费影院黑人_最近中文字幕MV高清在线视频

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

Codasip采用Imperas進(jìn)行RISC-V處理器驗(yàn)證

星星科技指導(dǎo)員 ? 來源:嵌入式計(jì)算設(shè)計(jì) ? 作者:嵌入式計(jì)算設(shè)計(jì) ? 2022-06-01 10:11 ? 次閱讀

Codasip已采用Imperas參考設(shè)計(jì)和用于 Codasip IP的Imperas DV解決方案。

Codasip 已在其 DV 測(cè)試平臺(tái)中包含 Imperas 黃金參考模型,以確保有效的驗(yàn)證流程能夠適應(yīng)各種靈活的功能和選項(xiàng),同時(shí)在未來內(nèi)核的整個(gè)路線圖中進(jìn)行擴(kuò)展,以實(shí)現(xiàn)對(duì)功能質(zhì)量的嚴(yán)格確認(rèn)。

RISC-V 是一種模塊化架構(gòu),它提供了許多不同排列的基本指令、標(biāo)準(zhǔn)可選擴(kuò)展和自定義指令——這引發(fā)了對(duì)實(shí)現(xiàn)和碎片風(fēng)險(xiǎn)的擔(dān)憂。Codasip 的內(nèi)部測(cè)試已經(jīng)使用了內(nèi)部指令精確模型、多種直接和隨機(jī)測(cè)試來源(內(nèi)部和外部提供)以及多種不同的技術(shù)來檢查和確保處理器合規(guī)性。Imperas 可配置參考模型已經(jīng)過全面測(cè)試,并啟用了支持此綜合視圖所需的所有配置選項(xiàng)。

位于法國(guó) Sophia-Antipolis 的 Codasip 工程團(tuán)隊(duì)審查了不斷發(fā)展的 RISC-V 規(guī)范、完整的 Codasip 處理器 IP 產(chǎn)品組合、擴(kuò)展和可配置功能以及未來路線圖計(jì)劃所面臨的挑戰(zhàn)。Imperas 解決方案被認(rèn)為是支持運(yùn)營(yíng)工作負(fù)載和規(guī)模要求的理想選擇。Codasip 工程團(tuán)隊(duì)圍繞 Imperas RISC-V 參考模型設(shè)置了基礎(chǔ)設(shè)施和測(cè)試框架,以有效測(cè)試所有配置,并能夠適應(yīng)新的路線圖功能。

“Imperas 是 RISC-V 仿真技術(shù)和處理器驗(yàn)證的先驅(qū),”Codasip 驗(yàn)證總監(jiān) Philippe Luc 說?!半m然處理器驗(yàn)證不是一個(gè)新問題,但有許多 RISC-V 供應(yīng)商提供定制和不同級(jí)別的驗(yàn)證或一致性:客戶理所當(dāng)然地關(guān)注質(zhì)量和碎片化。Codasip 對(duì)我們嚴(yán)格的驗(yàn)證方法感到非常自豪——使用 Imperas 作為我們質(zhì)量流程的重要組成部分,進(jìn)一步擴(kuò)大了我們的差異化。Imperas 的獨(dú)立性、聲譽(yù)和技術(shù)實(shí)力為我們的客戶提供了對(duì)我們‘同類最佳’RISC-V 處理器的進(jìn)一步保證,”

Imperas Software Ltd 首席執(zhí)行官 Simon Davidmann 補(bǔ)充說:“Codasip 為 RISC-V 市場(chǎng)提供了一系列處理器解決方案,這些解決方案可為各種應(yīng)用提供優(yōu)化的性能。該處理器 IP 的設(shè)計(jì)驗(yàn)證是 Codasip 在向下一代 IP 轉(zhuǎn)移時(shí)繼續(xù)提供最高質(zhì)量處理器的基礎(chǔ)。每個(gè)附加的可選功能都會(huì)使驗(yàn)證工作量大致翻倍。Imperas 方法通過使用模擬將持續(xù)集成/持續(xù)開發(fā)應(yīng)用到復(fù)雜的處理器 DV 環(huán)境來支持 Codasip 的開發(fā),并在不影響可選功能的情況下提供效率優(yōu)勢(shì)。Imperas 和 Codasip 有著共同的愿景,即提高質(zhì)量對(duì)于 RISC-V 的成功至關(guān)重要?!?/p>

可用性

Codasip 的 Imperas RISC-V 參考模型現(xiàn)已推出,可引導(dǎo)客戶和合作伙伴進(jìn)行軟件開發(fā),并作為虛擬平臺(tái)的基礎(chǔ)。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 處理器
    +關(guān)注

    關(guān)注

    68

    文章

    19172

    瀏覽量

    229191
  • RISC-V
    +關(guān)注

    關(guān)注

    44

    文章

    2232

    瀏覽量

    46043
收藏 人收藏

    評(píng)論

    相關(guān)推薦

    RISC-V能否復(fù)制Linux 的成功?》

    ,創(chuàng)建實(shí)現(xiàn)自有加速算法的自定義異構(gòu)集群。RISC-V作為一種ISA,我們一開始是在處理器內(nèi)核中采用吸引人的通用構(gòu)建塊,然后在此基礎(chǔ)上進(jìn)行構(gòu)
    發(fā)表于 11-26 20:20

    什么是RISC-V?以及RISC-V和ARM、X86的區(qū)別

    需要一種更加開放的指令集架構(gòu),以便更多的公司和個(gè)人可以參與到處理器的設(shè)計(jì)和開發(fā)中。這也是為什么RISC-V采用BSD開源協(xié)議,可以自由地使用和分發(fā)。 靈活性:傳統(tǒng)的指令集架構(gòu)大多采用
    發(fā)表于 11-16 16:14

    請(qǐng)問ESP32s3 ULP RISC-V協(xié)處理器是否支持ADC的讀取?

    我在ULP RISC-V協(xié)處理器的例程中,沒有發(fā)現(xiàn)有對(duì)ADC的操作,請(qǐng)問RISC-V協(xié)處理器目前還不支持嗎?使用的IDF版本為4.4.2。 我想在ULP模式下,通過ADC來讀取外部器件
    發(fā)表于 06-14 07:38

    RISC-V有哪些優(yōu)點(diǎn)和缺點(diǎn)

    模塊化設(shè)計(jì)提高了RISC-V的適應(yīng)性和靈活性。 簡(jiǎn)潔的指令集:RISC-V的設(shè)計(jì)簡(jiǎn)潔,指令數(shù)量相對(duì)較少,這有助于提高處理器的執(zhí)行速度和降低功耗。 強(qiáng)大的社區(qū)支持:RISC-V擁有龐大的
    發(fā)表于 04-28 09:03

    RISC-V有哪些優(yōu)缺點(diǎn)?是堅(jiān)持ARM方向還是投入risc-V的懷抱?

    。這種模塊化設(shè)計(jì)提高了RISC-V的適應(yīng)性和靈活性。 簡(jiǎn)潔的指令集 :RISC-V的設(shè)計(jì)簡(jiǎn)潔,指令數(shù)量相對(duì)較少,這有助于提高處理器的執(zhí)行速度和降低功耗。 強(qiáng)大的社區(qū)支持 :RISC-V
    發(fā)表于 04-28 08:51

    淺談RISC-V微架構(gòu)驗(yàn)證方式

    RISC-V 是一個(gè)開放的 ISA,任何人都可以接受它并實(shí)現(xiàn)處理器。但RISC-V市場(chǎng)的領(lǐng)導(dǎo)者知道,僅僅因?yàn)樗麄儾恍枰Ц对S可使用費(fèi),并不意味著RISC-V是便宜的選擇。
    發(fā)表于 04-15 11:34 ?664次閱讀
    淺談<b class='flag-5'>RISC-V</b>微架構(gòu)<b class='flag-5'>驗(yàn)證</b>方式

    fpga和risc-v處理器的區(qū)別

    FPGA(現(xiàn)場(chǎng)可編程門陣列)和RISC-V處理器在多個(gè)方面存在顯著的區(qū)別。
    的頭像 發(fā)表于 03-27 14:21 ?1061次閱讀

    RISC-V 基礎(chǔ)學(xué)習(xí):RISC-V 基礎(chǔ)介紹

    縮寫 [###] 用于標(biāo)識(shí)處理器位寬,取值[32, 64,128],也就是處理器的寄存位寬 [abc...xyz] 標(biāo)識(shí)該處理器支持的指令模塊集合 比如:RV64IMAC, 表示6
    發(fā)表于 03-12 10:25

    芯來科技正式發(fā)布基于RISC-V處理器的HSM子系統(tǒng)解決方案

    本土RISC-V CPU IP領(lǐng)軍企業(yè)——芯來科技正式發(fā)布基于RISC-V處理器的HSM子系統(tǒng)解決方案,提供專業(yè)有效的信息安全保護(hù)以及加解密功能。
    的頭像 發(fā)表于 03-11 11:01 ?1301次閱讀
    芯來科技正式發(fā)布基于<b class='flag-5'>RISC-V</b><b class='flag-5'>處理器</b>的HSM子系統(tǒng)解決方案

    Imperas獲頒Andes晶心科技2023年度合作伙伴榮譽(yù)

    2023年12月11日— RISC-V模擬解決方案領(lǐng)導(dǎo)者Imperas今日宣布,高效能低功耗32/64位RISC-V處理器核領(lǐng)導(dǎo)供貨商,同時(shí),也是R
    的頭像 發(fā)表于 01-23 13:41 ?486次閱讀

    RISC-V處理器對(duì)應(yīng)什么開發(fā)環(huán)境?

    RISC-V處理器是開源的,那開發(fā)環(huán)境需要廠商自己開發(fā)還是沿用傳統(tǒng)的開發(fā)環(huán)境呢?比如keil
    發(fā)表于 01-13 19:18

    新思科技收購(gòu)Ansys,拓展RISC-V驗(yàn)證驗(yàn)證解決方案

    Imperas擁有的虛擬軟件模擬技術(shù)廣泛拓展至 RISC-V領(lǐng)域,為整個(gè)產(chǎn)業(yè)鏈帶來便利。2018年,該公司推出的 riscvOVPsim成為首款免費(fèi) RISC-V指令集模擬,便于工程
    的頭像 發(fā)表于 12-27 09:57 ?567次閱讀

    Andes晶心科技與WITTENSTEIN合作建構(gòu)RISC-V處理器安全解決方案

    高效能、低功耗32/64位RISC-V處理器核心領(lǐng)導(dǎo)供貨商暨RISC-V國(guó)際協(xié)會(huì)創(chuàng)始首席會(huì)員Andes晶心科技(TWSE: 6533)欣然宣布與WITTENSTEIN high integrity
    的頭像 發(fā)表于 12-13 10:10 ?726次閱讀

    請(qǐng)問risc-v處理器在什么場(chǎng)景和行業(yè)應(yīng)用比較多?

    如題,現(xiàn)在risc-v發(fā)展的如此迅猛,不知道這些處理器主要應(yīng)用在哪些行業(yè)比較多呢?
    發(fā)表于 12-09 18:37

    定制化物聯(lián)網(wǎng)/汽車芯片,Codasip RISC-V處理器IP與開發(fā)工具的組合拳

    移動(dòng)和物聯(lián)網(wǎng)。10月高通聯(lián)合谷歌開發(fā)基于RISC-V架構(gòu)的Snapdragon Wear芯片,用于下一代Wear OS手表。RISC-V應(yīng)用在巨頭們的引領(lǐng)下加速發(fā)展。 ? 總部位于歐洲的Codasip公司是
    的頭像 發(fā)表于 11-29 10:40 ?1334次閱讀
    定制化物聯(lián)網(wǎng)/汽車芯片,<b class='flag-5'>Codasip</b> <b class='flag-5'>RISC-V</b><b class='flag-5'>處理器</b>IP與開發(fā)工具的組合拳