精品国产人成在线_亚洲高清无码在线观看_国产在线视频国产永久2021_国产AV综合第一页一个的一区免费影院黑人_最近中文字幕MV高清在线视频

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

信號完整性常用的一些測試方法和使用的儀器

凡億PCB ? 來源:硬件十萬個為什么 ? 作者:硬件十萬個為什么 ? 2022-06-10 09:27 ? 次閱讀

功能單元測試測試中非常重要的一項是信號完整性測試,特別是對于高速信號,信號完整性測試尤為關鍵。

完整性的測試手段種類繁多,有頻域,也有時域的,還有一些綜合性的手段,比如誤碼測試。不管是哪一種測試手段,都存在這樣那樣的局限性,它們都只是針對某些特定的場景或者應用而使用。只有選擇合適測試方法,才可以更好地評估產品特性。下面是常用的一些測試方法和使用的儀器。

1)波形測試

使用示波器進行波形測試,這是信號完整性測試中最常用的評估方法。主要測試波形幅度、邊沿和毛刺等,通過測試波形的參數,可以看出幅度、邊沿時間等是否滿足器件接口電平的要求,有沒有存在信號毛刺等。波形測試也要遵循一些要求,比如選擇合適的示波器、測試探頭以及制作好測試附件,才能夠得到準確的信號。圖7.7是DDR在不同端接電阻下的波形。

137989b2-e85b-11ec-ba43-dac502259ad0.png

圖7.7DDR在不同端接電阻下的波形

常見的示波器廠商是德科技、泰克、力科、羅德與施瓦茨、鼎陽等等。

2)時序測試

現在器件的工作速率越來越快,時序容限越來越小,時序問題導致產品不穩定是非常常見的,因此時序測試是非常必要的。一般,信號的時序測試是測量建立時間和保持時間,也有的時候測試不同信號網絡之間的偏移,或者測量不同電源網絡的上電時序。測試時序基本都是采用的示波器測試,通常需要至少兩通道的示波器和兩個示波器探頭(或者同軸線纜)。圖7.8是測量的就是保持時間:

13b92ebe-e85b-11ec-ba43-dac502259ad0.png

圖7.8保持時間測試

3)眼圖測試

眼圖測試是常用的測試手段,特別是對于有規范要求的接口,比如USB、Ethernet、PCIE、HDMI和光接口等。測試眼圖的設備主要是實時示波器或者采樣示波器。一般在示波器中配合以眼圖模板就可以判斷設計是否滿足具體總線的要求。圖7.9就是示波器測試的一個眼圖:

140f0d34-e85b-11ec-ba43-dac502259ad0.png

圖7.9示波器測試眼圖

4)抖動測試

抖動測試現在越來越受到重視,常見的都是采用示波器上的軟件進行抖動測試,如是德科技示波器上的EZJIT。通過軟件處理,分離出各個分量,比如總體抖動(TJ)、隨機抖動(RJ)和固有抖動(DJ)以及固有抖動中的各個分量。對于這種測試,選擇的示波器,長存儲和高速采樣是必要條件,比如2M以上的存儲器,20GSa/s的采樣速率。不過目前抖動測試,各個公司的解決方案得到結果還有相當差異,還沒有哪個是權威或者行業標準。圖7.10是使用是德科技的分析軟件測量的抖動:

147fe428-e85b-11ec-ba43-dac502259ad0.png

圖7.10抖動測試

5)阻抗(TDR)測試

阻抗測試主要是針對PCB(印制電路板)信號線、線纜、連接器和各類器件阻抗的測試。不管是高速信號還是高頻信號,都希望傳輸路徑都均勻變化的,所以基本上都要求進行阻抗測試。一般情況,都是采用專用采樣示波器進行阻抗的測試。但是采樣示波器測試阻抗時,容易被靜電損壞,所以對使用環境要求很高。現在很多公司都采用的是帶阻抗測試功能的網絡分析儀進行阻抗測試。這樣就可以在同一臺測試儀器上進行時域阻抗和頻域損耗的測試。阻抗測試波形如圖7.11所示。

14c830c0-e85b-11ec-ba43-dac502259ad0.png

圖7.11阻抗測試

6)頻域測試

這里所說的頻域測試一般只損耗測試、串擾測試等等。損耗的類型一般是指插入損耗、回波損耗。對于很多串行總線都會有一些針對損耗的具體要求,圖7.12是USB3.0線纜的對插入損耗的要求:

14fae81c-e85b-11ec-ba43-dac502259ad0.png

圖7.12USB線纜的插入損耗要求

對于PCB走線、連接器或者電纜等,都可以使用網絡分析儀來測試其頻域參數。圖7.13就是對PCB進行插入損耗測試的結果:

15699b0e-e85b-11ec-ba43-dac502259ad0.png

圖7.13插入損耗測試結果

7)誤碼測試

工程師設計產品時,都希望不存在任何問題,希望產品能在正常使用時可以持續不斷的使用,而不是時不時的重啟或傳輸的信號是錯誤的。誤碼率測試就是給定一定的碼流,再測試接收到的碼流的正確率。誤碼測試是系統測試,可以是硬件測試,也可以是軟件測試。一般,對于有條件的公司,都建議使用硬件測試,就是采用專業的誤碼儀進行測試。圖7.14為是德科技的誤碼測試儀。

15c6a768-e85b-11ec-ba43-dac502259ad0.png

圖7.14誤碼測試儀

信號完整性測試并不是只有這些,其實還包括了一些比如輻射頻譜測試、頻域阻抗測試、效率測試等等。實際中如何選用這上述測試手段,需要根據被測試對象進行具體分析,不同的情況需要不同的測試手段。比如有標準接口的,就可以使用眼圖測試、阻抗測試和誤碼測試等,對于普通硬件電路,可以使用波形測試、時序測試,設計中有高速信號線,還可以使用TDR測試。對于時鐘、高速串行信號,還可以抖動測試等。

另外隨著技術的發展,越來越多的儀器趨向于功能多樣化,比如示波器不僅僅可以測試信號是波形質量、時序和眼圖,還可以測試頻譜圖;網絡分析儀不僅僅可以測試插入損耗、回波損耗、串擾等頻域曲線,還可以測量時域阻抗。工程師們在使用儀器時,可以多研究下測試對象以及儀器。盡可能的在節約成本的情況下,還能高效有質量的完成測試要求。

審核編輯 :李倩

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 測試
    +關注

    關注

    8

    文章

    5162

    瀏覽量

    126471
  • 示波器
    +關注

    關注

    113

    文章

    6190

    瀏覽量

    184524
  • 信號完整性
    +關注

    關注

    68

    文章

    1397

    瀏覽量

    95385

原文標題:信號完整性測試

文章出處:【微信號:FANYPCB,微信公眾號:凡億PCB】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏

    評論

    相關推薦

    信號完整性信號一致性你還不知道嗎?#示波器 #信號完整性

    信號完整性
    安泰儀器維修
    發布于 :2024年09月25日 17:59:54

    高速電路中的信號完整性和電源完整性研究

    高速電路中的信號完整性和電源完整性研究
    發表于 09-25 14:44 ?0次下載

    高速高密度PCB信號完整性與電源完整性研究

    高速高密度PCB信號完整性與電源完整性研究
    發表于 09-25 14:43 ?5次下載

    高速PCB信號完整性設計與分析

    高速PCB信號完整性設計與分析
    發表于 09-21 11:51 ?0次下載

    高速PCB的信號完整性、電源完整性和電磁兼容研究

    電子發燒友網站提供《高速PCB的信號完整性、電源完整性和電磁兼容研究.pdf》資料免費下載
    發表于 09-19 17:37 ?0次下載

    信號完整性設計落到實處

    方法和操作步驟,幫助工程師有效實施設計,避免失敗。課程要點解析1信號完整性概述:信號完整性涉及信號
    的頭像 發表于 08-30 12:29 ?302次閱讀
    把<b class='flag-5'>信號</b><b class='flag-5'>完整性</b>設計落到實處

    信號完整性與電源完整性-電源完整性分析

    電子發燒友網站提供《信號完整性與電源完整性-電源完整性分析.pdf》資料免費下載
    發表于 08-12 14:31 ?38次下載

    信號完整性與電源完整性-差分對的特性

    電子發燒友網站提供《信號完整性與電源完整性-差分對的特性.pdf》資料免費下載
    發表于 08-12 14:28 ?1次下載

    信號完整性與電源完整性-信號的串擾

    電子發燒友網站提供《信號完整性與電源完整性-信號的串擾.pdf》資料免費下載
    發表于 08-12 14:27 ?0次下載

    信號完整性與電源完整性章 概論

    電子發燒友網站提供《信號完整性與電源完整性章 概論.pdf》資料免費下載
    發表于 08-09 14:49 ?1次下載

    什么是信號完整性

    在現代電子通信和數據處理系統中,信號完整性(Signal Integrity, SI)是個至關重要的概念。它涉及信號在傳輸過程中的質量保持,對于確保系統性能和穩定性具有決定性的影響。
    的頭像 發表于 05-28 14:30 ?1059次閱讀

    保障信號完整性的設計策略剖析

    ,保證設計成功需要系統化的設計方法。■許多工程師對信號完整性知識有所了解,但干活時卻無處著手。把信號完整性設計落到實處,也需要清晰的思路和
    的頭像 發表于 05-13 17:22 ?454次閱讀
    保障<b class='flag-5'>信號</b><b class='flag-5'>完整性</b>的設計策略剖析

    構建系統思維:信號完整性,看這篇就夠了!

    性能、成本、工藝參數、封裝及供應商質量等全面考量。這是確保信號完整性,提升產品性能的關鍵所在。 七、精通測試測量 產品研發中,測試與測量是不可或缺的
    發表于 03-05 17:16

    DDR4信號完整性測試要求

    DDR5已經開始商用,但是有的產品還才開始使用DDR4。本文分享一些DDR4的測試內容。DDR4 和前代的 DDR3 相比, 它的速度大幅提升,最高可以達到 3200Mb/s,這樣高速的信號,對
    的頭像 發表于 01-08 09:18 ?1823次閱讀
    DDR4<b class='flag-5'>信號</b><b class='flag-5'>完整性</b><b class='flag-5'>測試</b>要求

    信號完整性學習筆記

    信號完整性(Signal Integrity,SI)是指電路系統中信號的質量,如果在要求的時間內,信號能不失真地從源端傳輸到接收端,我們就稱該信號
    的頭像 發表于 12-01 11:26 ?1960次閱讀